chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

在SpinalHDL中如何優(yōu)雅地例化端口?

FPGA之家 ? 來源:Spinal FPGA ? 作者:Spinal FPGA ? 2021-06-16 17:19 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在編寫Verilog代碼時最痛苦的事情便是例化模塊時端口的連接,這時候的你我便成了連線工程師,本節(jié)就在SpinalHDL中如何像軟件調(diào)用方法那樣優(yōu)雅地例化端口進行探討。

習慣了寫Verilog的小伙伴們在做大型工程時是否有遇到過連續(xù)數(shù)天時間化身“連線工程師”去例化模塊、為端口賦值連接的場景(關(guān)鍵是這些工作量老板他也不認)。盡管在SystemVerilog中提供了Interface接口的概念,但是從事FPGA的小伙伴都清楚無論是Xilinx的Vivado還是Intel Quartus雖然支持SystemVerilog但遠沒有做到像軟件代碼編輯器那般做到自動聯(lián)想與提示。最近分析一個Intel的大型源碼工程其中用到了大量的SystemVerilog中的interface及struct,但自動關(guān)聯(lián)提示做的真是一團糟,導致閱讀體驗真是差的一匹…… 本文以一個簡單的加法器的例子來看如何在SpinalHDL中如何避免成為連線工程師。 加法器端口列表如下所示:端口名方向位寬說明

valid_ininput1輸入有效標志

data1input8輸入數(shù)據(jù)

data2input8輸入數(shù)據(jù)

sumoutput8和

sum_validoutput1和有效標志

初階

剛開始接觸SpinalHDL時這個加法器我們可能會這么來寫:

class add(dataWidth:Int) extends Component{ val validIn=in Bool() val data1=in UInt(dataWidth bits) val data2=in UInt(dataWidth bits) val sum=out UInt(dataWidth bits) val sumValid=out Bool() sum:=RegNextWhen(data1+data2,validIn) sumValid:=RegNext(validIn,F(xiàn)alse)}

這里針對端口的實現(xiàn)形式和我們在Verilog中的方式基本相同。那么當我們在例化這個模塊時,我們可能會這么來寫:

class addInst(dataWidth:Int) extends Component { val io=new Bundle{ val validIn_0=in Bool() val data1_0=in UInt(dataWidth bits) val data2_0=in UInt(dataWidth bits) val sum_0=out UInt(dataWidth bits) val sumValid_0=out Bool()

val validIn_1=in Bool() val data1_1=in UInt(dataWidth bits) val data2_1=in UInt(dataWidth bits) val sum_1=out UInt(dataWidth bits) val sumValid_1=out Bool() } val add0=new add(dataWidth) val add1=new add(dataWidth) add0.validIn《》io.validIn_0 add0.data1《》io.data1_0 add0.data2《》io.data2_0 add0.sum《》io.sum_0 add0.sumValid《》io.sumValid_0 add1.validIn《》io.validIn_1 add1.data1《》io.data1_1 add1.data2《》io.data2_1 add1.sum《》io.sum_1 add1.sumValid《》io.sumValid_1}

這里例化了兩個加法器,可以看到,這里如同我們寫Verilog代碼般一根根連線,當有眾多模塊需要去例化時還是蠻痛苦的。

中階

在SystemVerilog中提供了Interface的概念用于封裝接口,在SpinalHDL中,我們可以借助軟件面向?qū)ο蟮乃枷氚呀涌诮o抽象出來:

case class sumPort(dataWidth:Int=8) extends Bundle with IMasterSlave{ case class dataPort(dataWidth:Int=8) extends Bundle{ val data1=UInt(dataWidth bits) val data2=UInt(dataWidth bits) } val dataIn=Flow(dataPort(dataWidth)) val sum=Flow(UInt(dataWidth bits))

override def asMaster(): Unit = { master(dataIn) slave(sum) }}

這里我們將加法器的端口抽象成sumPort端口。其中包含兩個Flow類型:dataIn、sum。并聲明當作為master端口時dataIn為master、sum為slave。這樣,我們的加法器便可以這么來寫:

case class add2(dataWidth:Int=8)extends Component{ val io=new Bundle{ val sumport=slave(sumPort(dataWidth)) } io.sumport.sum.payload:=RegNextWhen(io.sumport.dataIn.data1+io.sumport.dataIn.data2,io.sumport.dataIn.valid) io.sumport.sum.valid:=RegNext(io.sumport.dataIn.valid,F(xiàn)alse)}

而我們在例化時,便可以簡潔地例化:

class addInst1(dataWidth:Int) extends Component{ val io=new Bundle{ val sumport0=slave(sumPort(dataWidth)) val sumport1=slave(sumPort(dataWidth)) } val addInst_0=add2(dataWidth) val addInst_1=add2(dataWidth) io.sumport0《》addInst_0.io.sumport io.sumport1《》addInst_1.io.sumport}

如此我們便能簡潔地例化加法器。雖然這里地做法思想和SystemVerilog中地思想基本一致,但好處是我們能夠在IDEA中像閱讀軟件代碼那般快速地跳轉(zhuǎn)和定位,相較于廠商工具中那樣分析工程地痛苦實在是好太多。

高階

在中階例,我們采用了類似SystemVerilog中Interface及struct概念,但可以發(fā)現(xiàn),我們這里依舊存在連線行為。一個模塊例化一次要連線一次,要例化N次還是要……

在軟件代碼中,調(diào)用一個方法或者模塊往往一行代碼了事:聲明調(diào)用函數(shù)并將參數(shù)放在括號列表里。那么在這里,我們能否像軟件調(diào)用那樣一行代碼搞定呢?

可以的!由于SpinalHDL是基于Scala的,因此我們可以將端口列表當成參數(shù)列表來傳遞。這里我們先為我們的加法器定義一個伴生對象:

object add2{ def apply(dataWidth: Int,port Unit = { val addInst=new add2(dataWidth) addInst.io.sumport《》port }}

這里我們?yōu)榧臃ㄆ鱝dd2定義了一個伴生對象(伴生對象聲明為object,名字與類名相同)。并在其中定義了一個apply方法,傳入兩個參數(shù):位寬dataWidth及端口port,并在apply實現(xiàn)中完成模塊例化及端口連接(一次連線,終身使用)。隨后我們在例化時便可以像軟件調(diào)用方法那樣例化模塊了:

class addInst1(dataWidth:Int) extends Component{ val io=new Bundle{ val sumport0=slave(sumPort(dataWidth)) val sumport1=slave(sumPort(dataWidth)) } add2(dataWidth,io.sumport0) add2(dataWidth,io.sumport0)}

一行代碼搞定一個模塊的一次例化和端口連接!

原文標題:SpinalHDL—像軟件調(diào)用方法般例化模塊

文章出處:【微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

責任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 軟件
    +關(guān)注

    關(guān)注

    69

    文章

    5317

    瀏覽量

    91226
  • Verilog
    +關(guān)注

    關(guān)注

    30

    文章

    1373

    瀏覽量

    114325

原文標題:SpinalHDL—像軟件調(diào)用方法般例化模塊

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    工業(yè)網(wǎng)關(guān)在汽車制造的關(guān)鍵作用:以疆鴻智能ETHERCAT轉(zhuǎn)PROFIBUS為

    整體生產(chǎn)效率的關(guān)鍵。其中,工業(yè)通信網(wǎng)關(guān)作為協(xié)議轉(zhuǎn)換的樞紐,發(fā)揮著不可替代的作用。本文將以ETHERCAT轉(zhuǎn)PROFIBUS網(wǎng)關(guān)在汽車焊接生產(chǎn)線的應用為,探討其實際價值與挑戰(zhàn)。 網(wǎng)關(guān)的核心作用與應用場景 高度自動
    的頭像 發(fā)表于 01-15 14:37 ?49次閱讀
    工業(yè)網(wǎng)關(guān)在汽車制造<b class='flag-5'>中</b>的關(guān)鍵作用:以疆鴻智能ETHERCAT轉(zhuǎn)PROFIBUS為<b class='flag-5'>例</b>

    霍爾元件藍牙耳機充電倉的創(chuàng)新應用:以無錫迪仕科技DH254為

    合檢測、耳機狀態(tài)管理等領(lǐng)域展現(xiàn)出不可替代的價值。本文將以無錫迪仕電子科技有限公司(以下簡稱“迪仕科技”)的單極低功耗霍爾開關(guān)DH254為,解析其藍牙耳機充電倉的技術(shù)優(yōu)勢與應用實踐。
    的頭像 發(fā)表于 01-12 17:41 ?1326次閱讀

    工業(yè)網(wǎng)絡協(xié)議網(wǎng)關(guān)在危品生產(chǎn)自動的關(guān)鍵作用:以ETHERNET/IP轉(zhuǎn)EtherCAT為

    ?工業(yè)網(wǎng)絡協(xié)議網(wǎng)關(guān)在危品生產(chǎn)自動的關(guān)鍵作用:以ETHERNET/IP轉(zhuǎn)EtherCAT為 現(xiàn)代化工生產(chǎn)環(huán)境
    的頭像 發(fā)表于 01-08 14:29 ?111次閱讀
    工業(yè)網(wǎng)絡協(xié)議網(wǎng)關(guān)在危<b class='flag-5'>化</b>品生產(chǎn)自動<b class='flag-5'>化</b><b class='flag-5'>中</b>的關(guān)鍵作用:以ETHERNET/IP轉(zhuǎn)EtherCAT為<b class='flag-5'>例</b>

    verilog testbench運行測試用時,運行到make run_test出錯怎么解決?

    按照胡老師書上的verilog testbench運行測試用時,在運行到make run_test步驟時出錯,查了很多方案沒有解決。
    發(fā)表于 11-11 06:52

    蜂鳥E203移植到FPGA開發(fā)板前的IP核化工作

    時鐘不能通過mmcm直接生成,需要另外寫分頻器,后續(xù)會講。 隨后加入reset IP核,設定如下 添加好IP核后,system.v頂層文件相應IP核。 wire
    發(fā)表于 10-27 07:35

    E203分享之DDR擴展方案實施流程(

    open ip example design,新工程文件下會自動生成ddr3模型和相應的文件,soc_top層對ddr3模型做,并
    發(fā)表于 10-24 07:25

    E203外設的與編譯配置

    e203_subsys_perips層與icb總線進?連接。e203_subsys_perips同樣e203_subsys_main
    發(fā)表于 10-24 07:14

    Xilinx BRAM IP核配置及其

    )的,所以通過合理分配BRAM的大小,可以提高片上block的利用率。 完成以后,進行綜合,可以通過report utilization來查看資源消耗情況 可以看到使用的板子
    發(fā)表于 10-24 06:10

    NVMe高速傳輸之擺脫XDMA設計33:初始功能驗證與分析

    模型。 在這里以最小存儲子系統(tǒng)模型為說明對初始功能的驗證與分析。 本節(jié)測試用, 設置橋設備模型不啟用 BAR 空間, 設置 NVM
    發(fā)表于 10-08 08:02

    Leiditech數(shù)據(jù)端口電路保護使用TVS ESD

    端口
    上海雷卯電子
    發(fā)布于 :2025年08月21日 17:28:49

    EtherCAT與Profinet協(xié)議轉(zhuǎn)換工業(yè)自動的應用:以匯川伺服驅(qū)動器為

    工業(yè)自動領(lǐng)域,實現(xiàn)不同協(xié)議設備間的無縫通信是提升生產(chǎn)效率的關(guān)鍵。以EtherCAT主站通過Profinet網(wǎng)關(guān)連接匯川伺服驅(qū)動器的場景為,這一技術(shù)組合不僅解決了異構(gòu)網(wǎng)絡協(xié)同的難題,更通過精準的速度控制為生產(chǎn)線注入了智能
    的頭像 發(fā)表于 07-08 15:49 ?707次閱讀
    EtherCAT與Profinet協(xié)議轉(zhuǎn)換<b class='flag-5'>在</b>工業(yè)自動<b class='flag-5'>化</b><b class='flag-5'>中</b>的應用:以匯川伺服驅(qū)動器為<b class='flag-5'>例</b>

    基于瑞薩電子RA8T2 sensorless方案的樣工程 可對電流環(huán)進行TCM設置

    基于瑞薩電子RA8T2 sensorless方案的樣工程 可對電流環(huán)進行TCM設置
    的頭像 發(fā)表于 06-04 18:29 ?1018次閱讀

    推薦!如何優(yōu)雅地擺好PCB絲???

    很多畫PCB的人,會認為絲印不影響電路的性能,所以,對絲印并不重視。但是,對于一個專業(yè)的硬件工程師來說,必須重視這些細節(jié)。 下面介紹如何優(yōu)雅地弄好PCB絲印。 1 擺放的位置 一般來說,電阻、電容
    發(fā)表于 04-08 14:59

    信號端口濾波器的基本知識

    電路,信號輸入端口是一個非常重要的組成部分。它允許電路接收和處理來自外部環(huán)境的信號,從而實現(xiàn)各種不同的功能。通常情況下,信號輸入端口是指電路
    的頭像 發(fā)表于 02-11 11:42 ?1205次閱讀
    信號<b class='flag-5'>端口</b>濾波器的基本知識

    I/O接口與I/O端口的區(qū)別

    計算機系統(tǒng),I/O接口與I/O端口是實現(xiàn)CPU與外部設備數(shù)據(jù)交換的關(guān)鍵組件,它們功能、結(jié)構(gòu)、作用及運作機制上均存在顯著差異,卻又相互協(xié)同工作,共同構(gòu)建起CPU與外部設備之間的橋梁
    的頭像 發(fā)表于 02-02 16:00 ?3324次閱讀