chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

XILINX FPGA的硬件設計總結之PCIE硬件設計避坑指南

FPGA之家 ? 來源:硬件搬磚工 ? 作者:硬件搬磚工 ? 2021-06-27 11:20 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

隨著FPGA的不斷發(fā)展,F(xiàn)PGA本身自帶的PCIE硬核的數(shù)量越來越多,本文以ZU11EG為例介紹,如何進行對應的硬件引腳分配。

設計目標:ZU11EG FFVC1760封裝,掛載4組NVME,接口為PCIE X4 ,

先我們先對ZU11EG的資源進行分析,在UG1075中我們可以清楚的看到其包含4個PCIE塊,分別位于X0Y2,X0Y3,XIY1,XIY0.

在文檔PG213上我們可以看到如下:

9fb3d88e-d6f4-11eb-9e57-12bb97331649.png

總結上文:在硬件設計引腳分配的時候我們需要知道:

1、一個GT Quad由四個GT車道組成。為PCIe IP選擇GT Quads時,Xilinx建議您在最靠近PCIe硬塊的地方使用GT Quad。雖然這不是必要時,它將改善設計的位置,路線和時間。

2、需要注意PCIE lane 0的位置

3.根據些表格,這些表格根據以下內容確定哪些GT庫可供選擇:IP自定義期間選擇的PCIe塊位置。

那如何驗證自己的分配結果呢?最終在實際使用的時候我們會應用到相關的IP核,最簡單也是最靠譜的方法,是采用vivado新建工程,生成PCIE的IP核進行驗證,如下圖所示,可以清楚的知道對應的那些可用。

在FPGA硬件設計中,引腳分配是最重要的一步,也是最關鍵的一步。

編輯:jq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1653

    文章

    22271

    瀏覽量

    629796
  • PCIe
    +關注

    關注

    16

    文章

    1418

    瀏覽量

    87493
  • GT
    GT
    +關注

    關注

    0

    文章

    15

    瀏覽量

    24957

原文標題:基于XILINX FPGA的硬件設計總結之PCIE硬件設計避坑

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    一文搞懂?RK3588 PCIe:從硬件資源到拆分配置?+?指南(含腦圖)

    資源解析、 3? 大拆分方案實戰(zhàn)、關鍵配置步驟及要點,附帶可視化腦圖,助力開發(fā)者快速落地? PCIe? 相關項目。 ? ? ? 一、 RK3588 PCIe? 核心
    的頭像 發(fā)表于 11-20 18:18 ?1485次閱讀
    一文搞懂?RK3588 <b class='flag-5'>PCIe</b>:從<b class='flag-5'>硬件</b>資源到拆分配置?+?<b class='flag-5'>避</b><b class='flag-5'>坑</b><b class='flag-5'>指南</b>(含腦圖)

    指南!RK3568開發(fā)板選型,這5點沒看清千萬別下手!(附迅為驅動開發(fā)指南資源)

    指南!RK3568開發(fā)板選型,這5點沒看清千萬別下手!(附迅為驅動開發(fā)指南資源)
    的頭像 發(fā)表于 10-30 15:49 ?300次閱讀
    <b class='flag-5'>避</b><b class='flag-5'>坑</b><b class='flag-5'>指南</b>!RK3568開發(fā)板選型,這5點沒看清千萬別下手!(附迅為驅動開發(fā)<b class='flag-5'>指南</b>資源)

    MES系統(tǒng)指南

    架構普及化 、 AI 算法工程化應用 、 數(shù)字孿生技術落地 。MES 系統(tǒng)已逐漸成為企業(yè)實現(xiàn)生產智能化的核心引擎。以下結合行業(yè)數(shù)據與技術趨勢,為您解析國內MES 系統(tǒng)廠商的競爭力,并提供選型指南。 二、MES 系統(tǒng)廠商競爭力
    的頭像 發(fā)表于 10-29 13:46 ?100次閱讀

    【開源FPGA硬件硬件黑客集結:開源FPGA開發(fā)板測評活動全網火熱招募中......

    布以來,得到了眾多開發(fā)者的關注,涉及工業(yè)、通信、車載等多個行業(yè)的100+位工程師報名參與設計,并分為:硬件組、FPGA組、Linux組。 其中硬件組率先開始啟動項目,經過和所有報名硬件
    發(fā)表于 10-29 11:37

    PCBA打樣全流程指南:為電子產品研發(fā)保駕護航

    一站式PCBA加工廠家今天為大家講講電子產品研發(fā)階段PCBA打樣要注意哪些問題?PCBA打樣全流程指南。在智能硬件產品研發(fā)中,PCBA打樣是決定項目成敗的關鍵環(huán)節(jié)。我們處理過上萬次
    的頭像 發(fā)表于 09-22 09:21 ?476次閱讀
    PCBA打樣全流程<b class='flag-5'>避</b><b class='flag-5'>坑</b><b class='flag-5'>指南</b>:為電子產品研發(fā)保駕護航

    選擇身份核驗終端硬件設備,你需要避開那些?

    是天波小編為你準備的一份指南。辦公樓使用天波人臉識別身份核驗終端閘機首先,我們在選擇身份核驗終端時,要先看它的處理器性能,和是否支持國產操作系統(tǒng)。一般來說,足夠的
    的頭像 發(fā)表于 09-02 10:23 ?466次閱讀
    選擇身份核驗終端<b class='flag-5'>硬件</b>設備,你需要避開那些<b class='flag-5'>坑</b>?

    ICF-PRA006-010硬件參考指南

    電子發(fā)燒友網站提供《ICF-PRA006-010硬件參考指南.pdf》資料免費下載
    發(fā)表于 07-28 16:15 ?0次下載

    ICF-PRX100-DDR硬件參考指南

    ICF-PRX100-DDR硬件參考指南_V1.4_.pdf
    發(fā)表于 07-28 16:13 ?0次下載

    PLC工業(yè)智能網關:功能解析、場景落地與選型攻略

    如何避免選型踩?本文從技術原理、核心價值、典型場景、指南四大維度,結合真實案例與行業(yè)趨勢,為您徹底拆解PLC工業(yè)智能網關的“真面目”。
    的頭像 發(fā)表于 07-16 13:21 ?435次閱讀
    PLC工業(yè)智能網關:功能解析、場景落地與選型<b class='flag-5'>避</b><b class='flag-5'>坑</b>攻略

    2025年G口大帶寬服務器選購指南這3點,省下50%成本!

    面對市場上琳瑯滿目的服務器產品,如何避免踩、實現(xiàn)成本與性能的平衡,成為企業(yè)和個人用戶關注的焦點。本文將從配置需求、要點、成本控制三大維度,為您提供一份客觀、簡潔的2025年G口大帶寬服務器選購
    的頭像 發(fā)表于 07-10 10:17 ?1242次閱讀

    火爆開發(fā)中 | 開源FPGA硬件板卡,硬件第一期發(fā)布

    、金手指 2、PCIE插槽 02硬件設計核心人員 再次感謝大家積極報名參與,感謝大家對本次活動的關注和支持! 03 硬件設計會議及參考資料 開源FPGA開發(fā)板
    發(fā)表于 07-09 13:54

    工業(yè)現(xiàn)場電磁干擾強?聚徽解碼工控一體機抗干擾“指南

    權威標準與工業(yè)現(xiàn)場實戰(zhàn)經驗,總結出一套“指南,助力企業(yè)降低60%以上的電磁干擾故障,保障工業(yè)自動化系統(tǒng)的穩(wěn)定運行。 一、源頭
    的頭像 發(fā)表于 06-12 14:37 ?799次閱讀

    STM32F10xxx硬件開發(fā)指南

    官方STM32F10xxx硬件開發(fā)指南
    發(fā)表于 04-14 14:59 ?2次下載

    電源設計(下)

    。在上一期《電源設計(上)》中,我們討論了電源設計中的電源功率、穩(wěn)定性、紋波控制以及尖峰和浪涌的問題,并結合實際案例提出了相應的應對措施。接下來,我們將繼續(xù)探索
    的頭像 發(fā)表于 12-16 11:37 ?1054次閱讀
    電源設計<b class='flag-5'>避</b><b class='flag-5'>坑</b>(下)

    基于Xilinx ZYNQ7000 FPGA嵌入式開發(fā)實戰(zhàn)指南

    電子發(fā)燒友網站提供《基于Xilinx ZYNQ7000 FPGA嵌入式開發(fā)實戰(zhàn)指南.pdf》資料免費下載
    發(fā)表于 12-10 15:31 ?39次下載