chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

用FPGA搭配3個(gè)電阻、1個(gè)電容制作的1bit SDR接收機(jī)

電子森林 ? 來源:電子森林 ? 作者:蘇老師 ? 2021-11-09 09:15 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

電賽在即,再給大家提供一個(gè)小技能,并一些有用的Verilog代碼,對(duì)于做高頻電路題目的同學(xué)有一定的參考。

以前介紹過我們用小腳丫FPGA的一根GPIO管腳制作的FM發(fā)射機(jī),今天再介紹一個(gè)用FPGA搭配3個(gè)電阻、1個(gè)電容制作的1bit SDR接收機(jī),接上喇叭,可以收聽中、長波電臺(tái),連ADC都沒有用到。

該項(xiàng)目由Alberto Garlassi分享在Hackaday.io上,并在Github上開源了其Verilog代碼,巧的是,他使用的FPGA正好是我們小腳丫FPGA上用到的Lattice XO2系列。

原理圖用KiCad繪制,可以看出左側(cè)的3顆電阻以及1顆電容。

在Hackaday上的一些簡介:

創(chuàng)建這個(gè)項(xiàng)目是為了學(xué)習(xí) Verilog 并享受 FPGA 和 SDR 帶來的樂趣。主要目標(biāo)是使用盡可能少的組件接收AM廣播電臺(tái)。所選擇的FPGA萊迪思 MachXO2 也是可以使用的最簡單的組件之一。我能夠用20米長的電線作為天線,從位于三大洲的數(shù)千公里處接收電臺(tái)。最小的BOM包括一塊30歐元的 Lattice MachXO2分線板、三個(gè)電阻器、一個(gè)電容器和一個(gè)揚(yáng)聲器。為了獲得更好的性能,最好添加一個(gè)晶體振蕩器,靈敏度和音頻質(zhì)量比使用內(nèi)部振蕩器更好。

天線直接連接到輸入引腳,因?yàn)槟漓o電荷會(huì)損壞電路板。當(dāng)您厭倦了破紀(jì)錄的元件數(shù)量時(shí),最好添加一個(gè)串聯(lián)電容器和兩個(gè)限流二極管。使用 RC 濾波器、串聯(lián)電容器和有源揚(yáng)聲器,音頻更實(shí)用。

無線電架構(gòu)非常標(biāo)準(zhǔn),直接變頻接收器。我們有一個(gè) ADC、一個(gè)混頻器、兩個(gè)用于正交信號(hào)的 CIC 濾波器、一個(gè)采用信號(hào)平方和的平方根的 AM 解調(diào)器,以及一個(gè)用于音頻輸出的 PWM。頻率調(diào)諧由NCO獲得,它是一個(gè) 64 位累加器,其增量由UART控制,可以從控制PC發(fā)送一些字符并更改頻率。為此,該板有一個(gè)備用的UART通道。主通道用于編程,需要將USB轉(zhuǎn)串口轉(zhuǎn)換器的第二通道通過在電路板下側(cè)焊接橋接器連接到FPGA。

ADC 使用 LVDS 比較器作為輸入,但它的工作方式與 Sigma-Delta 轉(zhuǎn)換器不同,例如http://www.latticesemi.com/-/media/LatticeSemi/Documents/ReferenceDesigns/SZ2/FPGA-RD-02047-1-5-Simple-Sigma-Delta-ADC.ashx?document_id=35762

在這種情況下,反饋信號(hào)通過使用低RC時(shí)間常數(shù)來跟蹤輸入。在射頻下,這是不切實(shí)際的,反饋用于通過一個(gè)大的RC常數(shù)將比較器保持在開關(guān)電平附近。采樣是通過疊加到所需信號(hào)上的隨機(jī) RF 噪聲來執(zhí)行的。我們?cè)?80 MHz 下對(duì) 6 KHz 帶寬信號(hào)進(jìn)行過采樣。對(duì)此的簡要解釋:如果輸入是真正隨機(jī)的,那么它在一定時(shí)間內(nèi)的平均值將幾乎為零。但它與來自遠(yuǎn)處發(fā)射機(jī)的非常小的無線電信號(hào)相加,這足以對(duì)輸出產(chǎn)生輕微影響。https://en.wikipedia.org/wiki/Oversampling

CIC 濾波器抽取為 4096,因此 ADC 分辨率的理論增加為 6 位。

最好在較低的 CIC 抽取后使用 FIR 濾波器。是可以做到的,不是所有的FPGA都用到了。萊迪思沒有針對(duì)它的 IP,MachXO2 缺少 DSP 模塊,而且從未打算用于它。

另一個(gè)低組件數(shù)收音機(jī):https://www.i2phd.org/armradio/index.html

自制的 1 位 ADC GPS 接收器,基于下面的文章:http://s53mv.s5tech.net/navsats/theory.html

以上是作者對(duì)此項(xiàng)目的介紹,如果使用Intel版本的小腳丫FPGA核心板,可以使用其DSP模塊獲得更高的性能,有興趣的同學(xué)可以嘗試一下。

在Github上有完整的工程內(nèi)容,基于Lattice XO2 FPGA的以及基于Intel Cyclone 3 FPGA版本。

如下是主要代碼的截圖:

有我們這款電賽綜合技能訓(xùn)練板的同學(xué),可以在這個(gè)板子上驗(yàn)證一下,即便不適用高速ADC,使用板上的高速比較器(TP1961-TR),也可以輕松測(cè)試一下。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22036

    瀏覽量

    618097
  • 電容
    +關(guān)注

    關(guān)注

    100

    文章

    6250

    瀏覽量

    154138
  • 無線
    +關(guān)注

    關(guān)注

    31

    文章

    5555

    瀏覽量

    175974

原文標(biāo)題:電賽技巧 - FPGA + 3個(gè)電阻 + 1個(gè)電容構(gòu)成的軟件定義無線電接收機(jī),無需ADC

文章出處:【微信號(hào):xiaojiaoyafpga,微信公眾號(hào):電子森林】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    SDR設(shè)備頻譜讀出,對(duì)于基底有個(gè)問題?

    大家好!我是一名天文技術(shù)在讀研究生,主要做一些天文觀測(cè)的研究。最近在處理望遠(yuǎn)鏡接收機(jī)下來的數(shù)據(jù)的時(shí)候,遇到了一個(gè)問題。 當(dāng)我X310(最大采樣200MSPS)設(shè)備進(jìn)行接收時(shí),當(dāng)采樣率
    發(fā)表于 05-27 12:39

    DLP3010如何將1bit的圖片燒寫進(jìn)去flash,并且進(jìn)行投射?

    我想要1bit 的圖片每隔2s播放,其中透鏡的on/off不隨著時(shí)間改變 但是找不到對(duì)應(yīng)的選項(xiàng) programmers guide 里面也沒有 是要用其它的軟件才能進(jìn)行我想要的操作,如果是的話可以告訴我是哪種軟件嗎
    發(fā)表于 03-03 07:22

    在第48個(gè)1bit圖片和第49個(gè)1bit圖片直接,EVM會(huì)做什么呢?

    我現(xiàn)在需要在Pattern Sequence模式下投放遠(yuǎn)超48個(gè)1bit圖像,也就是說會(huì)遇到加載新圖片的時(shí)間問題。dlp011f中提到加載時(shí)間是最長200ms,而真實(shí)加載時(shí)間和圖片的復(fù)雜程度有關(guān)
    發(fā)表于 02-25 07:58

    DLPLCR4500EVMGUI加載大量圖片并按1bit圖像播放如何設(shè)置?

    240us, 周期為480us。 問題:1 如何讓每一個(gè)1bit的圖像播放周期減小到240us,以使得播放頻率可以大于4kHz?如果我這樣是采用的是External RGB Input Pattern
    發(fā)表于 02-25 07:30

    DLP3010EVM-LC通過External Pattern獲取多幅1bit圖像有豎條紋如何解決?

    最近購進(jìn)3010evmlc評(píng)估板,目前在external模式下遇到問題。 我計(jì)劃投影31bit圖片,并同步相機(jī)拍攝。 我閱讀了TI的說明書,采用下列操作: 把3張圖片按二進(jìn)制bitplane做成
    發(fā)表于 02-21 13:13

    DLPC410的datasheet寫明1bit的刷新率可以達(dá)到32KHz,在目前的EVM上可以實(shí)現(xiàn)嗎?

    1. DLPC410的datasheet寫明1bit的刷新率可以達(dá)到32KHz,在目前的EVM上可以實(shí)現(xiàn)嗎? 2. 如果第1個(gè)問題回答是否定的,那么如何設(shè)計(jì)才能達(dá)到高刷新率?
    發(fā)表于 02-21 10:23

    DLP3010一個(gè)序列中包含8bit圖和1bit圖投影錯(cuò)誤怎么解決?

    DLP3010投影儀投影兩個(gè)圖形序列。第一個(gè)序列包含1個(gè)8bit的pattern set,和一個(gè)
    發(fā)表于 02-21 10:15

    DLPC3478 1bit圖片在internal patterns顯示模式下,高幀率投影過程中顏色切換時(shí)遇到的疑問求解

    DLPC3478+DLPA2005+DMD3010 我們使用的是Internal patterns模式,有兩個(gè)pattern set,其中set1包含12張1bit圖片,set2包含1
    發(fā)表于 02-21 08:29

    射頻知識(shí)基礎(chǔ):三種接收機(jī)的介紹

    超外差接收機(jī)自從1917首次出現(xiàn)以來一直作為接收機(jī)設(shè)計(jì)的主要結(jié)構(gòu)。直到2000,出現(xiàn)了零中頻接收機(jī),這種接收機(jī)結(jié)構(gòu)適合完全集成實(shí)現(xiàn)。圖1一級(jí)
    的頭像 發(fā)表于 12-31 16:40 ?733次閱讀
    射頻知識(shí)基礎(chǔ):三種<b class='flag-5'>接收機(jī)</b>的介紹

    ads62p49輸出ramp型測(cè)試碼,但是FPGA無法準(zhǔn)確可靠地接收到該測(cè)試碼,怎么解決?

    3個(gè)數(shù)據(jù)通道上的數(shù)據(jù)傳輸發(fā)生了錯(cuò)誤。以chb[1]來看, 正確的序列應(yīng)該是 11110000, 而FPGA接收到的序列卻變成了1111010
    發(fā)表于 12-06 08:29

    測(cè)試接收機(jī)的技術(shù)原理和應(yīng)用場(chǎng)景

    測(cè)試接收機(jī)是一種專門用于信號(hào)測(cè)量和分析的電子設(shè)備,具有高精度、高靈敏度、高穩(wěn)定性等特點(diǎn)。以下將詳細(xì)闡述測(cè)試接收機(jī)的技術(shù)原理和應(yīng)用場(chǎng)景。一、技術(shù)原理測(cè)試接收機(jī)的工作原理是將待測(cè)設(shè)備產(chǎn)生的信號(hào)通過
    發(fā)表于 12-03 14:23

    如何用FPGA實(shí)現(xiàn)一個(gè)通信系統(tǒng)的發(fā)射端接收機(jī)?

    ,共同進(jìn)步。 歡迎加入FPGA技術(shù)微信交流群14群! 交流問題(一) Q:FPGA實(shí)現(xiàn)一個(gè)通信系統(tǒng)(5GHz頻段,通信距離越10km)的發(fā)射端&
    發(fā)表于 09-10 19:15

    調(diào)頻接收機(jī)采用AGC電路的作用是什么

    和用戶體驗(yàn)至關(guān)重要。 1. AGC電路的作用 1.1 保持輸出信號(hào)的穩(wěn)定性 AGC電路能夠自動(dòng)調(diào)整接收機(jī)的增益,使得無論輸入信號(hào)的強(qiáng)度如何變化,輸出信號(hào)的幅度都能保持在一個(gè)相對(duì)穩(wěn)定的水平。這對(duì)于避免信號(hào)過強(qiáng)導(dǎo)致的失真和信號(hào)過弱導(dǎo)
    的頭像 發(fā)表于 09-07 10:19 ?2283次閱讀

    雷達(dá)接收機(jī)的作用和組成

    雷達(dá)接收機(jī)是雷達(dá)系統(tǒng)中至關(guān)重要的一個(gè)組成部分,它負(fù)責(zé)接收來自雷達(dá)天線的回波信號(hào),并進(jìn)行放大、變換和處理,以提取目標(biāo)信息,實(shí)現(xiàn)目標(biāo)的跟蹤和定位。以下是對(duì)雷達(dá)接收機(jī)的詳細(xì)闡述,包括其定義、
    的頭像 發(fā)表于 08-08 14:05 ?3091次閱讀

    認(rèn)證級(jí)EMI接收機(jī)與預(yù)兼容接收機(jī)的區(qū)別

    認(rèn)證級(jí)電磁干擾(EMI)接收機(jī)和預(yù)兼容接收機(jī)在電磁兼容性測(cè)試中扮演著不同的角色,其設(shè)計(jì)和功能也存在著顯著的區(qū)別。下面將詳細(xì)介紹它們之間的區(qū)別。 認(rèn)證級(jí)EMI接收機(jī) 認(rèn)證級(jí)EMI接收機(jī)
    的頭像 發(fā)表于 07-22 10:19 ?1185次閱讀
    認(rèn)證級(jí)EMI<b class='flag-5'>接收機(jī)</b>與預(yù)兼容<b class='flag-5'>接收機(jī)</b>的區(qū)別