chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Vivado BDC (Block Design Container)怎么用

FPGA技術驛站 ? 來源:TeacherGaoFPGAHub ? 作者: TeacherGJ ? 2021-11-09 09:43 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

談到BDC(Block DesignContainer)就不得不提IPI(IP Integrator)。IPI常被翻譯為“IP集成器”,也是有道理的。它提供了一種“圖形化+模塊化”的設計方式。若用過Simulink或者System Generator,對此應該不會陌生,畢竟都是向設計中添加“Block”,故IPI設計的文件后綴為.bd。

這種方式最大的好處是直觀,同時簡化了互連操作。

Vivado早期版本IPI中的“Block”必須是來自于IP Catalog中的IP,所以對于用戶的RTL代碼就必須先用IP Packager封裝為IP,然后才能添加到IPI中。這就帶來了一個問題:封裝IP的過程是嚴格的、耗時的,盡管它可以提升設計的可復用性。

為此,Vivado又增加了一個新特性:可以將RTL代碼描述的模塊直接添加到Block Design中。用戶可以在打開的Block Design中點右鍵,選擇Add Module,也可以在Sources窗口中找到相應的RTL代碼文件,點右鍵選擇Add Module to Block Design,還可以直接將RTL代碼文件直接拖拽到打開的Block Design中。

同時,被引用的RTL代碼可支持實例化絕大多數(shù)IPCatalog中的IP。另外,若RTL代碼中聲明了參數(shù)(VHDL:generic,或Verilog:parameter),當其被引用到Block Design中之后,這些參數(shù)也是可以重新定制的:雙擊模塊,即可進入?yún)?shù)編輯狀態(tài)。包含RTLReference Module的Block Design也可以被其他工程使用,從而實現(xiàn)設計復用。

需要注意的是在新工程中要先將RTL Reference Module對應的RTL代碼文件添加到工程中,然后再添加相應的.bd文件。RTL Reference Module是有一些限制條件的,包括:RTL代碼中不能以網(wǎng)表形式存在的子模塊,也不能包含其他Block Design或者被設置為OOC綜合的模塊;目前僅支持VHDL和Verilog,還不支持SystemVerilog。對于包含RTL Reference Module的Block Design,Vivado無法再將其通過IP Packager封裝為IP的。

編輯:jq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • Verilog
    +關注

    關注

    29

    文章

    1367

    瀏覽量

    112281
  • vhdl
    +關注

    關注

    30

    文章

    820

    瀏覽量

    129951
  • OOC
    OOC
    +關注

    關注

    0

    文章

    4

    瀏覽量

    4899

原文標題:Vivado BDC (Block Design Container)怎么用?

文章出處:【微信號:Lauren_FPGA,微信公眾號:FPGA技術驛站】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    Vivado無法選中開發(fā)板的常見原因及解決方法

    在使用 AMD Vivado Design Suite 對開發(fā)板(Evaluation Board)進行 FPGA 開發(fā)時,我們通常希望在創(chuàng)建工程時直接選擇開發(fā)板,這樣 Vivado 能夠自動配置
    的頭像 發(fā)表于 07-15 10:19 ?428次閱讀
    <b class='flag-5'>Vivado</b>無法選中開發(fā)板的常見原因及解決方法

    AMD Vivado Design Suite 2025.1現(xiàn)已推出

    AMD Vivado Design Suite 2025.1 現(xiàn)已推出,支持 AMD Spartan UltraScale+ 和新一代 Versal 器件。這一最新版本還新增了多項功能,可顯著提升 Versal SSIT 器件的 FMAX 值,并對所有系列產品在 IP 集
    的頭像 發(fā)表于 06-16 15:16 ?550次閱讀

    如何使用One Spin檢查AMD Vivado Design Suite Synth的結果

    本文講述了如何使用 One Spin 檢查 AMD Vivado Design Suite Synth 的結果(以 Vivado 2024.2 為例)。
    的頭像 發(fā)表于 05-19 14:22 ?510次閱讀
    如何使用One Spin檢查AMD <b class='flag-5'>Vivado</b> <b class='flag-5'>Design</b> Suite Synth的結果

    AMD Vivado Design Suite IDE中的設計分析簡介

    本文檔涵蓋了如何驅動 AMD Vivado Design Suite 來分析和改善您的設計。
    的頭像 發(fā)表于 02-19 11:22 ?584次閱讀
    AMD <b class='flag-5'>Vivado</b> <b class='flag-5'>Design</b> Suite IDE中的設計分析簡介

    Vivado Design Suite用戶指南: 設計分析與收斂技巧

    電子發(fā)燒友網(wǎng)站提供《Vivado Design Suite用戶指南: 設計分析與收斂技巧.pdf》資料免費下載
    發(fā)表于 01-15 15:28 ?0次下載
    <b class='flag-5'>Vivado</b> <b class='flag-5'>Design</b> Suite用戶指南: 設計分析與收斂技巧

    Vivado Design Suite用戶指南:邏輯仿真

    電子發(fā)燒友網(wǎng)站提供《Vivado Design Suite用戶指南:邏輯仿真.pdf》資料免費下載
    發(fā)表于 01-15 15:25 ?0次下載
    <b class='flag-5'>Vivado</b> <b class='flag-5'>Design</b> Suite用戶指南:邏輯仿真

    Vivado之實現(xiàn)布局布線流程介紹

    一、前言 本文將介紹Vivado進行綜合,以及布局布線的內部流程,熟悉該流程后結合Settings中對應的配置選項,對于時序收斂調試將更具有針對性。 二、Implementation(實現(xiàn)) 實現(xiàn)
    的頭像 發(fā)表于 12-06 09:08 ?1779次閱讀
    <b class='flag-5'>Vivado</b>之實現(xiàn)布局布線流程介紹

    AMD Vivado Design Suite 2024.2全新推出

    AMD Vivado Design Suite 2024.2 全新推出,使用 AMD Versal Adaptive SoC 進行設計的重大改進。此版本為 AMD Versal 自適應 SoC
    的頭像 發(fā)表于 11-22 13:54 ?1057次閱讀

    Xilinx_Vivado_SDK的安裝教程

    I Agree,然后點擊 Next: 選擇 Vivado HL System Edition(一般選擇這個設計套件比較完整,它比 Vivado HL Design Edition 多了一個 System Generator f
    的頭像 發(fā)表于 11-16 09:53 ?5367次閱讀
    Xilinx_<b class='flag-5'>Vivado</b>_SDK的安裝教程

    U50的AMD Vivado Design Tool flow設置

    AMD Alveo 加速卡使用有兩種流程,AMD Vitis Software Platform flow 和 AMD Vivado Design Tool flow。比較常見的是 Vitis
    的頭像 發(fā)表于 11-13 10:14 ?870次閱讀
    U50的AMD <b class='flag-5'>Vivado</b> <b class='flag-5'>Design</b> Tool flow設置

    每次Vivado編譯的結果都一樣嗎

    tool inputs? 對大多數(shù)情況來說,Vivado編譯的結果是一樣的,但要保證下面的輸入是一樣的: Design sources Constraints Tcl scripts and command
    的頭像 發(fā)表于 11-11 11:23 ?1240次閱讀
    每次<b class='flag-5'>Vivado</b>編譯的結果都一樣嗎

    Vivado使用小技巧

    有時我們對時序約束進行了一些調整,希望能夠快速看到對應的時序報告,而又不希望重新布局布線。這時,我們可以打開布線后的dcp,直接在Vivado Tcl Console里輸入更新后的時序約束。如果調整
    的頭像 發(fā)表于 10-24 15:08 ?1015次閱讀
    <b class='flag-5'>Vivado</b>使用小技巧

    請問TLV320AIC3204中Processing Block是做什么的?。?/a>

    TLV320AIC3204中Processing Block 是做什么的???
    發(fā)表于 10-24 08:24

    Vivado編輯器亂碼問題

    ,但是在Vivado里面打開sublime寫的代碼之后,經常出現(xiàn)中文亂碼,讓人很不舒服。究其原因就是一般來說第三方的編輯器是采用utf8的編碼方式,而vivado的text editor不是這種方式。
    的頭像 發(fā)表于 10-15 17:24 ?2561次閱讀
    <b class='flag-5'>Vivado</b>編輯器亂碼問題

    AMD Vivado Design Suite 2024.1全新推出

    AMD Vivado Design Suite 2024.1 可立即下載。最新版本支持全新 AMD MicroBlaze V 軟核處理器,并針對 QoR 和 Dynamic Function
    的頭像 發(fā)表于 09-18 09:41 ?909次閱讀