chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

串行解串器以及各種技術(shù)及其應(yīng)用

電子設(shè)計 ? 來源:德州儀器 ? 作者:德州儀器 ? 2022-01-28 09:16 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

作者:Michael Peffers

歡迎閱讀《獲得連接》系列博客!在上篇《獲得連接》博客《多點應(yīng)用的 LVDS》一文中,我們介紹了 TIA/EIA-899 或 MLVDS 標(biāo)準(zhǔn)以及一個典型的最終應(yīng)用。本文我們將探討串行解串器 (SerDes) 以及各種技術(shù)及其應(yīng)用。

串行解串器是可將大位寬并行總線壓縮成少量(通常為一條)差分串行鏈路的器件,該鏈路可在遠(yuǎn)遠(yuǎn)高于低速大位寬并行總線的速率下進(jìn)行切換。串行解串器對大位寬并行總線進(jìn)行了串行化,不僅可實現(xiàn)在系統(tǒng)內(nèi)部、系統(tǒng)間或位于兩個不同地點的系統(tǒng)間進(jìn)行大量數(shù)據(jù)的點對點傳輸,同時還可降低功耗、板級空間和成本。下圖 1 是串行解串器的基本概念。

poYBAGGKa_aAUr1UAAAvZdUVSuU765.jpg

圖 1:串行∕解串

隨著數(shù)據(jù)速率的增加,有關(guān)實施并行總線的問題也隨之增多。較快總線比較慢總線功耗高,而且由于定時容差的降低,信道數(shù)量的增加,布局難度也越來越大。隨著數(shù)據(jù)速率的增加,保持信道間的時滯也日益重要,原因是較大的時滯差異會導(dǎo)致系統(tǒng)定時問題,因為接收器需要按對齊位組在并行數(shù)據(jù)總線中進(jìn)行時鐘計時。此外,由于如今的設(shè)計日益緊湊,板級空間也格外珍貴,因此大型并行總線會消耗寶貴的 PCB 基板空間。串行解串器能夠降低成本、功耗以及板級空間,可為上述設(shè)計挑戰(zhàn)提供良好的解決方案。

我們首先用一個簡單的串行解串器實例來描述基本工作原理,因為當(dāng)前有些串行解串器器件可能比較難處理。時鐘定時對于使用串行解串器的應(yīng)用來說極為重要,因為一切都不能隨機出現(xiàn),必須在給定的時間內(nèi)發(fā)生。系統(tǒng)時鐘可分配給包括串行解串器在內(nèi)的所有組件,以幫助實現(xiàn)同步工作。網(wǎng)絡(luò)處理單元 (NPU) 或 FPGA 等終端器件不僅可在所需的系統(tǒng)頻率下實現(xiàn)并行數(shù)據(jù)輸出運行,而且還可連接至串行解串器器件的并行接口。并行數(shù)據(jù)可在系統(tǒng)時鐘的時鐘上升沿、下降沿或上升及下降沿上、在串行解串器 FIFO 中進(jìn)行定時。數(shù)據(jù)怎么在 FIFO 中進(jìn)行定時,取決于串行解串器廠商以及所針對的最終應(yīng)用。

并行數(shù)據(jù)通常將編碼為標(biāo)準(zhǔn)編碼方案(例如 8B/10B 編碼),因而適用于串行化。原始應(yīng)用數(shù)據(jù)可能包含病態(tài)模式、長期運行的 1 和 0,這會使串行解串器難以捕捉位跳變。對數(shù)據(jù)進(jìn)行編碼能夠消除病態(tài)模式,確保數(shù)據(jù)流的轉(zhuǎn)換密集度平衡和 DC 平衡。未編碼數(shù)據(jù)的另一個挑戰(zhàn)是字符描述會在串行化過程中丟失,因此將數(shù)據(jù)編碼為 10 位字符可確保接收器能夠判定正確的字符描述。通常使用逗號字符(0011111 或 1100000)或 K28.5(0011111010 或 1100000101),也可使用其它同步字符。K28.5 字符由發(fā)送串行解串器針對接收器插入,從而可檢測為對齊字符。串行化數(shù)據(jù)隨后將通過介質(zhì)送達(dá)接收串行解串器器件。下圖 2 是 8B/10B 編碼實例。

poYBAGGKa_iAadPXAAArNRKM6LY789.jpg

圖 2:8B/10B 編碼

該接收串行解串器可將流入的比特流(表現(xiàn)為電壓擺幅)轉(zhuǎn)換為數(shù)字比特流。此外,該接收器還整合有時鐘數(shù)據(jù)恢復(fù)電路 (CDR),其可從流入的 DC 平衡數(shù)據(jù)流中恢復(fù)字節(jié)時鐘。接收串行解串器可運行自己的本地參考振蕩器,但這不僅要與恢復(fù)的字節(jié)時鐘相位對齊,而且還要用于為接收到的比特流時鐘計時。接收到的比特流隨后可進(jìn)行解串,反饋至并行總線,送達(dá)等待中的終端器件。

TLK1501 是一款多千兆位收發(fā)器,可用于高速點對點數(shù)據(jù)傳輸系統(tǒng)。TLK1501 支持 16 位大并行接口,可在參考時鐘上升沿讀入數(shù)據(jù)。并行總線經(jīng)過 8B/10B 編碼并經(jīng)過串行化后,通過差分高速介質(zhì)進(jìn)行有序傳輸。TLK1501 的接收器部分可接受 8B/10B 編碼數(shù)據(jù),對此,其 CDR 將鎖定從輸入數(shù)據(jù)流提取比特時鐘并對該數(shù)據(jù)流進(jìn)行重定時。串行數(shù)據(jù)流隨后對齊到分開的 10 位字符邊界,經(jīng)過解碼后通過 16 位總線傳輸至等待中的終端器件。TLK1501 是一款簡潔的器件,采用它進(jìn)行設(shè)計,可降低系統(tǒng)成本與功耗,縮小板級空間。

審核編輯:彭菁
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 振蕩器
    +關(guān)注

    關(guān)注

    28

    文章

    4153

    瀏覽量

    142288
  • 數(shù)據(jù)
    +關(guān)注

    關(guān)注

    8

    文章

    7314

    瀏覽量

    93914
  • 串行解串器
    +關(guān)注

    關(guān)注

    0

    文章

    8

    瀏覽量

    6874
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    英特爾在14nm制程技術(shù)上推出32 Gbps串行

    英特爾公司近日公布在14納米制程上的1至32 Gbps高速串行(SerDes)硅片特性。以先前推出的1至16 Gbps GP 14納米串行
    發(fā)表于 12-02 09:10 ?1457次閱讀

    串行如何構(gòu)成PHY

    單:串行、收發(fā)以及PHY 之間的區(qū)別我們現(xiàn)在來回答這個問題:
    發(fā)表于 09-13 10:01

    探討串行技術(shù)及其應(yīng)用

    應(yīng)用。本文我們將探討串行 (SerDes) 以及各種
    發(fā)表于 09-13 09:54

    什么是串行?其有哪些應(yīng)用?

    本文我們將探討串行 (SerDes) 以及各種技術(shù)
    發(fā)表于 05-24 07:02

    串行 (SerDes) 以及各種技術(shù)及其應(yīng)用

    本文我們將探討串行 (SerDes) 以及各種技術(shù)
    發(fā)表于 11-21 06:38

    Maxim推出高速LVDS串行/MAX9263/MAX9265/MAX9264

    MXIM推出其高速LVDS串行/(SerDes)系列的最新成員:MAX9263/MAX9265
    發(fā)表于 04-14 18:01 ?4398次閱讀

    德州儀器推出超小型封裝的LVDS串行/

    德州儀器(TI)宣布推出采用55毫米QFN封裝的低電壓差分信號(LVDS)串行(SerDes),據(jù)稱其尺寸小于同類競爭解決方案的1/3,能夠顯著縮小
    發(fā)表于 12-13 15:17 ?3143次閱讀

    人機交互系統(tǒng):如何選擇串行?

    人機交互系統(tǒng)中的串行選型
    的頭像 發(fā)表于 08-16 01:27 ?4508次閱讀

    GMSL串行/技術(shù)的應(yīng)用范圍

    了解高速數(shù)據(jù)傳輸中使用的吉比特多媒體串行鏈路(GMSL)串行/(SerDes)背后的
    的頭像 發(fā)表于 10-08 03:13 ?1.4w次閱讀

    串行的關(guān)鍵技術(shù)及應(yīng)用分析

    串行是可將大位寬并行總線壓縮成少量(通常為一條)差分串行鏈路的器件,該鏈路可在遠(yuǎn)遠(yuǎn)高于低速大位寬并行總線的速率下進(jìn)行切換。
    的頭像 發(fā)表于 06-28 17:23 ?7806次閱讀
    <b class='flag-5'>串行</b><b class='flag-5'>解</b><b class='flag-5'>串</b><b class='flag-5'>器</b>的關(guān)鍵<b class='flag-5'>技術(shù)</b>及應(yīng)用分析

    串行如何構(gòu)成另一種物理層器件

    歡迎閱讀《獲得連接》系列博客!在上篇《獲得連接》博客《解密串行》一文中,我們探討了如何通過串行
    的頭像 發(fā)表于 01-28 09:39 ?2628次閱讀
    <b class='flag-5'>串行</b><b class='flag-5'>解</b><b class='flag-5'>串</b><b class='flag-5'>器</b>如何構(gòu)成另一種物理層器件

    FPD Link串行/芯片架構(gòu)介紹

    FPD Link 器件廣泛的應(yīng)用于汽車影音娛樂以及ADAS系統(tǒng)中高清視頻數(shù)據(jù)的傳輸。本文主要總結(jié)了FPD Link 串行、芯片的主要功能模塊的基本工作原理
    的頭像 發(fā)表于 07-01 17:35 ?1.8w次閱讀
    FPD Link<b class='flag-5'>串行</b>/<b class='flag-5'>解</b><b class='flag-5'>串</b>芯片架構(gòu)介紹

    獲得連接:串行接口

    獲得連接:串行接口
    發(fā)表于 11-04 09:52 ?1次下載
    獲得連接:<b class='flag-5'>串行</b><b class='flag-5'>解</b><b class='flag-5'>串</b><b class='flag-5'>器</b>接口

    獲得連接:解密串行

    獲得連接:解密串行
    發(fā)表于 11-04 09:52 ?1次下載
    獲得連接:解密<b class='flag-5'>串行</b><b class='flag-5'>解</b><b class='flag-5'>串</b><b class='flag-5'>器</b>

    簡單認(rèn)識串行

    串行 (Serializer/Deserializer, SerDes)的特點為數(shù)據(jù)與時鐘在同一信道中傳輸,在接收端通過時鐘數(shù)據(jù)恢復(fù)技術(shù)
    的頭像 發(fā)表于 12-26 09:43 ?2634次閱讀