chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

如何正確耦合和端接串行數(shù)據通道

電子設計 ? 來源:德州儀器 ? 作者:德州儀器 ? 2022-01-28 09:33 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

作者:Michael Peffers

歡迎繼續(xù)閱讀《模擬線路》上的《獲得連接》系列博客!在上篇《獲得連接》博客《串行解串器 XAUI 至 SFI 設計》一文中,我們深入了解了在 XAUI 至 SFI 協(xié)議轉換器設計中使用 TLK10232 的方法。本文我們將回過頭來了解如何在 LVPECL、VML、CML、LVDS 和子 LVDS 接口之間轉換。

系統(tǒng)當前包含 CML 與 LVDS 等各種接口標準。理解如何正確耦合和端接串行數(shù)據通道或時鐘通道的傳輸線路是一項非常重要的技能。我們先來了解一下大多數(shù)通用接口的電壓等級及所需的端接技術:

poYBAGGKbB6Acre6AAB4ppBrbcE479.png

圖 1:通用接口電壓等級

pYYBAGGKbCqAIjXXAAC0oMR9o_o836.png

圖 2:通用端口端接

接口之間的電壓等級不同,而且各種接口需要不同的端接,因而接口之間并不兼容。不過沒關系,現(xiàn)在已經有了解決該問題的方案。

要成功連接兩個不同的接口,必須在兩個接口之間布置各種 AC 耦合電容器。這些 AC 耦合電容器不僅可除去傳輸信號中的 DC 分量,而且還允許設置新的 DC 偏置或共模電壓。我一般盡可能將 AC 耦合電容器和端接網絡布置在靠近接收器的位置,以便幫助我避免任何傳輸線路影響。不過,如果在您設計的系統(tǒng)中無法對接收器進行控制,那么也可將 AC 耦合與端接設置在發(fā)送器附近。

在選擇 AC 耦合電容器值時應注意,在比特周期結束前電容器不能完全充滿。典型的 AC 耦合電容器值在 0.1uF 至 0.01uF 之間,在有問題時,可計算出 RC 的時間常數(shù) T,并根據比特時間進行檢查。在進行 AC 耦合時,還必須具有 DC 平衡數(shù)據模式,因為連續(xù)不斷 1 和 0 的長期運行會導致電容器飽和或完全放電,從而在比特轉換過程中產生比特錯誤。

在下圖 3 中,我舉了兩個實例,用以說明如何在 CML 驅動器、LVPECL 驅動器和 LVDS 接收器之間實施 AC 耦合。

poYBAGGKbCyAJAs6AACDcAQP6A0841.jpg

圖 3:不同接口的互連

連接任意兩個不同接口時可使用這種相同的方法,只要正確端接驅動器和接收器,就可使用 AC 耦合電容器。

我常聽到的一個問題是,“我可不可以通過轉換標準 LVDS 驅動器的輸出來支持子 LVDS 接收器?”該問題的答案是“可以”,我將使用 SN65LVDS100 的 IBIS 以及 Hyperlynx 來介紹實施方法:

pYYBAGGKbC-APXY8AACyIDM3fRc934.png

圖 4:LVDS 至子 LVDS 的端接方案

pYYBAGGKbDCABRJyAABx0a3uOQw039.png

圖 5:傳輸?shù)?LVDS 波形

poYBAGGKbDKABkcOAABU2NlNEwQ943.png

圖 6:在端接后接收到的子 LVDS 波形

在這個最后的實例中,我們并非一定要使用 AC 耦合電容器才能復位共模電壓,因為 R1 與 R3 以及 R2 與 R4 的比值可以設定適用于共模信號的衰減量。不過如果子 LVDS 接收器需要,在這一點上 AC 耦合仍然是一個選項。

審核編輯:彭菁
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 轉換器
    +關注

    關注

    27

    文章

    9395

    瀏覽量

    155707
  • 數(shù)據
    +關注

    關注

    8

    文章

    7322

    瀏覽量

    94283
  • 解串器
    +關注

    關注

    1

    文章

    161

    瀏覽量

    14671
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    I2S 串行數(shù)據輸入顯示延遲串行數(shù)據輸出?

    了 USIC。 它似乎基本可以正常工作;SCLK 以正確的速度運行,字地址根據正在寫入的通道切換,串行數(shù)據輸出 (MTSR) 信號根據我從代碼傳輸?shù)膬热蒿@示正確
    發(fā)表于 07-14 08:22

    【proteus練一練】串行數(shù)據轉換為并行數(shù)據

    /*名稱:串行數(shù)據轉換為并行數(shù)據 說明:串行數(shù)據由 RXD 發(fā)送給串并轉換芯片 74164,TXD 則用于輸出移位時鐘脈沖,74164 將串行輸入的 1 字節(jié)轉換為并
    發(fā)表于 03-01 09:40

    LVPECL、VML、CML、LVDS 與LVDS之間的接口連接轉換

    。理解如何正確耦合端接串行數(shù)據通道或時鐘通道的傳輸線路是一項非常重要的技能。我們先來了解一下大多數(shù)通用接口的電壓等級及所需的
    發(fā)表于 09-13 14:28

    Sync_Header Bits如何從串行數(shù)據中獲取正確的Header Bits?

    和2位同步位分離,與串行數(shù)據分離并提供給PCS層(同步塊和解擾器塊)。我知道串行數(shù)據通過使用(SIPO)轉換為并行。 在同步模塊中,信號RXGEARBOXSLIP_OUT向PMA指示它。 Sync_Header Bits如何從串行數(shù)據
    發(fā)表于 07-23 08:14

    如何在LVPECL、VML、CML、LVDS和子LVDS接口之間轉換

    本文我們將回過頭來了解如何在 LVPECL、VML、CML、LVDS 和子 LVDS 接口之間轉換。系統(tǒng)當前包含 CML 與 LVDS 等各種接口標準。理解如何正確耦合端接串行數(shù)據通道
    發(fā)表于 11-21 07:59

    高速串行數(shù)據通信發(fā)送芯片CY7B923的原理及應用

    文章介紹了CYPRESS半導體公司推出的一種用于點對點之間高速串行數(shù)據通信的發(fā)送芯片CY7B923的原理及應用.較詳細的介紹了CY7B923的管腳功能、內部組成、工作原理及工作方式.同時給出
    發(fā)表于 04-27 16:45 ?38次下載

    MATLAB環(huán)境下的串行數(shù)據通信系統(tǒng)設計

    本文提出了一種串行數(shù)據通信系統(tǒng)的設計方案,利用MATLAB 提供的儀器控制工具箱serial 類對象來實現(xiàn)串行數(shù)據通信,硬件設計中采用TL16C550C 芯片使設計具有很好的可擴展性,用信號
    發(fā)表于 06-12 15:23 ?23次下載

    基于Matlab環(huán)境的串行數(shù)據通

                介紹基于Matlab 環(huán)境的微機與單片機串行數(shù)據通信方法。該方法利用Matlab 的Instrument Control 工具箱的serial 類對象實現(xiàn)
    發(fā)表于 09-03 12:10 ?25次下載

    單片機串行數(shù)據通

    8.1  串行通信的基礎知識       串行數(shù)據通信要解決兩個關鍵技術問題,一個是數(shù)據傳送,另一個是數(shù)據轉換。所謂
    發(fā)表于 02-23 11:50 ?0次下載

    串行數(shù)據轉換為并行數(shù)據

    。。。。。。串行數(shù)據轉換為并行數(shù)據。。。。。。。
    發(fā)表于 11-10 10:01 ?9次下載

    行數(shù)據轉換為串行數(shù)據.hex

    。。。。。。并行數(shù)據轉換為串行數(shù)據。。。。。。。
    發(fā)表于 11-10 10:00 ?0次下載

    基于8051的Proteus仿真-串行數(shù)據轉換為并行數(shù)據

    基于8051的Proteus仿真-串行數(shù)據轉換為并行數(shù)據
    發(fā)表于 09-01 23:32 ?10次下載

    基于8051的Proteus仿真-并行數(shù)據轉換為串行數(shù)據

    基于8051的Proteus仿真-并行數(shù)據轉換為串行數(shù)據
    發(fā)表于 09-01 23:32 ?16次下載

    高速串行數(shù)據通信CY7B923芯片的性能特點及設計實例

    CY7B923是CYPRESS半導體公司推出的一種用于點對點之間高速串行數(shù)據通信的發(fā)送芯片。CY7B923采用的是基帶傳輸通信方式,并支持帶電插拔(熱接插)。其內部電路主要包括時鐘產生器、輸入寄存器、編碼器、移位寄存器、三對差分PECL輸出對以及測試邏輯等。
    的頭像 發(fā)表于 05-22 17:20 ?5701次閱讀
    高速<b class='flag-5'>串行數(shù)據通</b>信CY7B923芯片的性能特點及設計實例

    測量串行數(shù)據信號:選擇合適的示波器帶寬

    標準的正確帶寬是多少?與最近的標準相比,這種關系發(fā)生了什么變化? 在這里,我們將回顧規(guī)定測量帶寬的原理,以及該原理是如何隨著最新標準而演變的。 高速串行數(shù)據信號的基本光譜特性(圖1)顯示了信號奇諧波時的特征能量裂紋?;?/div>
    的頭像 發(fā)表于 07-19 11:04 ?1365次閱讀
    測量<b class='flag-5'>串行數(shù)據</b>信號:選擇合適的示波器帶寬