chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

《Xilinx—UG471中文翻譯》(2)ISERDESE2原語介紹

C29F_xilinx_inc ? 來源:賽靈思 ? 作者:賽靈思 ? 2022-02-16 16:21 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1.前言

本文僅對UG471 第3章《Advanced SelectIO Logic Resources》部分進(jìn)行翻譯和學(xué)習(xí)解讀。

其他部分,后續(xù)補(bǔ)充。

水平所限,有不足之處,歡迎拍磚。

2.ISERDESE2原語介紹

SERDESE2是專用的串并轉(zhuǎn)換器,它在完成串并轉(zhuǎn)換時(shí)并不會帶來多余的時(shí)序上的問題,從而很適合應(yīng)用到高速源同步應(yīng)用中。比如攝像頭數(shù)據(jù)。

專用解串器/串并轉(zhuǎn)換器
它可以完成高速數(shù)據(jù)傳輸同時(shí)不需要FPGA端匹配數(shù)據(jù)頻率,這個轉(zhuǎn)換器支持SDR(single data rate)和DDR(double data rate)。SDR模式支持2-,3-,4-,5-,6-,7-,8bit位寬;DDR模式支持4-,6-,8-bit位寬。10或14-bit需要兩個級聯(lián)。

Bitslip 子模塊
該子模塊可以使設(shè)計(jì)者重新排列輸入的并行數(shù)據(jù)。可用于源同步tranining。

  • 對strobe-based 類型存儲接口的專用支持
  • 對networking接口的專用支持
  • 對DDR3接口的專用支持
  • 對QDR接口的專用支持
  • 對異步接口的專用支持

3.原語例化

ISERDESE2 #(
.DATA_RATE("DDR"), // DDR, SDR
.DATA_WIDTH(4), // Parallel data width (2-8,10,14)
.DYN_CLKDIV_INV_EN("FALSE"), // Enable DYNCLKDIVINVSEL inversion (FALSE, TRUE)
.DYN_CLK_INV_EN("FALSE"), // Enable DYNCLKINVSEL inversion (FALSE, TRUE)
// INIT_Q1 - INIT_Q4: Initial value on the Q outputs (0/1)
.INIT_Q1(1'b0),
.INIT_Q2(1'b0),
.INIT_Q3(1'b0),
.INIT_Q4(1'b0),
.INTERFACE_TYPE("MEMORY"), // MEMORY, MEMORY_DDR3, MEMORY_QDR, NETWORKING, OVERSAMPLE
.IOBDELAY("NONE"), // NONE, BOTH, IBUF, IFD
.NUM_CE(2), // Number of clock enables (1,2)
.OFB_USED("FALSE"), // Select OFB path (FALSE, TRUE)
.SERDES_MODE("MASTER"), // MASTER, SLAVE
// SRVAL_Q1 - SRVAL_Q4: Q output values when SR is used (0/1)
.SRVAL_Q1(1'b0),
.SRVAL_Q2(1'b0),
.SRVAL_Q3(1'b0),
.SRVAL_Q4(1'b0)
)
ISERDESE2_inst (
.O(O), // 1-bit output: Combinatorial output
// Q1 - Q8: 1-bit (each) output: Registered data outputs
.Q1(Q1),
.Q2(Q2),
.Q3(Q3),
.Q4(Q4),
.Q5(Q5),
.Q6(Q6),
.Q7(Q7),
.Q8(Q8),
// SHIFTOUT1, SHIFTOUT2: 1-bit (each) output: Data width expansion output ports
.SHIFTOUT1(SHIFTOUT1),
.SHIFTOUT2(SHIFTOUT2),
.BITSLIP(BITSLIP), // 1-bit input: The BITSLIP pin performs a Bitslip
// CE1, CE2: 1-bit (each) input: Data register clock enable inputs
.CE1(CE1),
.CE2(CE2),
.CLKDIVP(CLKDIVP), // 1-bit input: TBD
// Clocks: 1-bit (each) input: ISERDESE2 clock input ports
.CLK(CLK), // 1-bit input: High-speed clock
.CLKB(CLKB), // 1-bit input: High-speed secondary clock
.CLKDIV(CLKDIV), // 1-bit input: Divided clock
.OCLK(OCLK), // 1-bit input: High speed output clock used when
// Dynamic Clock Inversions: 1-bit (each) input: Dynamic clock inversion pins to switch clock polarity
.DYNCLKDIVSEL(DYNCLKDIVSEL), // 1-bit input: Dynamic CLKDIV inversion
.DYNCLKSEL(DYNCLKSEL), // 1-bit input: Dynamic CLK/CLKB inversion
// Input Data: 1-bit (each) input: ISERDESE2 data input ports
.D(D), // 1-bit input: Data input
.DDLY(DDLY), // 1-bit input: Serial data from IDELAYE2
.OFB(OFB), // 1-bit input: Data feedback from OSERDESE2
.OCLKB(OCLKB), // 1-bit input: High speed negative edge output clock
.RST(RST), // 1-bit input: Active high asynchronous reset
// SHIFTIN1, SHIFTIN2: 1-bit (each) input: Data width expansion input ports
.SHIFTIN1(SHIFTIN1),
.SHIFTIN2(SHIFTIN2)
);

4.ISERDESE2框圖

poYBAGIMol2AWhm1AADXzPcxxb8917.png

串行輸入: 即串行數(shù)據(jù)輸入(D: 與IOB相連, DDLY來源于IDELAYE2原語的輸出)
時(shí)鐘接口:包含高速時(shí)鐘CLK ,分頻時(shí)鐘CLKDIV等;
數(shù)據(jù)對齊模塊:Bitslip,用于源同步,重新排列輸入的并行數(shù)據(jù);
組合輸出O:O輸出不寄存,根據(jù)參數(shù)配置輸出D / DDLY;
級聯(lián)接口:1個ISERDESE2最大位寬為8位,想要實(shí)現(xiàn)10-,14bit的數(shù)據(jù),就需要級聯(lián)兩個ISERDESE2;
并行數(shù)據(jù)輸出:Q1-Q8

5. ISERDESE2端口信號

pYYBAGIMomCAdhVFAAGCRJlTqIw895.jpg

poYBAGIMomKAexu-AAEeETdd4e0725.png

pYYBAGIMomWAKtTyAALgvQ94L7U014.png

有些地方可能翻譯的不是很準(zhǔn)確,附上手冊原文。

5.1時(shí)鐘接口

提供ISERDESE2工作的高速源同步串行時(shí)鐘,并行數(shù)據(jù)獲取時(shí)鐘和控制時(shí)鐘。

poYBAGIMomaAYGULAABoNomWq3g988.png

5.2并行數(shù)據(jù)輸出

輸入輸出的順序相反,具體見下圖:

當(dāng)輸入D1為A,輸出Q8為A

poYBAGIMommANAruAAEEAJHXl8I794.png

5.3 數(shù)據(jù)輸出選擇

根據(jù)IOBDELAY參數(shù)設(shè)置的不同,組合輸出O與寄存輸出Q1-Q8的輸出選擇:

D 、 DDLY 的意思前文已講過,不再重復(fù)。

poYBAGIMomuAMEvvAAC7cZwCg44861.png

5.4級聯(lián)接口

該接口用于實(shí)現(xiàn)DDR模式下,位寬擴(kuò)展為10bit,14bit;

通過級聯(lián)接口與另外一個ISERDESE2相接;

poYBAGIMom2AO8HJAAC6ShvqdHc536.png

6.數(shù)據(jù)對齊操作

SDR Mode:

輸出每次左移1位;當(dāng)8次操作后,恢復(fù)到最初狀態(tài);

DDR Mode:

輸出交替進(jìn)行右移1位和左移3位操作,當(dāng)8次操作后,恢復(fù)到最初狀態(tài);

pYYBAGIMom-AE9dhAAENKABPGM0380.png

注意:

1. 同步于CLKDIV時(shí)鐘,本小節(jié)所說的時(shí)鐘周期特指CLKDIV時(shí)鐘周期
2. 在“NETWORKING”模式下使用
3. 類似于一個桶式移位”Barrel_Shifter”
4. bitslip只能拉高1個clkdiv時(shí)鐘周期
5. bitslip兩次拉高之間必須間隔至少一個時(shí)鐘周期;
6. 用戶邏輯需等待最少2個clkdiv時(shí)鐘周期(SDR模式)/3個時(shí)鐘周期(DDR)后,數(shù)據(jù)移位才能完成。

審核編輯:符乾江

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 數(shù)據(jù)
    +關(guān)注

    關(guān)注

    8

    文章

    7314

    瀏覽量

    93906
  • Xilinx
    +關(guān)注

    關(guān)注

    73

    文章

    2192

    瀏覽量

    129802
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    Xilinx FPGA串行通信協(xié)議介紹

    Xilinx FPGA因其高性能和低延遲,常用于串行通信接口設(shè)計(jì)。本文深入分析了Aurora、PCI Express和Serial RapidIO這三種在Xilinx系統(tǒng)設(shè)計(jì)關(guān)鍵的串行通信協(xié)議。
    的頭像 發(fā)表于 11-14 15:02 ?1604次閱讀
    <b class='flag-5'>Xilinx</b> FPGA串行通信協(xié)議<b class='flag-5'>介紹</b>

    SN8F5762中文規(guī)格書

    電子發(fā)燒友網(wǎng)站提供《SN8F5762中文規(guī)格書.pdf》資料免費(fèi)下載
    發(fā)表于 07-08 14:51 ?9次下載

    多軸運(yùn)動控制器JMC-F2-A6中文手冊

    電子發(fā)燒友網(wǎng)站提供《多軸運(yùn)動控制器JMC-F2-A6中文手冊.pdf》資料免費(fèi)下載
    發(fā)表于 06-23 15:14 ?2次下載

    AD7606的VxGND必須接地嗎?

    and Analog Input Pin V2. All analog input AGND pins should connect to the AGND plane of a system. 中文翻譯
    發(fā)表于 06-10 21:51

    服務(wù)器數(shù)據(jù)恢復(fù)—ocfs2件系統(tǒng)被格式化為Ext4件系統(tǒng)的數(shù)據(jù)恢復(fù)案例

    服務(wù)器存儲數(shù)據(jù)恢復(fù)環(huán)境&故障: 人為誤操作將Ext4件系統(tǒng)誤裝入一臺服務(wù)器存儲上的Ocfs2件系統(tǒng)數(shù)據(jù)卷上,導(dǎo)致原Ocfs2件系統(tǒng)被
    的頭像 發(fā)表于 06-10 12:03 ?551次閱讀
    服務(wù)器數(shù)據(jù)恢復(fù)—ocfs<b class='flag-5'>2</b><b class='flag-5'>文</b>件系統(tǒng)被格式化為Ext4<b class='flag-5'>文</b>件系統(tǒng)的數(shù)據(jù)恢復(fù)案例

    STM32固件庫使用手冊的中文翻譯

    STM32固件庫使用手冊的中文翻譯
    發(fā)表于 06-09 22:38

    PIC16F630/676中文數(shù)據(jù)手冊

    電子發(fā)燒友網(wǎng)站提供《PIC16F630/676中文數(shù)據(jù)手冊.pdf》資料免費(fèi)下載
    發(fā)表于 04-27 17:55 ?1次下載

    電容型傳感芯片MDC04、MDC02中文手冊

    電子發(fā)燒友網(wǎng)站提供《電容型傳感芯片MDC04、MDC02中文手冊.pdf》資料免費(fèi)下載
    發(fā)表于 04-09 17:10 ?5次下載

    ISERDESE2原語端口及參數(shù)介紹

    前面在講解HDMI接口之前,講解過IDDR、ODDR、OSERDESE2、IBUF等原語,之后一直有讀者在問什么時(shí)候更新ISERDESE2這個原語。前文講解過這些
    的頭像 發(fā)表于 03-17 10:52 ?2155次閱讀
    <b class='flag-5'>ISERDESE2</b><b class='flag-5'>原語</b>端口及參數(shù)<b class='flag-5'>介紹</b>

    AI助力實(shí)時(shí)翻譯耳機(jī)

    你是否曾經(jīng)因?yàn)檎Z言障礙而無法與外國人順暢交流?或者在旅行因?yàn)檎Z言不通而錯過了一些精彩的經(jīng)歷?現(xiàn)在,隨著AI技術(shù)的發(fā)展,實(shí)時(shí)翻譯耳機(jī)可以幫你輕松解決這些問題。 1 什么是實(shí)時(shí)翻譯耳機(jī) 實(shí)時(shí)翻譯
    的頭像 發(fā)表于 01-24 11:14 ?3211次閱讀
    AI助力實(shí)時(shí)<b class='flag-5'>翻譯</b>耳機(jī)

    支持遠(yuǎn)程脫機(jī)密下載加密芯片SMEC編程器開發(fā)板介紹

    被監(jiān)聽,這些數(shù)據(jù)也無法下載到別的加密芯片。下面具體介紹數(shù)據(jù)產(chǎn)生和下載流程:1、從需要下載密文文件的SMEC編程器上獲取安全碼。2、開發(fā)者填入安全碼,選擇需要加密的目標(biāo)下載Hex文件,并選定設(shè)定次數(shù)
    發(fā)表于 01-08 11:30

    LM3915中文手冊

    電子發(fā)燒友網(wǎng)站提供《LM3915中文手冊.docx》資料免費(fèi)下載
    發(fā)表于 12-18 14:22 ?71次下載

    影目科技發(fā)布全球首款同傳翻譯眼鏡INMO GO2

    近日,搭載紫光展銳W517芯片平臺的INMO GO2由影目科技正式推出。作為全球首款專為商務(wù)場景設(shè)計(jì)的智能翻譯眼鏡,INMO GO2 以“快、準(zhǔn)、穩(wěn)”三大核心優(yōu)勢,突破傳統(tǒng)翻譯產(chǎn)品局限
    的頭像 發(fā)表于 12-11 10:00 ?1919次閱讀

    SRIO介紹xilinx的vivado 2017.4生成srio例程代碼解釋

    1. 概述 本文是用于記錄srio的學(xué)習(xí)情況,以及一些對xilinx的vivado 2017.4生成srio例程代碼的解釋。 2. 參考文件 《pg007_srio_gen2》 3.
    的頭像 發(fā)表于 12-10 16:24 ?4397次閱讀
    SRIO<b class='flag-5'>介紹</b>及<b class='flag-5'>xilinx</b>的vivado 2017.4<b class='flag-5'>中</b>生成srio例程代碼解釋

    調(diào)試Xilinx Zynq + ADS58C48,ADC使用的是LVDS模式,ADC不能正常工作怎么解決?

    我正在調(diào)試Xilinx Zynq + ADS58C48,ADC使用的是LVDS模式,ADC不能正常工作。有以下幾點(diǎn)問題: 1)通過Xilinx FPGA差分原語輸給ADC一個10MHz的差分時(shí)
    發(fā)表于 12-10 07:34