chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

一文了解DDR3系列之容性負(fù)載補(bǔ)償

微云疏影 ? 來源:一博科技 ? 作者:一博科技 ? 2022-04-04 09:22 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

容性負(fù)載?是負(fù)載呈容性,還是帶容性的負(fù)載?呵呵,這不一個(gè)意思嘛,中國(guó)的語(yǔ)言,難怪老外覺得很難搞懂,自己人都被繞暈了。負(fù)載怎么會(huì)呈容性呢?這個(gè)主要是在多負(fù)載的情況下,如下圖一所示,由于分支和負(fù)載較多,不可避免的會(huì)增加過孔來連通信號(hào),普通過孔是呈容性的,其次還有芯片封裝上的寄生電容(約0.33~0.44pF),另外還有Die上的寄生電容(約0.77~2.12pF),所有的這些電容會(huì)降低信號(hào)線的有效特征阻抗(請(qǐng)看高速先生前期的文章:PCB設(shè)計(jì)中關(guān)于反射的那些事系列)。

poYBAGJGxF6AYZJLAAA-4ZOjAxs616.jpg

圖一

過孔為什么會(huì)呈現(xiàn)容性?這和其本身的結(jié)構(gòu)及尺寸有關(guān),請(qǐng)看下面的近似計(jì)算。

以8mil孔徑,18mil pad,27mil反焊盤,1.6mm通孔為例計(jì)算過孔的參數(shù)。

? 過孔寄生電容 :

pYYBAGJGxF6AKHJtAAAgMFK0q84625.jpg

? 過孔寄生電感 :

poYBAGJGxF6AUlDvAAAaU1dnShk800.jpg

? 那么過孔的近似特征阻抗為:

poYBAGJGxF-AAl28AAAbaBQ89Ps057.jpg

此公式是將過孔等效為傳輸線的模型來計(jì)算的,如果常規(guī)我們單端信號(hào)是50歐姆的特征阻抗,過孔的阻抗如上計(jì)算約為45歐姆,拉低了整體的特征阻抗,所以說呈現(xiàn)容性效應(yīng)。

同樣,如果再考慮封裝電容及Die電容的容性,那么整個(gè)負(fù)載的有效阻抗就會(huì)更低于PCB的設(shè)計(jì)阻抗,這樣就會(huì)導(dǎo)致整體的阻抗不連續(xù)。

通常我們有兩種方法來進(jìn)行容性負(fù)載的補(bǔ)償(相對(duì)于單端50歐姆的目標(biāo)阻抗來說),其一是減小主干線路(變粗)的阻抗,其二是加大分支處(變細(xì))的線路阻抗,使得整體的負(fù)載阻抗維持在50歐姆左右。

好了,口說無(wú)憑,讓我們來聯(lián)系下實(shí)際吧。

還是拿芯片行業(yè)的龍頭老大來舉例,如果大家經(jīng)常看Intel的設(shè)計(jì)指導(dǎo),就會(huì)看到他們關(guān)于DDR3的主干線路阻抗(40歐姆左右)控制都比50歐姆小,而且通常這樣的設(shè)計(jì)負(fù)載又很多(DIMM條就更不用說了),這個(gè)不正是降低主干線路阻抗的一種印證嘛!請(qǐng)看如下表所示。

pYYBAGJGxF-AO25vAAA5SxFheSs384.jpg

出自Intel Romley PDG

第二種處理方式就是內(nèi)存條的設(shè)計(jì)了,如下圖二為內(nèi)存條的設(shè)計(jì)圖。

poYBAGJGxF-AXTkTAACjuVbrs9g881.jpg

圖二 內(nèi)存條設(shè)計(jì)

從上圖可以看到,地址信號(hào)的主干線路線寬為7.5mil,而到了顆粒端就變成了3mil,除了布線密度上面的考慮外,主要還是為了補(bǔ)償容性負(fù)載。

同時(shí),高速先生也做了仿真來驗(yàn)證容性負(fù)載補(bǔ)償是否真的有效,拓?fù)浣Y(jié)構(gòu)如下圖三所示。

poYBAGJGxGCAdPhKAAA8qdbAUtY671.jpg

圖三 仿真拓?fù)浣Y(jié)構(gòu)

在正常控制PCB板上阻抗為50歐姆的情況下(不做容性負(fù)載補(bǔ)償),仿真波形如下圖所示。

poYBAGJGxGCAMF4UAADVg0Zu18Y988.jpg

將主干線路的阻抗控制為42歐姆(有容性負(fù)載補(bǔ)償),仿真波形如下圖所示。

pYYBAGJGxGGAV07ZAACxsXbeZ2Q796.jpg

為了方便比較所以采用眼圖的方法,可知做了補(bǔ)償?shù)难蹐D有更大的眼高,兩者相差180mV左右,相當(dāng)于提升了12%的系統(tǒng)裕量。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 阻抗
    +關(guān)注

    關(guān)注

    17

    文章

    979

    瀏覽量

    48371
  • 寄生電容
    +關(guān)注

    關(guān)注

    1

    文章

    300

    瀏覽量

    20067
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    AD設(shè)計(jì)DDR3時(shí)等長(zhǎng)設(shè)計(jì)技巧

    本文緊接著前個(gè)文檔《AD設(shè)計(jì)DDR3時(shí)等長(zhǎng)設(shè)計(jì)技巧-數(shù)據(jù)線等長(zhǎng) 》。本文著重講解DDR地址線、控制信號(hào)線等長(zhǎng)設(shè)計(jì),因?yàn)榈刂肪€、控制信號(hào)線有分支,SOC有可能帶有2片DDR或者更多,我
    發(fā)表于 07-29 16:14 ?2次下載

    AD設(shè)計(jì)DDR3時(shí)等長(zhǎng)設(shè)計(jì)技巧

    的講解數(shù)據(jù)線等長(zhǎng)設(shè)計(jì)。? ? ? 在另個(gè)文件《AD設(shè)計(jì)DDR3時(shí)等長(zhǎng)設(shè)計(jì)技巧-地址線T型等長(zhǎng)》中著重講解使用AD設(shè)計(jì)DDR地址線走線T型走線等長(zhǎng)處理的方法和技巧。
    發(fā)表于 07-28 16:33 ?2次下載

    【RK3568+PG2L50H開發(fā)板實(shí)驗(yàn)例程】FPGA部分 | DDR3 讀寫實(shí)驗(yàn)例程

    的總線寬度共為 16bit。DDR3 SDRAM 的最高數(shù)據(jù)速率 1066Mbps。 2.1. DDR3 控制器簡(jiǎn)介 PG2L50H 為用戶提供套完整的 DDR memory 控制
    發(fā)表于 07-10 10:46

    在Vivado調(diào)用MIG產(chǎn)生DDR3的問題解析

    下面是調(diào)用的DDR3模塊的,模塊的倒數(shù)第二行是,模塊的時(shí)鐘輸入,時(shí)鐘源來自PLL產(chǎn)生的系統(tǒng)時(shí)鐘的倍頻。
    的頭像 發(fā)表于 05-03 10:21 ?1022次閱讀
    在Vivado調(diào)用MIG產(chǎn)生<b class='flag-5'>DDR3</b>的問題解析

    TPS51116 完整的DDR、DDR2、DDR3、DDR3L、LPDDR3DDR4 電源解決方案同步降壓控制器數(shù)據(jù)手冊(cè)

    TPS51116為 DDR/SSTL-2、DDR2/SSTL-18、DDR3/SSTL-15、DDR3L、LPDDR3
    的頭像 發(fā)表于 04-29 16:38 ?729次閱讀
    TPS51116 完整的<b class='flag-5'>DDR</b>、<b class='flag-5'>DDR</b>2、<b class='flag-5'>DDR3</b>、<b class='flag-5'>DDR3</b>L、LPDDR<b class='flag-5'>3</b> 和 <b class='flag-5'>DDR</b>4 電源解決方案同步降壓控制器數(shù)據(jù)手冊(cè)

    LP2998系列 帶關(guān)斷引腳的 1.5A DDR 終端穩(wěn)壓器數(shù)據(jù)手冊(cè)

    LP2998 線性穩(wěn)壓器旨在滿足 JEDEC SSTL-2 和 JEDEC SSTL-18 標(biāo)準(zhǔn) DDR-SDRAM 和 DDR2 內(nèi)存終止的規(guī)范。該器件還支持 DDR3DDR3
    的頭像 發(fā)表于 04-29 11:34 ?581次閱讀
    LP2998<b class='flag-5'>系列</b> 帶關(guān)斷引腳的 1.5A <b class='flag-5'>DDR</b> 終端穩(wěn)壓器數(shù)據(jù)手冊(cè)

    LP2996A 1.5A DDR 終端穩(wěn)壓器,帶關(guān)斷引腳,用于 DDR2/3/3L數(shù)據(jù)手冊(cè)

    。 該器件包含個(gè)高速運(yùn)算放大器,可提供出色的負(fù)載響應(yīng) 瞬 變。輸出級(jí)可防止擊穿,同時(shí)提供 1.5A 連續(xù)電流和 根據(jù) DDR-SDRAM 端接的要求,應(yīng)用中的瞬態(tài)峰值高達(dá) 3A。LP
    的頭像 發(fā)表于 04-26 15:02 ?530次閱讀
    LP2996A 1.5A <b class='flag-5'>DDR</b> 終端穩(wěn)壓器,帶關(guān)斷引腳,用于 <b class='flag-5'>DDR</b>2/<b class='flag-5'>3</b>/<b class='flag-5'>3</b>L數(shù)據(jù)手冊(cè)

    DDR3 SDRAM配置教程

    DDR3 SDRAM(Double-Data-Rate ThreeSynchronous Dynamic Random Access Memory)是DDR SDRAM的第三代產(chǎn)品,相較于DDR2,
    的頭像 發(fā)表于 04-10 09:42 ?3510次閱讀
    <b class='flag-5'>DDR3</b> SDRAM配置教程

    燦芯半導(dǎo)體推出DDR3/4和LPDDR3/4 Combo IP

    燦芯半導(dǎo)體(上海)股份有限公司(燦芯股份,688691)宣布推出基于28HKD 0.9V/2.5V 平臺(tái)的DDR3/4, LPDDR3/4 Combo IP。該IP具備廣泛的協(xié)議兼容,支持D
    的頭像 發(fā)表于 03-21 16:20 ?749次閱讀

    DDR內(nèi)存控制器的架構(gòu)解析

    DDR內(nèi)存控制器是個(gè)高度集成的組件,支持多種DDR內(nèi)存類型(DDR2、DDR3、DDR3L、L
    的頭像 發(fā)表于 03-05 13:47 ?2705次閱讀
    <b class='flag-5'>DDR</b>內(nèi)存控制器的架構(gòu)解析

    三大內(nèi)存原廠或?qū)⒂?025年停產(chǎn)DDR3/DDR4

    ,DDR5內(nèi)存已成為市場(chǎng)主流,并逐步取代DDR4內(nèi)存。值得注意的是,消費(fèi)級(jí)平臺(tái)已不再支持DDR4,這使得DDR4內(nèi)存開始加速向DDR3目前所
    的頭像 發(fā)表于 02-19 11:11 ?2626次閱讀

    感性負(fù)載,負(fù)載,阻負(fù)載介紹

    感性負(fù)載負(fù)載,阻負(fù)載的定義 線圈負(fù)載叫感性,
    的頭像 發(fā)表于 02-10 09:26 ?4715次閱讀
    感性<b class='flag-5'>負(fù)載</b>,<b class='flag-5'>容</b><b class='flag-5'>性</b><b class='flag-5'>負(fù)載</b>,阻<b class='flag-5'>性</b><b class='flag-5'>負(fù)載</b>介紹

    AMC7812B和AMC7836,為什么在負(fù)載這項(xiàng)指標(biāo)上有這么大的區(qū)別?

    對(duì)比兩塊功能相近的器件:AMC7812B和AMC7836,這兩個(gè)器件的Datasheet中關(guān)于DAC的最大負(fù)載的指標(biāo)有著很大的區(qū)別;AMC7812B的最大
    發(fā)表于 12-06 06:49

    DDR3、DDR4、DDR5的性能對(duì)比

    DDR3、DDR4、DDR5是計(jì)算機(jī)內(nèi)存類型的不同階段,分別代表第三代、第四代和第五代雙倍數(shù)據(jù)速率同步動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器(SDRAM)。以下是它們之間的性能對(duì)比: 、速度與帶寬
    的頭像 發(fā)表于 11-29 15:08 ?1.6w次閱讀

    如何選擇DDR內(nèi)存條 DDR3DDR4內(nèi)存區(qū)別

    見的兩種內(nèi)存類型,它們?cè)谛阅堋⒐?、容量和兼?b class='flag-5'>性等方面存在顯著差異。 DDR3DDR4內(nèi)存的區(qū)別 1. 性能 DDR4內(nèi)存條相較于DDR3
    的頭像 發(fā)表于 11-20 14:24 ?9591次閱讀