chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何杜絕集成電路中的硬件木馬

lPCU_elecfans ? 來(lái)源:電子發(fā)燒友網(wǎng) ? 作者:電子發(fā)燒友網(wǎng) ? 2022-04-24 10:59 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

電子發(fā)燒友網(wǎng)報(bào)道(文/周凱揚(yáng))黑客攻擊是當(dāng)下最嚴(yán)重的安全問(wèn)題之一,隨著近期攻擊活動(dòng)的頻繁,國(guó)際上不少能源公司都深受其害,被竊取勒索機(jī)密信息。然而,同樣的攻擊也在威脅著人們看不到的領(lǐng)域,比如最近專門針對(duì)工控系統(tǒng)的惡意軟件PIPEDREAM,就是通過(guò)PLC編程軟件CODESYS的漏洞進(jìn)行攻擊的。

不過(guò)這類攻擊主要是還是從軟件層面上攻破PLC等硬件,那有沒(méi)有直接在硬件層面上為黑客創(chuàng)造可乘之機(jī)的方法呢?自然也有,也就是我們常說(shuō)的硬件木馬。這類硬件木馬更像是一種后門攻擊,靠的就是對(duì)集成電路進(jìn)行惡意篡改。

硬件木馬如何下黑手

集成電路已經(jīng)成為了諸多實(shí)際應(yīng)用中不可或缺的組件,從智能家居、工業(yè)設(shè)備到機(jī)器學(xué)習(xí)加速器。然而隨著IC的設(shè)計(jì)與生產(chǎn)愈發(fā)復(fù)雜,一個(gè)芯片可能包含數(shù)百億晶體管,先進(jìn)工藝所需的生產(chǎn)條件也不是Fabless廠商能夠輕易負(fù)擔(dān)的。很多時(shí)候這些工作是外包給第三方完成的,這樣的流程結(jié)構(gòu)造成了一些硬件安全隱患,只要流程中任意一名參與者圖謀不軌,就有可能利用硬件木馬觸發(fā)敏感信息泄露、性能下降和IP竊取。

這類硬件木馬通常分為兩個(gè)部分,一個(gè)是觸發(fā)器,另一個(gè)就是內(nèi)部的載荷了。觸發(fā)器決定硬件木馬什么時(shí)候激活,載荷則負(fù)責(zé)關(guān)鍵的攻擊工作,比如竊取隱私信息或產(chǎn)生錯(cuò)誤的輸出等。

就以常見的邊信道攻擊(SCA)為例,這種攻擊可以利用IC的固有物理屬性,比如時(shí)序、功耗等,獲取本放在IC內(nèi)部的信息,但這種攻擊往往需要獲取大量的數(shù)據(jù)和處理,如今不少安全性強(qiáng)的芯片通過(guò)阻絕這一過(guò)程,讓自己免受SCA的破壞。然而在硬件木馬的輔助下,可以省去處理的過(guò)程,極大減少攻擊的時(shí)間。

那么攻擊者是在哪個(gè)階段插入這些硬件木馬的呢?塔林理工大學(xué)的研究人員為了驗(yàn)證硬件木馬的可行性,打造了一個(gè)基于65nm CMOS工藝的ASIC芯片,通過(guò)ECO在其中的4個(gè)加密核(兩個(gè)AES、兩個(gè)PRESENT)中引入了硬件木馬,“下黑手”的時(shí)間只花了不到兩個(gè)小時(shí)。

39b2216a-c20a-11ec-bce3-dac502259ad0.png

芯片設(shè)計(jì)、攻擊和制造的流程 / 塔林理工大學(xué)

從上圖可以看出,在GDSII版圖送給代工廠的途中,攻擊者對(duì)其進(jìn)行了篡改,改變或增加額外的邏輯,最后代工廠制造出了內(nèi)含木馬的芯片,并利用基于功率的邊信道攻擊獲取了加密信息。若是芯片本身功耗就在mW級(jí)左右,終端用戶基本很難察覺(jué)到來(lái)自芯片的異常。

39c02de6-c20a-11ec-bce3-dac502259ad0.png

原始和被篡改后的布局 / 塔林理工大學(xué)

ECO必須要四個(gè)先決輸入,工藝庫(kù)、單元庫(kù)、門級(jí)網(wǎng)表和時(shí)序約束,對(duì)于能在代工廠內(nèi)對(duì)版圖動(dòng)手的攻擊者來(lái)說(shuō),前兩項(xiàng)已經(jīng)到手了,門級(jí)網(wǎng)表可以通過(guò)EDA工具從布局中提取,而時(shí)序約束只能靠一定程度的估計(jì)了。

如何杜絕硬件木馬

至于杜絕硬件木馬的話,目前主要方式有兩種,一種是邊信道分析,一種是邏輯測(cè)試。像以上的邊信道攻擊方式,因?yàn)闀?huì)改變時(shí)序等參數(shù),所以邊信道分析可以檢測(cè)出這類無(wú)功能性的硬件木馬,但對(duì)于小的硬件木馬存在一定的誤報(bào)率。而邏輯測(cè)試的難點(diǎn)在于用少量的測(cè)試模式,增加對(duì)觸發(fā)器的覆蓋。

美國(guó)圣地亞哥大學(xué)的幾位研究人員提出了一種更好的檢測(cè)方式,名為AdaTest。該檢測(cè)方式通過(guò)加強(qiáng)學(xué)習(xí)產(chǎn)生了一組多樣的測(cè)試輸入,通過(guò)迭代的方式逐步產(chǎn)生高回報(bào)值的測(cè)試矢量。此外,AdaTest會(huì)著重關(guān)注為硬件木馬檢測(cè)提供更多信息的測(cè)試樣本,從而減少樣本數(shù)量提高樣本質(zhì)量。

39d5b6f2-c20a-11ec-bce3-dac502259ad0.png

AdaTest的流程圖 / 圣地亞哥大學(xué)

為了減小硬件開銷,AdaTest能在可編程硬件上部署電路仿真,從而加速測(cè)試輸入的回報(bào)值評(píng)估;其次,通過(guò)自動(dòng)構(gòu)建輔助電路進(jìn)行測(cè)試輸入生成、回報(bào)值評(píng)估和自適應(yīng)采樣,AdaTest中的每個(gè)計(jì)算階段都被流水線化。與傳統(tǒng)的邏輯測(cè)試相比,AdaTest的測(cè)試生成速度提高了兩個(gè)數(shù)量級(jí),與此同時(shí)測(cè)試樣本大小減小了兩個(gè)數(shù)量級(jí),卻因此實(shí)現(xiàn)了同樣或者更高的硬件木馬檢測(cè)率。

由上可知,與預(yù)防硬件木馬一樣,植入硬件木馬同樣不是一件易事,所以代工廠出現(xiàn)這類硬件木馬出現(xiàn)的概率比較小,但不代表不存在這樣的安全威脅,畢竟人為設(shè)計(jì)失誤都出現(xiàn)了,人為篡改也不是不可能的,設(shè)計(jì)者對(duì)這樣的疏忽也不可不防。

原文標(biāo)題:從晶圓代工廠下黑手?提防集成電路的“硬件木馬”

文章出處:【微信公眾號(hào):電子發(fā)燒友網(wǎng)】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 集成電路
    +關(guān)注

    關(guān)注

    5441

    文章

    12341

    瀏覽量

    371564
  • plc
    plc
    +關(guān)注

    關(guān)注

    5039

    文章

    14284

    瀏覽量

    481944
  • 硬件
    +關(guān)注

    關(guān)注

    11

    文章

    3537

    瀏覽量

    68514

原文標(biāo)題:從晶圓代工廠下黑手?提防集成電路的“硬件木馬”

文章出處:【微信號(hào):elecfans,微信公眾號(hào):電子發(fā)燒友網(wǎng)】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    硅與其他材料在集成電路的比較

    硅與其他半導(dǎo)體材料在集成電路應(yīng)用的比較可從以下維度展開分析。
    的頭像 發(fā)表于 06-28 09:09 ?947次閱讀

    電機(jī)控制專用集成電路PDF版

    直流電動(dòng)機(jī)精密速度控制的鎖相環(huán)集成電路作了專門介紹。 控制電機(jī)的信號(hào)類元件自整角機(jī)、旋轉(zhuǎn)變壓器、感應(yīng)同步器等均屬模擬型控制元件,在計(jì)算機(jī)控制的數(shù)字控制系統(tǒng),需要特 殊的A/D、D/A轉(zhuǎn)換器作為接口
    發(fā)表于 04-22 17:02

    中國(guó)集成電路大全 接口集成電路

    集成電路的品種分類,從中可以方便地查到所要了解的各種接口電路;表還列有接口集成電路的文字符號(hào)及外引線功能端排列圖。閱讀這些內(nèi)容后可對(duì)接口集成電路
    發(fā)表于 04-21 16:33

    MOS集成電路設(shè)計(jì)的等比例縮小規(guī)則

    本文介紹了MOS集成電路的等比例縮小規(guī)則和超大規(guī)模集成電路的可靠性問(wèn)題。
    的頭像 發(fā)表于 04-02 14:09 ?1382次閱讀
    MOS<b class='flag-5'>集成電路</b>設(shè)計(jì)<b class='flag-5'>中</b>的等比例縮小規(guī)則

    集成電路制造的電鍍工藝介紹

    本文介紹了集成電路制造工藝的電鍍工藝的概念、應(yīng)用和工藝流程。
    的頭像 發(fā)表于 03-13 14:48 ?1734次閱讀
    <b class='flag-5'>集成電路</b>制造<b class='flag-5'>中</b>的電鍍工藝介紹

    集成電路制造的劃片工藝介紹

    本文概述了集成電路制造的劃片工藝,介紹了劃片工藝的種類、步驟和面臨的挑戰(zhàn)。
    的頭像 發(fā)表于 03-12 16:57 ?2243次閱讀
    <b class='flag-5'>集成電路</b>制造<b class='flag-5'>中</b>的劃片工藝介紹

    淺談集成電路設(shè)計(jì)的標(biāo)準(zhǔn)單元

    本文介紹了集成電路設(shè)計(jì)Standard Cell(標(biāo)準(zhǔn)單元)的概念、作用、優(yōu)勢(shì)和設(shè)計(jì)方法等。
    的頭像 發(fā)表于 03-12 15:19 ?1194次閱讀

    集成電路技術(shù)的優(yōu)勢(shì)與挑戰(zhàn)

    硅作為半導(dǎo)體材料在集成電路應(yīng)用的核心地位無(wú)可爭(zhēng)議,然而,隨著科技的進(jìn)步和器件特征尺寸的不斷縮小,硅集成電路技術(shù)正面臨著一系列挑戰(zhàn),本文分述如下:1.硅集成電路的優(yōu)勢(shì)與地位;2.硅材料
    的頭像 發(fā)表于 03-03 09:21 ?917次閱讀
    硅<b class='flag-5'>集成電路</b>技術(shù)的優(yōu)勢(shì)與挑戰(zhàn)

    集成電路開發(fā)的器件調(diào)試環(huán)節(jié)

    本文介紹了集成電路開發(fā)的器件調(diào)試環(huán)節(jié),包括其核心目標(biāo)、關(guān)鍵技術(shù)與流程等內(nèi)容。
    的頭像 發(fā)表于 03-01 14:29 ?670次閱讀
    <b class='flag-5'>集成電路</b>開發(fā)<b class='flag-5'>中</b>的器件調(diào)試環(huán)節(jié)

    集成電路設(shè)計(jì)靜態(tài)時(shí)序分析介紹

    本文介紹了集成電路設(shè)計(jì)靜態(tài)時(shí)序分析(Static Timing Analysis,STA)的基本原理、概念和作用,并分析了其優(yōu)勢(shì)和局限性。 ? 靜態(tài)時(shí)序分析(Static Timing
    的頭像 發(fā)表于 02-19 09:46 ?1094次閱讀

    集成電路為什么要封膠?

    集成電路為什么要封膠?漢思新材料:集成電路為什么要封膠集成電路封膠的主要原因在于提供多重保護(hù)和增強(qiáng)性能,具體來(lái)說(shuō)包括以下幾個(gè)方面:防止環(huán)境因素?fù)p害:集成電路在工作過(guò)程
    的頭像 發(fā)表于 02-14 10:28 ?766次閱讀
    <b class='flag-5'>集成電路</b>為什么要封膠?

    集成電路工藝的金屬介紹

    本文介紹了集成電路工藝的金屬。 集成電路工藝的金屬 概述 在芯片制造領(lǐng)域,金屬化這一關(guān)鍵環(huán)節(jié)指的是在芯片表面覆蓋一層金屬。除了部分起到輔助作用的阻擋層和種子層金屬之外,在
    的頭像 發(fā)表于 02-12 09:31 ?2023次閱讀
    <b class='flag-5'>集成電路</b>工藝<b class='flag-5'>中</b>的金屬介紹

    ASIC集成電路在人工智能的應(yīng)用

    的性能和能效比。以下是對(duì)ASIC集成電路在人工智能應(yīng)用的分析: 一、ASIC集成電路的優(yōu)勢(shì) 高性能 :ASIC針對(duì)特定應(yīng)用進(jìn)行優(yōu)化設(shè)計(jì),可以充分發(fā)揮硬件的并行處理能力,實(shí)現(xiàn)高性能計(jì)算
    的頭像 發(fā)表于 11-20 16:03 ?2731次閱讀

    集成電路與物聯(lián)網(wǎng)發(fā)展關(guān)系

    集成電路與物聯(lián)網(wǎng)的發(fā)展關(guān)系緊密相連,二者相互促進(jìn)、共同發(fā)展。以下是對(duì)這種關(guān)系的介紹: 一、集成電路是物聯(lián)網(wǎng)的核心基石 數(shù)據(jù)處理與傳輸?shù)年P(guān)鍵角色 集成電路在物聯(lián)網(wǎng)扮演著數(shù)據(jù)處理和傳輸?shù)?/div>
    的頭像 發(fā)表于 11-19 10:11 ?1733次閱讀

    集成電路測(cè)試方法與工具

    集成電路的測(cè)試是確保其質(zhì)量和性能的重要環(huán)節(jié)。以下是關(guān)于集成電路測(cè)試方法與工具的介紹: 一、集成電路測(cè)試方法 非在線測(cè)量法 在集成電路未焊入電路
    的頭像 發(fā)表于 11-19 10:09 ?1974次閱讀