chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

通過解決測(cè)試時(shí)間減少ASIC設(shè)計(jì)中的DFT占用空間

星星科技指導(dǎo)員 ? 來源:嵌入式計(jì)算設(shè)計(jì) ? 作者:嵌入式計(jì)算設(shè)計(jì) ? 2022-06-02 14:25 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

過去十年以來,從消費(fèi)應(yīng)用、網(wǎng)絡(luò)或防御系統(tǒng)(包括傳感器)開始的不同應(yīng)用領(lǐng)域都受到半導(dǎo)體 VLSI 電路技術(shù)的影響。對(duì)于 ASIC (SoC),功率、性能(時(shí)間)和面積始終是設(shè)計(jì)中的挑戰(zhàn)因素?;谟脩魬?yīng)用,過去對(duì)上述一項(xiàng)或全部因素進(jìn)行優(yōu)化。除了 PPA,處理 IC 結(jié)構(gòu)測(cè)試 -DFT 時(shí)間也成為一項(xiàng)具有挑戰(zhàn)性的綜合任務(wù)。隨著設(shè)計(jì)復(fù)雜性與日俱增——由于摩爾定律,使用傳統(tǒng)的 DFT 掃描方法可以測(cè)試 ASIC,但它會(huì)導(dǎo)致更高的測(cè)試數(shù)據(jù)量和非線性測(cè)試時(shí)間增加。早些時(shí)候,測(cè)試成本是實(shí)施掃描壓縮時(shí)唯一考慮的因素。任何壓縮技術(shù)的關(guān)鍵要求是保持與標(biāo)準(zhǔn)(未壓縮)相比的高測(cè)試質(zhì)量。測(cè)試壓縮比在減少總測(cè)試時(shí)間方面起著至關(guān)重要的作用。在本文中,我們主要關(guān)注一種在不影響測(cè)試質(zhì)量的情況下使用芯片頂部的最佳測(cè)試通道數(shù)量來減少測(cè)試時(shí)間的方法。

一、 簡(jiǎn)介

正如名稱所定義的,ASIC 專為特定應(yīng)用而設(shè)計(jì)??梢允褂貌煌募夹g(shù)來創(chuàng)建 ASIC,但由于高可靠性和低成本,CMOS 很常見。對(duì)于 ASIC(SoC 設(shè)計(jì))來說,功耗、性能(時(shí)間)和面積是設(shè)計(jì)中的挑戰(zhàn)因素。基于這些因素的應(yīng)用權(quán)重取決于ASIC。在這里,圖 1 顯示了不同的應(yīng)用,表 I 列出了因素的權(quán)重。

表 I

功率、面積和時(shí)間比較

poYBAGKYWKSAVfTcAAB69JFYbCA468.png

二、 ASIC設(shè)計(jì)中對(duì)掃描壓縮的需求

早些時(shí)候,測(cè)試人員成本是實(shí)施掃描壓縮時(shí)唯一考慮的因素。測(cè)試模式的數(shù)量取決于測(cè)試數(shù)據(jù)量和測(cè)試時(shí)間。模式截?cái)噙x項(xiàng)會(huì)導(dǎo)致測(cè)試覆蓋率降低,最終會(huì)增加運(yùn)送給客戶的百萬分之二的缺陷零件 (DPM),這會(huì)影響良率。因此,為了避免由于測(cè)試質(zhì)量低而導(dǎo)致測(cè)試逃逸的增加,業(yè)界已經(jīng)認(rèn)識(shí)到測(cè)試模式壓縮的必然需求。下一代 ASIC (SoC) 設(shè)計(jì)流程具有更復(fù)雜的結(jié)構(gòu),這會(huì)導(dǎo)致具有新的故障模型和額外的測(cè)試模式來檢測(cè)這些故障模型,并且壓縮也有助于解決該因素。

掃描壓縮結(jié)果如下:

? 減少掃描數(shù)據(jù)內(nèi)存的需求

? 減少每個(gè)零件的測(cè)試應(yīng)用時(shí)間

? 減少所需掃描通道的數(shù)量

? 減少串行負(fù)載模式的仿真時(shí)間

A. 壓縮技術(shù)簡(jiǎn)介

與標(biāo)準(zhǔn)(未壓縮)ATPG 相比,任何壓縮技術(shù)的關(guān)鍵要求是保持較高的測(cè)試質(zhì)量。壓縮技術(shù)基于傳統(tǒng)的確定性 ATPG,并使用相同的故障模型通過熟悉的流程獲得相似的測(cè)試覆蓋率 。它通過改進(jìn)掃描測(cè)試數(shù)據(jù)的壓縮和減少測(cè)試時(shí)間來擴(kuò)展ATPG 。它通過使用少量掃描通道控制大量?jī)?nèi)部掃描鏈來實(shí)現(xiàn)掃描測(cè)試數(shù)據(jù)的壓縮。

B. 基本壓縮術(shù)語

對(duì)于壓縮,外部掃描鏈稱為掃描通道,以將它們與核心內(nèi)的內(nèi)部掃描鏈區(qū)分開來。它們的數(shù)量明顯少于內(nèi)部掃描鏈的數(shù)量。鏈通道比的確定,定義了設(shè)計(jì)的壓縮,直接影響測(cè)試覆蓋率和測(cè)試數(shù)據(jù)量。有效的壓縮取決于掃描鏈和掃描通道。

poYBAGKYWJaANQHAAAA0Z31dW0o690.png

壓縮可以表示為 ATPG 的測(cè)試器內(nèi)存與壓縮的比率,也可以表示為 no。ATPG 與壓縮的測(cè)試周期。由于沒有。通道數(shù)是相同的,兩個(gè)計(jì)算將是等效的 。

pYYBAGKYWIWAWn7OAAB8iozeRp0811.png

壓縮是兩個(gè)因素的函數(shù):

* Chain-to-channel ratio:掃描鏈(內(nèi)部到核心)與掃描通道(外部)的比率

* 每個(gè)圖案的移位周期數(shù)的變化(掃描鏈的數(shù)量、掃描單元的數(shù)量和每個(gè)圖案的初始周期)。

三、S can 壓縮分析

我們只能直接控制鏈與通道的比率。然而,這三個(gè)因素是相關(guān)的。內(nèi)部掃描鏈與外部掃描通道的比率越高,每個(gè)模式的壓縮率越高,但壓縮分析將為您提供壓縮的估計(jì)計(jì)算,因?yàn)槟淖兞瞬煌囊蛩亍?/p>

A. 什么是分析壓縮?

通常掃描通道的數(shù)量取決于硬件資源,例如 ATE 上的測(cè)試通道和可用于測(cè)試的頂層設(shè)計(jì)引腳。但是,為了有效壓縮,我們可以更改掃描鏈要求。壓縮分析命令適用于不同鏈通道比對(duì)測(cè)試數(shù)據(jù)的影響,而無需修改您的芯片設(shè)計(jì)。壓縮分析有助于確定壓縮結(jié)構(gòu)的鏈通道比、測(cè)試覆蓋率和測(cè)試數(shù)據(jù)量。

B. 壓縮分析是如何工作的?

它分兩步分析應(yīng)用程序的壓縮。

兩個(gè)步驟如下:

1. 分析插入掃描的設(shè)計(jì)并給出測(cè)試覆蓋率開始下降的最大鏈通道比范圍。

2. 計(jì)算指定鏈與通道比率的硬件配置,生成臨時(shí)測(cè)試模式,并返回壓縮配置的測(cè)試數(shù)據(jù)統(tǒng)計(jì)[4]。

C. 壓縮分析流程:

1. 檢查當(dāng)前掃描配置并計(jì)算通道/鏈比率。

一個(gè)。根據(jù)壓縮配置,它將為您提供估計(jì)的壓縮比。(檢查 intest/extest 配置報(bào)告)。

2. 用現(xiàn)有的掃描配置寫出掃描設(shè)計(jì)網(wǎng)表并生成運(yùn)行模式。

3. 在模式生成開始之前添加analyze_compression 命令。(在模式生成之前)[4]。

4. 此命令將幫助分析壓縮并在模式生成階段結(jié)束時(shí)為您提供以下統(tǒng)計(jì)信息。

該工具分析設(shè)計(jì)并返回一系列鏈與通道比率值,從故障覆蓋率下降可忽略不計(jì)的比率開始,到故障覆蓋率下降 1% 的比率結(jié)束,如下所示:

pYYBAGKYWG6AU-4eAAFOW7KV2Y0285.png

圖 2 壓縮分析數(shù)據(jù)

6. 對(duì)于可忽略的故障覆蓋率下降,選擇相應(yīng)的通道鏈比值并重新計(jì)算通道數(shù)。

7. 更新的通道數(shù)將是實(shí)現(xiàn)高壓縮所需的最小通道,故障覆蓋率下降可忽略不計(jì)。

表三

結(jié)果比較

pYYBAGKYWGWAGfbHAAEaOPwMREY419.png

基于Flow,進(jìn)行了通道縮減實(shí)驗(yàn),表2顯示了通道與鏈比、壓縮比、覆蓋和模式數(shù)的結(jié)果比較。

四。 對(duì)分層測(cè)試的影響

致力于尖端技術(shù)會(huì)導(dǎo)致頂級(jí) ASIC/SoC 的引腳數(shù)減少。有限的引腳將在頂層用于測(cè)試,大多數(shù)時(shí)候這些引腳在功能引腳之間共享。管腳的數(shù)量在頂層受到限制。使用以下示例,我們可以檢查塊級(jí)掃描通道減少在芯片級(jí)協(xié)作期間的幫助??紤]下圖所示的場(chǎng)景。

使用不同的案例/場(chǎng)景,我們將檢查掃描通道減少如何在頂層提供幫助。

1) 案例 1:考慮我們有 3 個(gè)塊內(nèi)核可用并且在芯片頂層有兩個(gè)實(shí)例可用的場(chǎng)景。每個(gè)核心運(yùn)行 4 個(gè)掃描通道,如圖 3(a) 所示。在芯片頂層模式生成和仿真期間,所有三個(gè)實(shí)例都將成組使用。3 個(gè)核心/塊 * 2 個(gè)實(shí)例 = 6 個(gè)頂級(jí)實(shí)例??紤]我們將有 12 個(gè)頻道可用。為了適應(yīng)所有 6 個(gè)實(shí)例,我們需要為模式生成創(chuàng)建 2 個(gè)模式,如圖 3(b) 所示。

圖 3(b)。分層測(cè)試的概念圖

因此,在這種情況下,我們需要?jiǎng)?chuàng)建總共 2 個(gè)組來容納所有實(shí)例(每個(gè) 3 個(gè))以使用 12 個(gè)可用的掃描通道。現(xiàn)在讓我們看另一個(gè)案例。

2) Case2:在這種情況下考慮使用analyze_compression。我們已經(jīng)完成了掃描通道縮減,每個(gè)內(nèi)核使用的掃描輸入/輸出通道數(shù)為 2,如圖 4(a) 所示。讓我們檢查統(tǒng)計(jì)數(shù)據(jù)。3 個(gè)核心塊 * 2 個(gè)實(shí)例 = 6 個(gè)實(shí)例,頂部可用的總掃描通道為 12。每個(gè)塊將僅使用 2 個(gè)通道,因此使用的總通道為 6 個(gè)通道??紤]到這一點(diǎn),我們現(xiàn)在可以在 1 模式下容納所有 6 個(gè)實(shí)例,如圖 4(b) 所示。測(cè)試時(shí)間將減少一半。

圖 4(b)。分層測(cè)試的概念圖

V. 增加壓縮和模式膨脹之間的權(quán)衡

1) 壓縮比

掃描通道數(shù)的減少導(dǎo)致更高的壓縮比。平衡壓縮目標(biāo)與測(cè)試資源和設(shè)計(jì)需求也很重要。使用不必要的大壓縮目標(biāo)可能會(huì)對(duì)壓縮、測(cè)試質(zhì)量和芯片設(shè)計(jì)布局產(chǎn)生不利影響。

2) 較低的測(cè)試覆蓋率

較高的壓縮比會(huì)增加每個(gè)測(cè)試模式的壓縮率,但也會(huì)增加生成無法壓縮的測(cè)試模式的可能性,并可能導(dǎo)致測(cè)試覆蓋率降低。

3) 模式通貨膨脹

更高的壓縮比也減少了動(dòng)態(tài)壓實(shí)可以適應(yīng)測(cè)試模式的故障數(shù)量。這可以增加檢測(cè)這些故障的測(cè)試模式的總數(shù)。

為了減輕較高壓縮對(duì) ATPG 覆蓋率和模式數(shù)量的影響,在分析壓縮期間,選擇通道與鏈的比率值,以使對(duì)覆蓋率的影響可以忽略不計(jì)。

結(jié)論

在本文中,我們檢查了掃描壓縮確實(shí)有助于減少 ASIC 設(shè)計(jì)中的測(cè)試時(shí)間 (DFT),但掃描通道減少也是一種有助于頂層測(cè)試時(shí)間的方法。根據(jù)示例案例研究,我們可以確定有效壓縮所需的最小通道數(shù),以及它如何影響其他參數(shù),如鏈通道比、壓縮比和測(cè)試時(shí)間。如今在半導(dǎo)體行業(yè),這些因素被廣泛用于節(jié)省測(cè)試成本。

作者:Chintan Panchal,Charu Patel

審核編輯:郭婷

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    463

    文章

    53864

    瀏覽量

    463134
  • 半導(dǎo)體
    +關(guān)注

    關(guān)注

    337

    文章

    30335

    瀏覽量

    261708
  • asic
    +關(guān)注

    關(guān)注

    34

    文章

    1273

    瀏覽量

    124278
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    【「龍芯之光 自主可控處理器設(shè)計(jì)解析」閱讀體驗(yàn)】+可測(cè)試性設(shè)計(jì)章節(jié)閱讀與自己的一些感想

    ,也分享下 自己的一些感想。 先介紹了兩個(gè)術(shù)語DFT測(cè)試性 設(shè)計(jì),ATE自動(dòng)測(cè)試設(shè)備,DFT目的是測(cè)試出制造問題而不是邏輯 bug,因?yàn)?/div>
    發(fā)表于 01-15 23:30

    信而泰GPS異地測(cè)試解決方案:跨越空間的通信測(cè)試

    對(duì)北斗、GPS、GLONASS、Galileo等多系統(tǒng)的兼容與利用。通過外接GPS模塊接收衛(wèi)星射頻信號(hào),解調(diào)出1PPS(每秒脈沖)及TOD(時(shí)間日)時(shí)標(biāo)信息,實(shí)現(xiàn)測(cè)試儀間的時(shí)鐘同步。 具體的同步原理如下
    發(fā)表于 01-07 11:31

    通過sysmem接口擴(kuò)展內(nèi)存空間

    存儲(chǔ)器的訪問接口,在e203_subsys_mems.v文件可以找到: 同時(shí)在這個(gè)源文件實(shí)現(xiàn)了一主多從的總線系統(tǒng),可以看到sysmem被分配到0x80000000到0xFFFFFFFF的地址空間
    發(fā)表于 10-24 08:12

    如何測(cè)試時(shí)間同步硬件的性能和可靠性?

    選擇時(shí)間同步硬件后,需通過 系統(tǒng)性測(cè)試 驗(yàn)證其性能是否達(dá)標(biāo)、可靠性是否滿足場(chǎng)景需求。測(cè)試需圍繞時(shí)間同步的核心目標(biāo)(精度、穩(wěn)定性、抗風(fēng)險(xiǎn)能力)
    的頭像 發(fā)表于 09-19 11:54 ?684次閱讀

    如何降低視頻占用空間

    我發(fā)現(xiàn)不同分辨率圖像保存的視頻大小接近,1分鐘的視頻都是30MB,如下圖 我最終目的是希望保存視頻占用空間小一點(diǎn),同時(shí)我也沒有找到降低幀率的方法,目前只能使用默認(rèn)的30幀
    發(fā)表于 08-14 06:25

    DFT算法與FFT算法的優(yōu)劣分析

    一概述 在諧波分析儀,我們常常提到的兩個(gè)詞語,就是DFT算法與FFT算法,那么一款功率分析儀/諧波分析儀采用DFT算法或者FFT算法,用戶往往關(guān)注的是能否達(dá)到所要分析諧波次數(shù)的目的,而并未考慮兩種
    的頭像 發(fā)表于 08-04 09:30 ?1201次閱讀

    遠(yuǎn)程監(jiān)控燃燒測(cè)試儀的數(shù)據(jù)采集方案

    與實(shí)時(shí)顯示,測(cè)試數(shù)據(jù)支持本地導(dǎo)出,廣泛應(yīng)用于科研院校、生產(chǎn)工廠等場(chǎng)景。 方案架構(gòu) 感知層:PLC 接口未占用設(shè)備:工業(yè)智能網(wǎng)關(guān)直連 PLC,采集點(diǎn)火時(shí)間、施焰時(shí)長(zhǎng)等測(cè)試參數(shù)及設(shè)備狀態(tài)。
    的頭像 發(fā)表于 07-23 10:46 ?382次閱讀
    遠(yuǎn)程監(jiān)控燃燒<b class='flag-5'>測(cè)試</b>儀的數(shù)據(jù)采集方案

    HarmonyOS優(yōu)化應(yīng)用內(nèi)存占用問題性能優(yōu)化四

    46.5M的內(nèi)存。這是因?yàn)閳D片的原始尺寸較大,加載到Image組件時(shí)需要將其縮放到500500的尺寸,這個(gè)過程會(huì)占用一定的內(nèi)存空間。 可使用公式計(jì)算出來紋理圖片內(nèi)存大小 = imageWidth x
    發(fā)表于 05-24 17:20

    借助DFT技術(shù)實(shí)現(xiàn)競(jìng)爭(zhēng)力最大化

    通過改進(jìn)和優(yōu)化設(shè)計(jì)與制造的各個(gè)方面,半導(dǎo)體行業(yè)已經(jīng)能夠?qū)崿F(xiàn) IC 能力的巨大進(jìn)步???b class='flag-5'>測(cè)試性設(shè)計(jì) (DFT)——涵蓋從在 RTL 插入測(cè)試
    的頭像 發(fā)表于 05-22 15:16 ?856次閱讀

    HarmonyOS優(yōu)化應(yīng)用內(nèi)存占用問題性能優(yōu)化一

    出現(xiàn)崩潰和卡頓的情況。因此,主動(dòng)減少應(yīng)用內(nèi)存的占用對(duì)于整個(gè)系統(tǒng)至關(guān)重要。通過減少應(yīng)用內(nèi)存的占用,可以有效提高應(yīng)用的性能和響應(yīng)速度,節(jié)省系統(tǒng)資
    發(fā)表于 05-21 11:27

    如何減少dsp啟動(dòng)時(shí)間

    如何減少dsp啟動(dòng)時(shí)間?之前圖中Boot code(-bcode)設(shè)置為0x1時(shí),DSP啟動(dòng)時(shí)間大概為9秒。設(shè)置為0x2后,DSP的啟動(dòng)時(shí)間大概為1秒。對(duì)于Boot code(-bco
    發(fā)表于 04-15 06:14

    請(qǐng)問MPC5748G如何減少啟動(dòng)時(shí)間?

    我正在使用 MCP5748G。通電后大約需要 100 多毫秒才能正常工作。 正常啟動(dòng)時(shí)間是多少毫秒?如何減少啟動(dòng)時(shí)間
    發(fā)表于 04-10 07:31

    一文帶你了解電氣安規(guī)測(cè)試

    電氣安規(guī)測(cè)試的重要性電氣安規(guī)測(cè)試是產(chǎn)品制造過程不可或缺的環(huán)節(jié)。盡管它會(huì)占用一定的生產(chǎn)時(shí)間,但其意義遠(yuǎn)超過
    的頭像 發(fā)表于 03-13 11:08 ?872次閱讀
    一文帶你了解電氣安規(guī)<b class='flag-5'>測(cè)試</b>

    如何通過直流負(fù)載箱優(yōu)化電源測(cè)試效率?

    深入處理和分析,生成詳細(xì)的報(bào)告和圖表。通過對(duì)數(shù)據(jù)的對(duì)比和趨勢(shì)分析,能夠快速判斷電源性能是否達(dá)標(biāo),以及是否存在異常情況,從而減少了人工分析和判斷的時(shí)間,提高了測(cè)試結(jié)果的準(zhǔn)確性和可靠性。
    發(fā)表于 02-13 13:45

    CPLD 與 ASIC 的比較

    可編程的邏輯器件,它允許設(shè)計(jì)者在制造后對(duì)邏輯功能進(jìn)行配置。CPLD通常由多個(gè)可配置的邏輯塊(Logic Blocks)和可編程互連(Interconnect)組成,這些邏輯塊通過編程可以連接成復(fù)雜的邏輯功能。 1.2 ASIC(應(yīng)用特定集成電路)
    的頭像 發(fā)表于 01-23 10:04 ?1401次閱讀