chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

利用硬件仿真工具進(jìn)行驗(yàn)證和確認(rèn)

星星科技指導(dǎo)員 ? 來源:嵌入式計(jì)算設(shè)計(jì) ? 作者:Lauro Rizzatti ? 2022-06-19 16:22 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

任何學(xué)科的設(shè)計(jì)——電子、機(jī)械、航空航天等——都始于一個(gè)規(guī)范,該規(guī)范捕捉最終產(chǎn)品應(yīng)該做什么,并從根本上推動(dòng)整個(gè)開發(fā)周期。在開發(fā)的早期階段,第一個(gè)任務(wù)使用規(guī)范來驗(yàn)證正在開發(fā)的設(shè)計(jì)是否正常工作并且沒有錯(cuò)誤。然后,當(dāng)設(shè)計(jì)的所有部分都組裝成一個(gè)完整的系統(tǒng)時(shí),第二個(gè)任務(wù)使用規(guī)范來確定系統(tǒng)是否也按照預(yù)期的方式運(yùn)行。

這兩個(gè)任務(wù)稱為設(shè)計(jì)驗(yàn)證(任務(wù) 1)和設(shè)計(jì)驗(yàn)證(任務(wù) 2)。有時(shí),錯(cuò)誤地,這兩個(gè)術(shù)語可以互換使用。雖然相似,但這兩項(xiàng)任務(wù)的目標(biāo)卻截然不同。

驗(yàn)證:我們構(gòu)建的系統(tǒng)正確嗎?

驗(yàn)證:我們是否在構(gòu)建正確的系統(tǒng)?

在片上系統(tǒng) (SoC) 設(shè)計(jì)過程中,使用基于軟件的硬件描述語言 (HDL) 仿真方法進(jìn)行設(shè)計(jì)驗(yàn)證。相反,設(shè)計(jì)驗(yàn)證是在實(shí)際使用環(huán)境中測試的整個(gè)系統(tǒng)的原型上進(jìn)行的。

不幸的是,HDL 仿真執(zhí)行速度并沒有跟上設(shè)備的復(fù)雜性,盡管它具有所有優(yōu)點(diǎn):易用性、靈活性和快速的設(shè)計(jì)迭代時(shí)間。當(dāng)今的許多設(shè)計(jì),例如具有 1,024 個(gè)端口的互聯(lián)網(wǎng)路由器或高清視頻處理器,都需要大量的驗(yàn)證序列,即使在最快的 PC 上模擬也需要很多年。這些序列源于運(yùn)行長的、連續(xù)的串行協(xié)議流或處理復(fù)雜的嵌入式軟件以全面驗(yàn)證 SoC 或系統(tǒng)設(shè)計(jì)的需要。

此外,近年來,在硅可用之前開始軟件驗(yàn)證已變得很重要。為了實(shí)現(xiàn)這一目標(biāo),引入了一種稱為虛擬原型的新型方法。雖然其中一些工具已經(jīng)實(shí)現(xiàn)了啟動(dòng)軟件開發(fā)的目標(biāo),但它們只處理不需要準(zhǔn)確表示底層硬件的應(yīng)用程序。在測試嵌入式軟件(例如固件、設(shè)備驅(qū)動(dòng)程序、操作系統(tǒng)和診斷程序)的交互時(shí),它們會(huì)出現(xiàn)不足。對于此測試,嵌入式軟件開發(fā)人員依靠準(zhǔn)確的硬件模型來驗(yàn)證他們的代碼。

相比之下,硬件設(shè)計(jì)人員需要一套相當(dāng)完整的軟件來在系統(tǒng)驗(yàn)證期間全面測試他們的 SoC。古老的基于 FPGA 電路板的系統(tǒng)原型設(shè)計(jì)方法提供了設(shè)計(jì)的準(zhǔn)確表示,但不太適合硬件調(diào)試。因此,只要設(shè)計(jì)適合少數(shù) FPGA,F(xiàn)PGA 原型對軟件開發(fā)團(tuán)隊(duì)的吸引力就更大。

最終,軟件和硬件組需要在一個(gè)通用模型上走到一起,以驗(yàn)證完整的硬件和嵌入式軟件。對于大多數(shù)使用傳統(tǒng)開發(fā)周期的人來說,第一個(gè)完整的模型是實(shí)際的硅片(圖 1)。

poYBAGKu3PyAJtb5AABrjEhTIsc454.png

【圖1 | 在傳統(tǒng)的開發(fā)周期中,第一個(gè)完整的模型是硅。]

等待實(shí)際硅片的問題在于它在設(shè)計(jì)周期中為時(shí)已晚。由于嵌入式軟件在硅片之前無法在完整、準(zhǔn)確的系統(tǒng)模型的上下文中得到充分驗(yàn)證,因此在硅片中發(fā)現(xiàn)問題的可能性增加。它們可以在軟件或軟件和硬件中找到,通常會(huì)迫使額外的芯片重新設(shè)計(jì)和代碼修訂。重新設(shè)計(jì)和代碼修訂都具有成本和上市時(shí)間的影響。避免這些影響所需要的是一種提供統(tǒng)一解決方案的方法,以在第一塊芯片之前實(shí)現(xiàn)硬件/軟件驗(yàn)證和確認(rèn)。

最新一代的硬件仿真器實(shí)現(xiàn)了這一點(diǎn)。它們提供幾乎無限的容量,多達(dá)數(shù)十億個(gè)門,并以 1 兆赫或更多兆赫的速度驗(yàn)證被測設(shè)計(jì) (DUT),提供比 FPGA 原型系統(tǒng)更好的硬件調(diào)試。它們易于使用,可以更快地編譯 DUT,并允許從世界任何地方進(jìn)行 24/7 遠(yuǎn)程訪問。在仿真器上運(yùn)行的新軟件應(yīng)用程序使其能夠支持多種類型的驗(yàn)證,從低功耗分析和驗(yàn)證到測試設(shè)計(jì) (DFT) 邏輯驗(yàn)證。仿真器還為從網(wǎng)絡(luò)到處理器/圖形、存儲(chǔ)等各種細(xì)分市場帶來了獨(dú)特的技術(shù)。

在設(shè)計(jì)周期的早期,仿真器用于與仿真器和 SystemVerilog 進(jìn)行協(xié)同仿真,以在組裝完整的 SoC 設(shè)計(jì)之前驗(yàn)證知識(shí)產(chǎn)權(quán) (IP) 模塊和子系統(tǒng)。在設(shè)計(jì)周期的后期,仿真器用于驗(yàn)證整個(gè)系統(tǒng)并執(zhí)行嵌入式軟件驗(yàn)證。

它們在相同的設(shè)計(jì)表示上為硬件和軟件工程師提供完整的硬件和軟件調(diào)試功能。這讓硬件和軟件開發(fā)團(tuán)隊(duì)能夠以前所未有的方式協(xié)作并修復(fù)集成問題(圖 2)。

poYBAGKu3QiAR37bAABv0QjvAqE747.png

【圖2 | 最新一代的硬件仿真器顯著加快了開發(fā)周期。]

硬件仿真以前僅限于驗(yàn)證超大型設(shè)計(jì),如今已成為所有設(shè)計(jì)驗(yàn)證和確認(rèn)流程的基礎(chǔ)。這種新發(fā)現(xiàn)的流行是日益增長的硅復(fù)雜性和嵌入式軟件的廣泛使用的結(jié)果。在設(shè)計(jì)中心,硬件仿真被使用,并且在未來它將在從硬件驗(yàn)證、硬件/軟件集成到嵌入式軟件和系統(tǒng)驗(yàn)證的整個(gè)開發(fā)周期中使用得更多。

審核編輯:郭婷

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    20144

    瀏覽量

    246666
  • 嵌入式
    +關(guān)注

    關(guān)注

    5186

    文章

    20133

    瀏覽量

    328410
  • 仿真器
    +關(guān)注

    關(guān)注

    14

    文章

    1048

    瀏覽量

    86730
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    如何選擇適合的智駕仿真工具進(jìn)行場景生成和測試?

    在自動(dòng)駕駛技術(shù)日益發(fā)展的背景下,選擇合適的智駕仿真工具進(jìn)行場景生成和測試顯得尤為重要。該工具不僅需要支持高精度的場景重建,還需滿足多種環(huán)境條件和傳感器模型的兼容性。本文將深入探討如何評
    的頭像 發(fā)表于 11-25 10:32 ?137次閱讀
    如何選擇適合的智駕<b class='flag-5'>仿真</b><b class='flag-5'>工具</b><b class='flag-5'>進(jìn)行</b>場景生成和測試?

    利用 NucleiStudio IDE 和 vivado 進(jìn)行硬件聯(lián)合仿真

    本文利用NucleiStudio IDE 和 vivado 對 NICE demo協(xié)處理器進(jìn)行硬件聯(lián)合仿真。 1. 下載demo_nice例程:https://github.com
    發(fā)表于 11-05 13:56

    Wisim DC電源完整性EDA物理驗(yàn)證仿真工具介紹

    Wisim DC是一款高效、高性能的平臺(tái)級(jí)電源完整性EDA物理驗(yàn)證仿真工具??煽焖僭\斷IC封裝和系統(tǒng)級(jí)板圖內(nèi)的設(shè)計(jì)缺陷和電源管理風(fēng)險(xiǎn),通過定位板圖中的“熱點(diǎn)”,自動(dòng)優(yōu)化VRM感應(yīng)線位置,使系統(tǒng)PDN達(dá)到最優(yōu)設(shè)計(jì)。
    的頭像 發(fā)表于 09-26 15:57 ?425次閱讀
    Wisim DC電源完整性EDA物理<b class='flag-5'>驗(yàn)證</b><b class='flag-5'>仿真</b><b class='flag-5'>工具</b>介紹

    如何利用外部校驗(yàn)工具驗(yàn)證電能質(zhì)量在線監(jiān)測裝置的準(zhǔn)確性?

    利用外部校驗(yàn)工具驗(yàn)證電能質(zhì)量在線監(jiān)測裝置(以下簡稱 “監(jiān)測裝置”)準(zhǔn)確性的核心邏輯是:通過 “標(biāo)準(zhǔn)信號(hào)源” 或 “高精度參考設(shè)備” 提供已知的、準(zhǔn)確的電能參數(shù),將監(jiān)測裝置的測量值與標(biāo)準(zhǔn)值進(jìn)行
    的頭像 發(fā)表于 09-11 17:24 ?597次閱讀
    如何<b class='flag-5'>利用</b>外部校驗(yàn)<b class='flag-5'>工具</b><b class='flag-5'>驗(yàn)證</b>電能質(zhì)量在線監(jiān)測裝置的準(zhǔn)確性?

    如何驗(yàn)證硬件加速是否真正提升了通信協(xié)議的安全性?

    是具體驗(yàn)證方法與框架,覆蓋從底層硬件到上層協(xié)議的全鏈路驗(yàn)證: 一、基礎(chǔ)驗(yàn)證硬件加速模塊的安全功能正確性
    的頭像 發(fā)表于 08-27 10:16 ?799次閱讀
    如何<b class='flag-5'>驗(yàn)證</b><b class='flag-5'>硬件</b>加速是否真正提升了通信協(xié)議的安全性?

    綠氫系統(tǒng) PEM 電解槽直流接入仿真驗(yàn)證深度解析

    的可行性進(jìn)行全面驗(yàn)證,可為 PEM 電解槽的實(shí)際應(yīng)用提供理論和實(shí)踐依據(jù)。 一、EasyGo PEM 電解槽模型 質(zhì)子交換膜(Proton Exchange Membrane,簡稱PEM)是電解槽
    發(fā)表于 07-03 18:25

    推動(dòng)硬件輔助驗(yàn)證平臺(tái)增長的關(guān)鍵因素

    硬件加速和基于FPGA的原型設(shè)計(jì)誕生于1980年代中期,開發(fā)者將當(dāng)時(shí)初露頭角的現(xiàn)場可編程門陣列(FPGA)率先應(yīng)用于硅前設(shè)計(jì)的原型驗(yàn)證,由此催生了一種全新的驗(yàn)證工具,打破了軟件
    的頭像 發(fā)表于 06-11 14:42 ?810次閱讀
    推動(dòng)<b class='flag-5'>硬件</b>輔助<b class='flag-5'>驗(yàn)證</b>平臺(tái)增長的關(guān)鍵因素

    硬件輔助驗(yàn)證(HAV) 對軟件驗(yàn)證的價(jià)值

    硬件輔助驗(yàn)證 (HAV) 有著悠久的歷史,如今作為軟件驅(qū)動(dòng)驗(yàn)證的必備技術(shù),再度受到關(guān)注。 RISC-V 可能是說明這一點(diǎn)的最好例子。HAV 能夠執(zhí)行多個(gè)周期的軟件驅(qū)動(dòng)驗(yàn)證,是加速 RI
    的頭像 發(fā)表于 05-13 18:21 ?1608次閱讀

    新品 | 服務(wù):InfineonSpice 離線仿真工具

    新品服務(wù):InfineonSpice離線仿真工具InfineonSpice是一款功能齊全的模擬電路仿真器,可免費(fèi)進(jìn)行直流和OP仿真。這款基于
    的頭像 發(fā)表于 04-30 18:21 ?673次閱讀
    新品 | 服務(wù):InfineonSpice 離線<b class='flag-5'>仿真</b><b class='flag-5'>工具</b>

    電磁環(huán)境仿真驗(yàn)證系統(tǒng)軟件

    電磁環(huán)境仿真驗(yàn)證系統(tǒng)軟件
    的頭像 發(fā)表于 04-29 16:59 ?807次閱讀
    電磁環(huán)境<b class='flag-5'>仿真</b>與<b class='flag-5'>驗(yàn)證</b>系統(tǒng)軟件

    大規(guī)模硬件仿真系統(tǒng)的編譯挑戰(zhàn)

    引言隨著集成電路設(shè)計(jì)復(fù)雜度的不斷提升,硬件仿真系統(tǒng)在現(xiàn)代芯片設(shè)計(jì)流程中扮演著越來越重要的角色?;贔PGA(現(xiàn)場可編程門陣列)的商用硬件仿真系統(tǒng)因其靈活性、全自動(dòng)化、高性能和可重構(gòu)性,
    的頭像 發(fā)表于 03-31 16:11 ?1207次閱讀
    大規(guī)模<b class='flag-5'>硬件</b><b class='flag-5'>仿真</b>系統(tǒng)的編譯挑戰(zhàn)

    技術(shù)分享 | AVM合成數(shù)據(jù)仿真驗(yàn)證方案

    AVM 合成數(shù)據(jù)仿真驗(yàn)證技術(shù)為自動(dòng)駕駛環(huán)境感知發(fā)展帶來助力,可借助仿真軟件配置傳感器、搭建環(huán)境、處理圖像,生成 AVM 合成數(shù)據(jù),有效加速算法驗(yàn)證。然而,如何
    的頭像 發(fā)表于 03-19 09:40 ?3470次閱讀
    技術(shù)分享 | AVM合成數(shù)據(jù)<b class='flag-5'>仿真</b><b class='flag-5'>驗(yàn)證</b>方案

    新思科技全新升級(jí)業(yè)界領(lǐng)先的硬件輔助驗(yàn)證產(chǎn)品組合,助力下一代半導(dǎo)體與設(shè)計(jì)創(chuàng)新

    和ZeBu?仿真系統(tǒng),全新升級(jí)其業(yè)界領(lǐng)先的硬件輔助驗(yàn)證(HAV)產(chǎn)品組合。全新一代HAPS-200原型驗(yàn)證系統(tǒng)和ZeBu仿真系統(tǒng)提供了改善的
    發(fā)表于 02-18 16:00 ?462次閱讀

    芯片封裝需要進(jìn)行哪些仿真

    全球的封裝設(shè)計(jì)普及率和產(chǎn)能正在不斷擴(kuò)大。封裝產(chǎn)能是一個(gè)方面,另一方面是在原型基板和封裝上投入資源之前,進(jìn)行測試和評估的需求。這意味著設(shè)計(jì)人員需要利用仿真工具來全面評估封裝基板和互連。異
    的頭像 發(fā)表于 02-14 16:51 ?1286次閱讀
    芯片封裝需要<b class='flag-5'>進(jìn)行</b>哪些<b class='flag-5'>仿真</b>?

    車載總線監(jiān)控分析及仿真工具 - VBA

    INTEWORK-VBA(Vehicle Bus Analyzer)車載總線監(jiān)控分析及仿真工具,是由經(jīng)緯恒潤自主研發(fā)的一款專業(yè)、易用的車載總線工具。VBA集監(jiān)控分析、節(jié)點(diǎn)仿真、測量標(biāo)定
    的頭像 發(fā)表于 01-02 17:00 ?1153次閱讀
    車載總線監(jiān)控分析及<b class='flag-5'>仿真</b><b class='flag-5'>工具</b> - VBA