chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

大型多GHz時鐘樹中的時鐘偏移

星星科技指導(dǎo)員 ? 來源:嵌入式計算設(shè)計 ? 作者:Chris Pearson ? 2022-06-20 09:40 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

介紹

大型時鐘樹通過多個時鐘設(shè)備、使用多種傳輸線類型以及跨多個板和同軸電纜來路由時鐘信號的情況并不少見。即使遵循最佳實(shí)踐,這些媒體中的任何一種都可能引入大于 10 ps 的時鐘偏移。然而,在某些應(yīng)用中,希望所有時鐘信號都實(shí)現(xiàn)小于 1 ps 的偏移。其中一些應(yīng)用包括相控陣、MIMO、雷達(dá)、電子戰(zhàn) (EW)、毫米波成像、微波成像、儀器儀表和軟件定義無線電 (SDR)。

本文確定了設(shè)計過程、制造過程和應(yīng)用環(huán)境中可能導(dǎo)致 1 ps 或更多時鐘偏移的幾個關(guān)注領(lǐng)域。關(guān)于這些關(guān)注領(lǐng)域,將提供一些建議、示例和經(jīng)驗法則,以幫助讀者直觀地了解時鐘偏差錯誤的根本原因和幅度。

傳輸線的延遲方程

提供了一個方程列表,用于估計單個時鐘路徑的傳播延遲 (τpd) 和多個時鐘路徑的增量傳播延遲 (Δτpd) 或環(huán)境條件的變化。在大型時鐘樹應(yīng)用中,時鐘走線之間的 Δτpd 是整個系統(tǒng)時鐘偏差的一部分。等式 1 和等式 2 提供了控制傳輸線 τpd 的兩個主要變量:傳輸線的物理長度 (?) 和有效介電常數(shù) (?eff)。參考公式 1,vp 表示傳輸線相速度,VF 表示速度因子 (%),c 表示光速 (299,792,458 m/s)。

公式 3 計算兩條傳輸線之間的增量傳播延遲 (Δτpd)。

pYYBAGKv0GKAK_cTAAAwCRkM8jI305.png

傳輸線介電材料具有隨溫度變化的特性。介電常數(shù)的溫度系數(shù) (TCDk) 通常以百萬分之幾 (ppm) 與溫度的相變 (Δ?ppm) 曲線圖形式提供,其中 Δ?ppm 值將所需溫度下的相位與所需溫度下的相位進(jìn)行比較參考溫度,通常為 25°C。對于已知的溫度、Δ?ppm 和傳輸線長度,公式 4 估計了傳播延遲相對于參考溫度的變化。

pYYBAGKv0GeAN2iCAAA_CUTur50773.png

同軸電纜介電材料具有隨電纜彎曲而變化的特性。電纜彎曲的半徑和角度決定了有效介電常數(shù)的變化。通常,這是通過比較特定電纜彎曲與直線電纜的相位來提供相位變化 (Δθdeg)。對于已知的 Δ?deg、信號頻率 (f) 和電纜彎曲,公式 5 估計傳播延遲的變化。

poYBAGKv0G2AJhLWAAA3eu2ntW0948.png

延遲變化注意事項

輸電線路選擇

建議:為獲得多條走線之間的最佳延遲匹配結(jié)果,請匹配走線長度和傳輸線類型。

經(jīng)驗法則:

兩條走線長度之間 1 mm 的差異相當(dāng)于 Δτpd ~6 ps(兩條走線長度之間的 6 mil 差異相當(dāng)于 Δτpd ~1 ps)。

帶狀線比微帶或?qū)w支持的共面波導(dǎo) (CB-CPW) 慢約 1 ps/mm。

不同的傳輸線類型產(chǎn)生不同的 ?eff 和 vp。使用公式 2,這意味著相同物理長度的不同傳輸類型具有不同的 τpd。表 1 和圖 1 提供了三種常見傳輸線類型(CB-CPW、微帶線和帶狀線)的仿真結(jié)果,突出了 ?eff、vp 和 τpd 的差異。該模擬估計 10 cm CB-CPW 跡線的 τpd 比相同長度的帶狀線跡線大 100 ps。使用 Rogers Corporation 的微波阻抗計算器生成模擬。

表 1. 圖 1 的 Rogers 4003C 仿真結(jié)果

pYYBAGKv0HWAa8p0AAC2WIDnxrI127.png

Rogers 4003C 的相對磁導(dǎo)率 (Δr),也稱為介電常數(shù) (Dk),為 3.55。在表 1 中,注意 CB-CPW 和微帶線具有較低的 ?eff,因為它們暴露在空氣中,其 ?r = 1。

poYBAGKv0HqAauFgAABWIf-hjy0048.png

匹配傳輸線類型。

并非總是可以在同一層或使用相同的傳輸線類型路由所有延遲匹配的信號。表 2 提供了為不同走線選擇傳輸線類型的一些通用注意事項。如果需要為不同的傳輸線類型匹配 τpd,最好使用電路板模擬工具,而不是手動計算和經(jīng)驗法則。

表 2. 廣義傳輸線注意事項

poYBAGKv0IKAHk4lAACZN_3r-us101.png


傳輸線通孔

建議:如果信號路徑有過孔,請記住在計算傳播延遲時包括兩個相關(guān)信號層之間的過孔長度。

對于粗略的傳播延遲計算,假設(shè)連接兩個信號層的通孔長度與傳輸線具有相同的相速度。例如,連接 62 mm 厚板的頂部和底部信號層的通孔將導(dǎo)致額外的 τpd ~10 ps。

相鄰跡線、差分和單端信號建議:跡線之間至少保持一個線寬,以避免 ?eff 發(fā)生顯著變化。

經(jīng)驗法則:

100 Ω 差分信號(奇模式)比 50 Ω 單端信號快。

緊密間隔的同相 50 Ω 單端信號(偶數(shù)模式)比單個 50 Ω 單端信號慢。

間隔很近的相鄰走線的信號方向會改變 Δeff,從而改變等長走線之間的延遲匹配。圖 2 和表 3 提供了兩條邊緣耦合微帶走線與單個微帶走線的仿真。該仿真估計兩條 10 cm 邊緣耦合偶模走線的 τpd 比單獨(dú)的單條走線大 16 ps相同的長度。

當(dāng)試圖將單端 τpd 與差分 τpd 匹配時,模擬兩條路徑的相速度很重要。在時鐘應(yīng)用中,當(dāng)嘗試發(fā)送與差分參考或時鐘信號時間對齊的 CMOS 同步或 SYSREF 請求信號時,可能會發(fā)生這種情況。增加差分信號路徑之間的間距會在差分信號和單端信號之間產(chǎn)生更緊密的相速度匹配。然而,這是以差分信號的共模噪聲抑制為代價的,它將時鐘抖動保持在最低限度。

同樣重要的是要指出緊密間隔的同相信號(偶模)會增加 Δeff,從而導(dǎo)致更長的 τpd。當(dāng)單端信號的多個副本緊密地路由在一起時,就會發(fā)生這種情況。

表 3. 相鄰跡線與隔離跡線

poYBAGKv0ImAa0iBAAEUqb11bes104.png

相鄰跡線與隔離跡線。

延遲匹配與頻率

建議:為盡量減少與頻率相關(guān)的延遲匹配誤差,請選擇低 Dk、低耗散因數(shù) (DF) 材料(Dk <3.7,DF <0.005)。DF 也稱為損耗角正切 (tan δ)(參見公式 6)。對于多 GHz 跡線,避免使用包含鎳的電鍍技術(shù)。

由于抵消變量,將信號延遲與不同頻率信號的皮秒級匹配具有挑戰(zhàn)性。圖 3 顯示,隨著頻率的增加,介電常數(shù)通常會降低。根據(jù)上面的等式 1 和 2,隨著頻率的增加,這種行為會產(chǎn)生更小的 τpd。根據(jù)公式 3 和圖 3,1 中的 Roger 材料,10 cm 跡線上 1 GHz 和 20 GHz 正弦波之間的 Δτpd 大約為 4 ps。

圖 3 還顯示信號衰減隨著頻率的增加而增加,與基音相比,方波的高次諧波衰減更大。這種過濾發(fā)生的程度將導(dǎo)致不同級別的上升 (τR) 和下降 (τF) 時間。τR 或 τF 的變化將波形作為總延遲的變化呈現(xiàn)給接收設(shè)備的時鐘輸入,總延遲由跡線的 τpd 和信號的 τR/2 或 τF/2 組成。此外,不同頻率的方波也可能具有不同的群延遲。由于這些原因,在估計不同頻率之間的延遲匹配時,方波比正弦波更具挑戰(zhàn)性。

如需更好地了解衰減(以 dB/ft 為單位的 α)與頻率的關(guān)系,請參閱公式 7 和公式 8 以及本文中提供的參考資料 2、3、4、5,其中介紹了損耗角正切 (δ) 和皮膚影響。這些參考文獻(xiàn)中的一個關(guān)鍵點(diǎn)是集膚效應(yīng)減小了公式 8 中的面積 (A),從而增加了線路電阻 (R)。3 為避免在高頻時由于集膚效應(yīng)導(dǎo)致過度衰減,請避免使用鎳的電鍍技術(shù),例如金 (SMOG) 和化學(xué)鍍鎳浸金 (ENIG) 上的阻焊層。4,5 避免鎳的電鍍技術(shù)的一個例子是裸銅上的阻焊層 (SMOBC)。總而言之,選擇低 Dk/DF 材料,避免使用鎳的電鍍技術(shù),并在關(guān)鍵走線上運(yùn)行板級延遲仿真,以改善不同頻率的延遲匹配。

files-aHViPTYzODY3JmNtZD1pdGVtZWRpdG9yaW1hZ2UmZmlsZW5hbWU9aXRlbWVkaXRvcmltYWdlXzVjNGY2OWRlYzE0NTguanBnJnZlcnNpb249MDAwMCZzaWc9NjFmMzUwODgzMTMxYjE4NTY1ZjFjNzYwNzA1ZWJkMDk253D

files-aHViPTYzODY3JmNtZD1pdGVtZWRpdG9yaW1hZ2UmZmlsZW5hbWU9aXRlbWVkaXRvcmltYWdlXzVjNGY2OWVjYzlhZTkuanBnJnZlcnNpb249MDAwMCZzaWc9MDY3MGQyMjU2YjJlZWJkZGIzNjU0MzZkMmJmNGUxN2M253D

files-aHViPTYzODY3JmNtZD1pdGVtZWRpdG9yaW1hZ2UmZmlsZW5hbWU9aXRlbWVkaXRvcmltYWdlXzVjNGY2OWZhODlkNWMuanBnJnZlcnNpb249MDAwMCZzaWc9MGYxZTYyMjhlNWRmNTRkZDlmNGUyYzQwNTZlZGY3NjM253D

pYYBAGKv0JOAPa_zAAKU6uroG5w633.png

Dk 和 DF 與頻率的關(guān)系。1

延遲匹配與溫度

建議:為 PCB 和電纜選擇溫度穩(wěn)定的介電材料。溫度穩(wěn)定的電介質(zhì)通常具有 Δδppm <50 ppm。

介電常數(shù)隨溫度變化,這會導(dǎo)致傳輸線的 τpd 發(fā)生變化。公式 4 計算介電常數(shù)隨溫度變化的 Δτpd。

通常,PCB 材料分為兩類:編織玻璃 (WG) 或無紡玻璃。由于玻璃的 Dk = 6,機(jī)織玻璃材料通常更便宜并表現(xiàn)出更高的 Dk。圖 4 比較了各種不同材料的 Dk 變化。圖 4 突出顯示,一些 PTFE/WG 基材料在 10°C 和 25°C 之間具有陡峭的 TCDk。

使用公式 3 和圖 4,表 4 計算了不同 PCB 材料上 10 cm 帶狀線跡線在 25°C 至 0°C 溫度變化時的 Δτpd。在需要在不同溫度下跨多條跡線匹配 τpd 的系統(tǒng)中,PCB 材料選擇會導(dǎo)致 10 cm 跡線之間的 τpd 失配數(shù)皮秒。

同軸電纜電介質(zhì)也有類似的 TCDk 問題。同軸電纜長度通常遠(yuǎn)大于 PCB 走線長度,這將導(dǎo)致隨溫度變化的 Δτpd 大得多。當(dāng)溫度從 25°C 變?yōu)?0°C 時,使用具有相同特性(如表 4 第 2 列所示)的兩條 1 米長的電纜會產(chǎn)生 25 ps 的 τpd 失配。

表 4 假設(shè) 10 cm 跡線長度的溫度恒定。在實(shí)際情況中,溫度在走線或同軸電纜的長度上可能不是恒定的,這使得分析比上面討論的情況更復(fù)雜。

poYBAGKv0JuAHhMvAAQLrhD6ZNg329.png

Dk 變化與溫度.1

表 4. 10 cm 帶狀線的 Δτpd,25°C 至 0°C

pYYBAGKv0KKAZzizAACP3PnfNVE193.png

延遲匹配電纜

建議:了解購買延遲匹配電纜與校準(zhǔn)程序的開發(fā)成本之間的成本權(quán)衡,以電子方式調(diào)整延遲失配。

根據(jù)作者的經(jīng)驗,比較來自同一供應(yīng)商的相同長度和材料的同軸電纜會導(dǎo)致 5 ps 到 30 ps 范圍內(nèi)的延遲失配。根據(jù)與電纜供應(yīng)商的討論,該范圍是電纜切割、SMA 安裝和 Dk 的批次間變化期間發(fā)生變化的結(jié)果。

許多同軸電纜制造商在 1 ps、2 ps 或 3 ps 的預(yù)定匹配延遲窗口內(nèi)提供相位匹配電纜。電纜的價格通常會隨著延遲匹配精度的提高而增加。為了制造 <3 ps 延遲匹配電纜,制造商通常在其電纜制造過程中添加幾個延遲測量和電纜切割步驟。對于電纜制造商來說,這些增加的步驟會導(dǎo)致制造成本和產(chǎn)量損失的增加。

延遲匹配與電纜彎曲

建議:在選擇電纜材料時,請了解溫度引起的延遲偏移與電纜彎曲引起的延遲偏移之間的權(quán)衡。

彎曲同軸電纜會導(dǎo)致不同的信號延遲。電纜供應(yīng)商數(shù)據(jù)表通常指定特定彎曲半徑和頻率下 90° 彎曲的相位誤差。例如,8° 的相位變化可以指定為在 18 GHz 時彎曲 90°。使用公式 5,這大致計算為 1.2 ps 延遲。

延遲匹配與 SMA 安裝和選擇PCB 邊緣安裝 SMA 安裝的變化會增加時鐘路徑之間的延遲失配,如圖 5 所示。這種性質(zhì)的誤差通常不會被測量,因此難以量化。但是,可以合理地假設(shè)這可能會在時鐘路徑之間增加 1 ps 到 3 ps 的延遲失配。

poYBAGKv0KiAVv52AAOQAbsOzkQ552.png

SMA 安裝延遲不匹配。

控制 SMA 安裝導(dǎo)致的延遲失配的一種方法是選擇具有對齊功能的 SMA,如圖 6 所示。

由于具有對齊功能的 SMA 通常指定用于比沒有對齊功能的 SMA 更高的頻率,因此需要權(quán)衡取舍,因此成本更高。SMA 供應(yīng)商通常為更高頻率的 SMA 提供推薦的 PCB 到 SMA 發(fā)射板布局。僅此推薦的布局可能值得額外的價格,因為它可以節(jié)省電路板修訂,尤其是在時鐘頻率 > 5 GHz 的情況下。

pYYBAGKv0LSAeY9OAAjg9mpsTbg005.png

具有對齊功能的 SMA。

跨多個 PCB 的延遲匹配

建議:了解購買具有良好控制的批次間 ?r 的 PCB 材料與校準(zhǔn)程序的開發(fā)成本之間的成本權(quán)衡,以通過電子方式調(diào)整延遲失配。

試圖在多個 PCB 上的跡線之間匹配 τpd 會增加幾個錯誤來源。上面討論了四個誤差源:延遲匹配與溫度;延遲匹配電纜;延遲匹配與電纜彎曲;和延遲匹配與 SMA 安裝和選擇。第五個誤差來源是多個 PCB 之間的 ?r 工藝變化。聯(lián)系 PCB 制造商了解 ?r 的工藝變化。

例如,F(xiàn)R-4 的 Δr 可以在 4.35 到 4.8.6 之間變化。對于不同 PCB 上的 10 cm 帶狀線跡線,該范圍的極端值可能產(chǎn)生 35 ps Δτpd。其他 PCB 材料數(shù)據(jù)表為 ?r 提供了較小的典型范圍。例如,Rogers 4003C 的數(shù)據(jù)表規(guī)定 ?r 范圍為 3.38 ± 0.05。對于不同 PCB 上的 10 cm 帶狀線跡線,該范圍的極端值將可能的 Δτpd 降低到 9 ps。

時鐘 IC 引起的時鐘偏移

建議:考慮更新的 PLL/VCO IC,包括 <1 ps 的偏移調(diào)整。

過去,數(shù)據(jù)轉(zhuǎn)換器時鐘由多個輸出時鐘設(shè)備生成。這些時鐘器件的數(shù)據(jù)表規(guī)定了器件的時鐘偏移,通常范圍為 5 ps 至 50 ps,具體取決于所選的 IC。據(jù)作者所知,在撰寫本文時,沒有一款多輸出 GHz 時鐘 IC 能夠根據(jù)每個輸出調(diào)整時鐘延遲。

隨著 >6 GHz 的數(shù)據(jù)轉(zhuǎn)換器時鐘頻率變得越來越普遍,單輸出或雙輸出 PLL/VCO 將成為首選時鐘。單輸出 PLL/VCO 時鐘 IC 架構(gòu)的優(yōu)勢在于正在開發(fā)的方法可以以 <1 ps 的步長調(diào)整參考輸入到時鐘輸出的延遲。以每個時鐘為基礎(chǔ)調(diào)整參考輸入到輸出延遲的能力允許最終用戶執(zhí)行系統(tǒng)級校準(zhǔn),以將時鐘偏移降至 <1 ps。這種系統(tǒng)級時鐘偏差校準(zhǔn)有可能放松本文討論的所有 PCB、電纜和連接器延遲匹配問題,從而降低系統(tǒng)的整體 BOM 成本。

結(jié)論

已經(jīng)討論了可能的延遲變化和延遲失配的幾個來源。已經(jīng)表明,Δeff 可能隨溫度、頻率、工藝、傳輸線類型和線間距而變化。還表明,通過同軸電纜連接的多 PCB 設(shè)置會產(chǎn)生額外的延遲變化源。在選擇材料以最大限度地減少大型時鐘樹中的時鐘偏差時,了解不同的 PCB 和電纜 ?r 如何隨溫度、工藝和頻率變化非常重要??紤]到所有這些變量,如果不進(jìn)行某種偏斜校準(zhǔn),將很難設(shè)計具有 <10 ps 偏斜的大型時鐘。此外,購買 PCB 材料、同軸電纜和 SMA 連接器以最大限度地減少時鐘偏差會增加大量材料成本。為了幫助簡化校準(zhǔn)方法并降低系統(tǒng)成本,

表 5 提供了本文檔中討論的建議的摘要,以盡量減少時鐘偏差。

表 5. 按主題最小化時鐘偏差的總結(jié)建議

poYBAGKv0LyAbY_hAAKIerZX2p4090.png

審核編輯:郭婷

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4367

    文章

    23487

    瀏覽量

    409575
  • 轉(zhuǎn)換器
    +關(guān)注

    關(guān)注

    27

    文章

    9049

    瀏覽量

    151768
  • 連接器
    +關(guān)注

    關(guān)注

    99

    文章

    15382

    瀏覽量

    140463
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    Analog Devices Inc. AD-SYNCHRONA14-EBZ通道時鐘器件特性/應(yīng)用/框圖

    設(shè)計。AD-SYNCHRONA14-EBZ基于AD9545和HMC7044,可簡化復(fù)雜系統(tǒng)時鐘分配和通道同步。該器件旨在供在實(shí)驗室環(huán)境受過訓(xùn)練的專業(yè)人員使用,而不是用作商業(yè)用途
    的頭像 發(fā)表于 06-19 11:24 ?168次閱讀
    Analog Devices Inc. AD-SYNCHRONA14-EBZ<b class='flag-5'>多</b>通道<b class='flag-5'>時鐘</b>器件特性/應(yīng)用/框圖

    電容在時鐘電路的應(yīng)用有哪些

    時鐘電路精密的運(yùn)行體系,電容器扮演著不可或缺的角色。從凈化信號到穩(wěn)定傳輸,從調(diào)節(jié)頻率到優(yōu)化電源,電容以其獨(dú)特的電氣特性,在不同環(huán)節(jié)發(fā)揮關(guān)鍵作用。本文將深入解析電容在時鐘電路的用途
    的頭像 發(fā)表于 05-05 15:55 ?357次閱讀

    AD9512 1.2 GHz時鐘分配IC、2路1.6 GHz輸入、分頻器、延遲調(diào)整、5路輸出技術(shù)手冊

    AD9512提供多路輸出時鐘分配功能,輸入信號最高可達(dá)1.6 GHz。它具有低抖動和低相位噪聲特性,能夠極大地提升數(shù)據(jù)轉(zhuǎn)換器的時鐘性能。
    的頭像 發(fā)表于 04-15 13:55 ?318次閱讀
    AD9512 1.2 <b class='flag-5'>GHz</b><b class='flag-5'>時鐘</b>分配IC、2路1.6 <b class='flag-5'>GHz</b>輸入、分頻器、延遲調(diào)整、5路輸出技術(shù)手冊

    AD9511 1.2 GHz時鐘分配IC,PLL內(nèi)核,分頻器,延遲調(diào)整,5路輸出技術(shù)手冊

    AD9511提供多路輸出時鐘分配功能,并集成一個片內(nèi)鎖相環(huán)(PLL)內(nèi)核。它具有低抖動和低相位噪聲特性,能夠極大地提升數(shù)據(jù)轉(zhuǎn)換器的時鐘性能。3路獨(dú)立的LVPECL時鐘輸出和2路LVDS時鐘
    的頭像 發(fā)表于 04-15 13:48 ?398次閱讀
    AD9511 1.2 <b class='flag-5'>GHz</b><b class='flag-5'>時鐘</b>分配IC,PLL內(nèi)核,分頻器,延遲調(diào)整,5路輸出技術(shù)手冊

    AD9510 1.2 GHz時鐘分配IC,PLL內(nèi)核,分頻器,延遲調(diào)整,8路輸出技術(shù)手冊

    AD9510提供多路輸出時鐘分配功能,并集成一個片內(nèi)鎖相環(huán)(PLL)內(nèi)核。它具有低抖動和低相位噪聲特性,能夠極大地提升數(shù)據(jù)轉(zhuǎn)換器的時鐘性能。4路獨(dú)立的LVPECL時鐘輸出和4路LVDS時鐘
    的頭像 發(fā)表于 04-15 11:41 ?312次閱讀
    AD9510 1.2 <b class='flag-5'>GHz</b><b class='flag-5'>時鐘</b>分配IC,PLL內(nèi)核,分頻器,延遲調(diào)整,8路輸出技術(shù)手冊

    白話理解RCC時鐘(可下載)

    時鐘就像是單片機(jī)的“心臟”,單片機(jī)正常工作離不開時鐘的支持,下圖是我們單片機(jī)的時鐘 ,它反映了單片機(jī)的時鐘關(guān)系。我們來詳細(xì)描述一下
    發(fā)表于 03-27 13:50 ?0次下載

    HAC944QN型高速時鐘緩沖器

    、HCSL 或 LVCMOS(單端)輸入。該產(chǎn)品具有配備 心抽頭的差分輸入,100Ω片上終端電阻器。最大時鐘頻率高達(dá) 2.1GHz。該器件 專為高頻、低相位噪聲時鐘和數(shù)據(jù)信號的信號扇
    發(fā)表于 02-13 16:53 ?0次下載

    一千余字解讀stm32時鐘

    第一節(jié)概述時鐘的概念可以類比于人體的心臟和血液循環(huán)系統(tǒng)。就像心臟通過周期性的收縮將血液泵向身體各處一樣,MCU的運(yùn)行依賴于周期性的時鐘脈沖來驅(qū)動。這些脈沖通常由外部晶體振蕩器提供時鐘
    的頭像 發(fā)表于 12-30 21:01 ?2806次閱讀
    一千余字解讀stm32<b class='flag-5'>時鐘</b><b class='flag-5'>樹</b>

    1.5GHz低相位噪聲時鐘評估板

    電子發(fā)燒友網(wǎng)站提供《1.5GHz低相位噪聲時鐘評估板.pdf》資料免費(fèi)下載
    發(fā)表于 12-19 14:46 ?0次下載
    1.5<b class='flag-5'>GHz</b>低相位噪聲<b class='flag-5'>時鐘</b>評估板

    時序約束一主時鐘與生成時鐘

    一、主時鐘create_clock 1.1 定義 主時鐘是來自FPGA芯片外部的時鐘,通過時鐘輸入端口或高速收發(fā)器GT的輸出引腳進(jìn)入FPGA內(nèi)部。對于賽靈思7系列的器件,主
    的頭像 發(fā)表于 11-29 11:03 ?1393次閱讀
    時序約束一主<b class='flag-5'>時鐘</b>與生成<b class='flag-5'>時鐘</b>

    片AFE5818的輸入ADC時鐘為同步時鐘,不同的芯片上LVDS串行數(shù)據(jù)時鐘和幀時鐘是否是同步的?

    片AFE5818的輸入ADC時鐘為同步時鐘,不同的芯片上LVDS串行數(shù)據(jù)時鐘(DCLKP、DCLKM)和幀時鐘(FCLKP、FCLKM)
    發(fā)表于 11-18 07:29

    北斗衛(wèi)星時鐘系統(tǒng)——ZREXT2000衛(wèi)星時鐘擴(kuò)展分機(jī)

    ? ? ? 衛(wèi)星時鐘系統(tǒng) 是專為大型電站、電廠設(shè)計的多種輸出接口的冗余接收系統(tǒng), ?北斗/GPS衛(wèi)星時鐘系統(tǒng) 采用2臺北斗/GPS主時鐘(其中1臺是備份
    的頭像 發(fā)表于 11-11 14:37 ?577次閱讀
    北斗衛(wèi)星<b class='flag-5'>時鐘</b>系統(tǒng)——ZREXT2000衛(wèi)星<b class='flag-5'>時鐘</b>擴(kuò)展分機(jī)

    LMX2571EVM如何實(shí)現(xiàn)1GHz時鐘輸出?

    在LMX2571EVM上實(shí)現(xiàn)1GHz時鐘輸出,但在軟件配置上,F(xiàn)vco超出了其規(guī)定范圍,該如何解決此問題,或者有沒有其他方式去實(shí)現(xiàn)1GHz時鐘輸出。
    發(fā)表于 11-11 07:09

    LMX1204乘數(shù)時鐘分布驅(qū)動大型相控陣系統(tǒng)應(yīng)用說明

    電子發(fā)燒友網(wǎng)站提供《LMX1204乘數(shù)時鐘分布驅(qū)動大型相控陣系統(tǒng)應(yīng)用說明.pdf》資料免費(fèi)下載
    發(fā)表于 09-10 09:17 ?0次下載
    LMX1204乘數(shù)<b class='flag-5'>時鐘</b>分布驅(qū)動<b class='flag-5'>大型</b>相控陣系統(tǒng)應(yīng)用說明

    時鐘抖動和時鐘偏移的區(qū)別

    時鐘抖動(Jitter)和時鐘偏移(Skew)是數(shù)字電路設(shè)計兩個重要的概念,它們對電路的時序性能和穩(wěn)定性有著顯著的影響。下面將從定義、原因、影響以及應(yīng)對策略等方面詳細(xì)闡述
    的頭像 發(fā)表于 08-19 18:11 ?2134次閱讀