chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Hermes3D進(jìn)行倒裝焊-金線(FC-BW)BGA封裝的電磁場仿真流程簡析

Xpeedic ? 來源:Xpeedic ? 作者:芯和半導(dǎo)體 ? 2022-07-03 16:52 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

為解決SOC片上系統(tǒng)的設(shè)計(jì)瓶頸,SiP(system in Package)微系統(tǒng)技術(shù)已成為最普遍的應(yīng)用手段。SiP能在同一個(gè)封裝基板上布局多個(gè)裸die,實(shí)現(xiàn)了系統(tǒng)間快速互聯(lián)互通。 SiP的實(shí)現(xiàn)有兩種形式,一種是傳統(tǒng)BGA形式,它利用封裝基板互連,可以通過ubump或wirebond進(jìn)行die和基板連通;另一種是2.5D、3DIC先進(jìn)封裝形式,利用interposer(硅中介層)及TSV(硅通孔)實(shí)現(xiàn)水平RDL布局及垂直方向通孔連接。 本文介紹的是利用芯和半導(dǎo)體Hermes 3D軟件,實(shí)現(xiàn)“倒裝焊-金線(FC-BW)BGA封裝的電磁場仿真”的應(yīng)用。通過Hermes 3D快速的版圖導(dǎo)入、bump添加、版圖切割、端口添加等功能,便利地完成仿真工程的建立以及模型抽取。

Hermes 3D的FC-BW BGA仿真建模流程

1.軟件概述

Hermes 3D是一款針對各類封裝和PCB的電磁場仿真平臺。它支持主流版圖文件導(dǎo)入,例如mcm、sip、brd、dxf、dwg、gds、ODB++、PADs等文件格式;支持版圖在軟件內(nèi)自動(dòng)或手動(dòng)隨意截取操作;采用3D FEM求解引擎,能對各類3D結(jié)構(gòu)準(zhǔn)確仿真建模;支持多種端口激勵(lì)添加,例如lumped port、wave port、coax port、annular port等;支持HFSS工程腳本導(dǎo)出,方便用戶橫向?qū)Ρ确抡婢取?/p>

9dc439c8-f3a0-11ec-ba43-dac502259ad0.png

2.導(dǎo)入FC-BW BGA版圖文件

Hermes 3D能夠快速導(dǎo)入.sip版圖格式。其中,版圖中的nets可以全部導(dǎo)入,也可以根據(jù)需求選擇性導(dǎo)入。 當(dāng)導(dǎo)入版圖文件時(shí),所有相關(guān)金屬層、過孔、介質(zhì)的材料信息也會一并導(dǎo)入,生成疊層文件,用于仿真求解。

9de17542-f3a0-11ec-ba43-dac502259ad0.png

本例中,有8個(gè)die通過金線和封裝基板連接,其中兩個(gè)die是flipchip形式,通過ubump和封裝基板連接,因此結(jié)構(gòu)屬于FC-WB混合類型。

9df799a8-f3a0-11ec-ba43-dac502259ad0.png

3. 仿真前設(shè)置

(1)添加FC結(jié)構(gòu)的ubumpHermes 3D提供ubump自動(dòng)添加功能,選中die結(jié)構(gòu),創(chuàng)建ubump模板,軟件會在封裝的finout位置添加對應(yīng)的ubump結(jié)構(gòu)。

首先找到FC連接的die名稱:

9e1e32a2-f3a0-11ec-ba43-dac502259ad0.png

點(diǎn)擊Edit進(jìn)入ubump創(chuàng)建窗口:

9e31c934-f3a0-11ec-ba43-dac502259ad0.png

自定義ubump模板:

9e412b68-f3a0-11ec-ba43-dac502259ad0.png

軟件自動(dòng)在finout位置布滿ubump結(jié)構(gòu):

9e563e04-f3a0-11ec-ba43-dac502259ad0.png

(2)按網(wǎng)絡(luò)nets進(jìn)行版圖切割Hermes 3D支持信號網(wǎng)絡(luò)選擇,然后根據(jù)nets區(qū)域可自動(dòng)進(jìn)行版圖切割,操作如下。 連續(xù)選擇需要仿真的nets和參考地:

9e79d3d2-f3a0-11ec-ba43-dac502259ad0.png

點(diǎn)擊Clip Design,開始切割版圖:

9e922c3e-f3a0-11ec-ba43-dac502259ad0.png

選擇切割方式,開始切割:

9eae6ff2-f3a0-11ec-ba43-dac502259ad0.png

最終根據(jù)選擇nets,自動(dòng)完成版圖切割:

9ec5cb52-f3a0-11ec-ba43-dac502259ad0.png

(3)激勵(lì)端口添加

版圖切割完成后,用戶必須添加端口激勵(lì)才能仿真。本文以差分nets添加激勵(lì)端口為例,進(jìn)行演示。

首先點(diǎn)擊Generate Ports:

9ed7a688-f3a0-11ec-ba43-dac502259ad0.png

勾選nets相關(guān)的component,點(diǎn)擊Generate生成激勵(lì)ports:

9eee2fc0-f3a0-11ec-ba43-dac502259ad0.png

此時(shí)在ubump和wirebond端點(diǎn)處自動(dòng)添加了環(huán)形激勵(lì)端口,如下圖所示:

9f06148c-f3a0-11ec-ba43-dac502259ad0.png

9f197298-f3a0-11ec-ba43-dac502259ad0.png

(4)提交電磁場仿真

首先添加仿真分析類型:

9f3831d8-f3a0-11ec-ba43-dac502259ad0.png

接著設(shè)置掃頻范圍:

9f508b66-f3a0-11ec-ba43-dac502259ad0.png

最后提交仿真任務(wù):

9f64156e-f3a0-11ec-ba43-dac502259ad0.png

4.仿真結(jié)果分析

Hermes 3D完成BGA封裝仿真后,用戶可利用芯和半導(dǎo)體的s參數(shù)后處理工具SnpExpert進(jìn)行結(jié)果查看和指標(biāo)分析。 首先導(dǎo)入s參數(shù),并完成差分端口配對:

9f7a630a-f3a0-11ec-ba43-dac502259ad0.png

接著查看差分回波損耗:

9f9ae47c-f3a0-11ec-ba43-dac502259ad0.png

查看差分插入損耗:

9fa78650-f3a0-11ec-ba43-dac502259ad0.png

SnpExpert也支持Grid模式顯示所有指標(biāo)曲線結(jié)果:

9fb7d6cc-f3a0-11ec-ba43-dac502259ad0.png

總結(jié)本文通過實(shí)際案例介紹了Hermes 3D進(jìn)行倒裝焊-金線(FC-BW)BGA封裝的電磁場仿真流程,并利用SnpExpert軟件進(jìn)行S參數(shù)分析。 Hermes 3D提供了向?qū)降慕A鞒蹋⒑喕睡B層建立與設(shè)置。這種方案不需要用戶太過關(guān)注復(fù)雜的軟件設(shè)置,不需要特別了解電磁場仿真原理,使得用戶能夠快速上手,并正確生成仿真模型。

原文標(biāo)題:【應(yīng)用案例】如何快速實(shí)現(xiàn)倒裝焊-金線混合的BGA封裝建模仿真?

文章出處:【微信公眾號:Xpeedic】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 片上系統(tǒng)
    +關(guān)注

    關(guān)注

    0

    文章

    193

    瀏覽量

    27493
  • SoC芯片
    +關(guān)注

    關(guān)注

    1

    文章

    657

    瀏覽量

    36398
  • BGA封裝
    +關(guān)注

    關(guān)注

    4

    文章

    121

    瀏覽量

    18962
  • 電磁仿真
    +關(guān)注

    關(guān)注

    2

    文章

    79

    瀏覽量

    20370

原文標(biāo)題:【應(yīng)用案例】如何快速實(shí)現(xiàn)倒裝焊-金線混合的BGA封裝建模仿真?

文章出處:【微信號:Xpeedic,微信公眾號:Xpeedic】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    從電機(jī)優(yōu)化到性能飛升!ANSYS Maxwell 低頻電磁場仿真全解析

    進(jìn)行電磁場的數(shù)值求解。后處理分析:通過后處理功能,生成電機(jī)內(nèi)部磁場分布的云圖(如下圖所示),可以清晰地看到磁力在定子和轉(zhuǎn)子之間的分布情況。提取電磁
    發(fā)表于 07-24 16:52

    新能源汽車電子水泵電機(jī)電磁場仿真分析

    通密度、磁力分布和齒槽轉(zhuǎn)矩進(jìn)行仿真分析。經(jīng)過電磁場仿真和實(shí)驗(yàn)室測試,研制的電子水泵能夠滿足設(shè)計(jì)需求。 汽車產(chǎn)業(yè)快速變化,新能源汽車的普及正
    發(fā)表于 07-17 14:37

    BGA封裝球推力測試解析:評估焊點(diǎn)可靠性的原理與實(shí)操指南

    在電子封裝領(lǐng)域,BGA(Ball Grid Array)封裝因其高密度、高性能的特點(diǎn),廣泛應(yīng)用于集成電路和芯片模塊中。然而,BGA球的機(jī)械
    的頭像 發(fā)表于 04-18 11:10 ?1090次閱讀
    <b class='flag-5'>BGA</b><b class='flag-5'>封裝</b><b class='flag-5'>焊</b>球推力測試解析:評估焊點(diǎn)可靠性的原理與實(shí)操指南

    BGA盤設(shè)計(jì)與布線

    理性能?!ぁぁ???////BGA盤設(shè)計(jì)////???···BGA盤設(shè)計(jì)是確保焊接可靠性的基礎(chǔ)。盤的尺寸、形狀和布局需要根據(jù)
    的頭像 發(fā)表于 03-13 18:31 ?1328次閱讀
    <b class='flag-5'>BGA</b><b class='flag-5'>焊</b>盤設(shè)計(jì)與布線

    倒裝芯片封裝:半導(dǎo)體行業(yè)邁向智能化的關(guān)鍵一步!

    隨著半導(dǎo)體技術(shù)的飛速發(fā)展,集成電路的封裝工藝也在不斷創(chuàng)新與進(jìn)步。其中,倒裝芯片(FlipChip,簡稱FC封裝工藝作為一種先進(jìn)的集成電路封裝
    的頭像 發(fā)表于 02-22 11:01 ?1004次閱讀
    <b class='flag-5'>倒裝</b>芯片<b class='flag-5'>封裝</b>:半導(dǎo)體行業(yè)邁向智能化的關(guān)鍵一步!

    倒裝芯片的優(yōu)勢_倒裝芯片的封裝形式

    ?? 一、倒裝芯片概述 倒裝芯片(Flip Chip),又稱FC,是一種先進(jìn)的半導(dǎo)體封裝技術(shù)。該技術(shù)通過將芯片的有源面(即包含晶體管、電阻、電容等元件的一面)直接朝下,與基板或載體上的
    的頭像 發(fā)表于 12-21 14:35 ?3102次閱讀
    <b class='flag-5'>倒裝</b>芯片的優(yōu)勢_<b class='flag-5'>倒裝</b>芯片的<b class='flag-5'>封裝</b>形式

    BGA技術(shù)賦能倒裝芯片,開啟高密度I/O連接新時(shí)代

    芯片封裝技術(shù)中,球柵陣列(BGA, Ball Grid Array)作為一種重要的連接技術(shù),發(fā)揮著不可替代的作用。本文將深入探討BGA倒裝芯片工藝中的應(yīng)用,分析
    的頭像 發(fā)表于 12-06 16:25 ?1590次閱讀
    <b class='flag-5'>BGA</b>技術(shù)賦能<b class='flag-5'>倒裝</b>芯片,開啟高密度I/O連接新時(shí)代

    BGA芯片的封裝類型 BGA芯片與其他封裝形式的比較

    不同的應(yīng)用需求,衍生出了多種類型的BGA封裝。 標(biāo)準(zhǔn)BGA(PBGA) 這是最基本的BGA封裝形式,具有規(guī)則排列的
    的頭像 發(fā)表于 11-23 11:40 ?4565次閱讀

    芯片倒裝鍵合相比有哪些優(yōu)勢

    中的定位與形態(tài)又是怎么樣的?本文將依次展開敘述。 一、傳統(tǒng)鍵合的局限性 鍵合技術(shù)以其穩(wěn)定性和可靠性,在半導(dǎo)體封裝領(lǐng)域占據(jù)了長達(dá)數(shù)十年的主導(dǎo)地位。如圖所示,鍵合方式下,芯片通過細(xì)
    的頭像 發(fā)表于 11-21 10:05 ?1917次閱讀
    芯片<b class='flag-5'>倒裝</b>與<b class='flag-5'>線</b>鍵合相比有哪些優(yōu)勢

    如何進(jìn)行BGA封裝的焊接工藝

    隨著電子技術(shù)的飛速發(fā)展,BGA封裝因其高集成度和高性能而廣泛應(yīng)用于各種電子產(chǎn)品中。然而,BGA封裝的焊接工藝相對復(fù)雜,需要精確控制以確保焊接質(zhì)量和產(chǎn)品的可靠性。 1. 準(zhǔn)備工作 1.1
    的頭像 發(fā)表于 11-20 09:37 ?3390次閱讀

    不同BGA封裝類型的特性介紹

    軟質(zhì)的1~2層PCB電路板。 焊接時(shí)采用低熔點(diǎn)焊料合金,焊料球材料為高熔點(diǎn)焊料合金。 利用球的自對準(zhǔn)作用,回流焊過程中球的表面張力可達(dá)到球與盤的對準(zhǔn)要求。
    的頭像 發(fā)表于 11-20 09:36 ?3171次閱讀

    BGA封裝的測試與驗(yàn)證方法

    的初步步驟,主要檢查球的完整性和均勻性。通過高分辨率的顯微鏡或自動(dòng)光學(xué)檢測(AOI)設(shè)備,可以檢測球的大小、形狀和位置是否符合設(shè)計(jì)要求。 2. X射線檢測 X射線檢測是一種非破壞性的檢測方法,可以透視BGA
    的頭像 發(fā)表于 11-20 09:32 ?2872次閱讀

    BGA封裝常見故障及解決方法

    BGA(Ball Grid Array,球柵陣列)封裝在電子設(shè)備中廣泛應(yīng)用,但其也可能出現(xiàn)一些常見故障。以下是對這些故障及其解決方法的分析: 一、常見故障 開裂 : 溫度過高 :當(dāng)電子設(shè)備運(yùn)行過熱
    的頭像 發(fā)表于 11-20 09:27 ?2848次閱讀

    BGA封裝技術(shù)的發(fā)展 BGA封裝的優(yōu)勢與應(yīng)用

    BGA(Ball Grid Array,球柵陣列)封裝技術(shù)是一種集成電路封裝技術(shù),它通過在芯片的底部形成一個(gè)球形焊點(diǎn)陣列來實(shí)現(xiàn)芯片與電路板之間的電氣連接。BGA
    的頭像 發(fā)表于 11-20 09:15 ?3865次閱讀

    【Moldex3D丨產(chǎn)品技巧】使用精靈與樣板快速建立組件

    在IC封裝產(chǎn)業(yè)中,打接合(WireBonding)是利用微米等級的金屬線材,連接起芯片與導(dǎo)線架或基板的技術(shù),讓電子訊號能在芯片與外部電路間傳遞。Moldex3D芯片封裝成型模塊支持
    的頭像 發(fā)表于 10-24 08:08 ?809次閱讀
    【Moldex<b class='flag-5'>3D</b>丨產(chǎn)品技巧】使用<b class='flag-5'>金</b><b class='flag-5'>線</b>精靈與樣板快速建立<b class='flag-5'>金</b><b class='flag-5'>線</b>組件