chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

仿真和模擬用于IC驗證的方法

星星科技指導(dǎo)員 ? 來源:嵌入式計算設(shè)計 ? 作者:Mentor Graphics ? 2022-07-05 09:22 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

仿真技術(shù)已經(jīng)存在了很長時間——據(jù)我統(tǒng)計,超過了四十年——行業(yè)觀察家比以往任何時候都更加相信它是 IC 驗證策略中的關(guān)鍵要素,盡管它正在重生。問題是,這個新的仿真時代是什么?為什么硬件仿真多年來一直處于 IC 設(shè)計生態(tài)系統(tǒng)的邊緣,客戶群很少,現(xiàn)在成為片上系統(tǒng)的主流設(shè)計工具( SoC)驗證?答案可以在更大、更復(fù)雜的芯片的出現(xiàn)中找到,這些芯片通常包含多個處理器內(nèi)核并超過 1 億個門。

簡而言之,一種寄存器傳輸級 (RTL) 模擬器,一種首選驗證工具正在受到挑戰(zhàn),因為設(shè)計容量超過了 1 億個門。由于處理器的擴展路線圖,更大的門數(shù)是可能的。畢竟,多線程只能做這么多。其次,即使是在 PC 群上并行運行的硬件描述語言(HDL) 軟件模擬器也無法創(chuàng)建可行的選擇,因為被測設(shè)計 (DUT) 環(huán)境本質(zhì)上是連續(xù)的。

另一方面,硬件仿真曾經(jīng)是處理器和圖形芯片等大型 IC 設(shè)計的主要部分,現(xiàn)在正成為一種流行的驗證工具,正是因為它在全芯片驗證方面比 HDL 模擬器運行得更快。硬件仿真工具可以對大型 SoC 設(shè)計進行 10 倍以上的驗證,有時比軟件仿真快 10 倍以上。

pYYBAGLDkneAG-2RAADn51Hf108793.png

1. Mentor Graphics 的 Veloce2 仿真器平臺支持的密鑰驗證模式視圖。

在過去十年左右的時間里,硬件仿真一直在穩(wěn)步發(fā)展,因為擁有成本正在下降,而仿真工具變得更易于安裝和操作。并且隨著仿真器 ROI 和 SoC 設(shè)計要求的變化,越來越多的 IC 設(shè)計人員傾向于使用仿真工具來調(diào)試硬件和測試軟硬件集成。此外,仿真工具變得更加通用,從將物理設(shè)備連接到仿真器的在線仿真 (ICE) 到更具創(chuàng)新性的協(xié)同仿真解決方案,例如Mentor Graphics 的 VirtuaLab,它可以在當(dāng)今日益增長的功能中虛擬化接口SoC 設(shè)計。

軟件仿真或硬件仿真

模擬器嘗試對 SoC 或系統(tǒng)級設(shè)計的行為進行建模,而模擬器則創(chuàng)建設(shè)計的實際實現(xiàn)。在這里,重要的是要注意軟件模擬器和硬件模擬器都用于設(shè)計驗證——這一階段也稱為被測設(shè)計或 DUT——在此階段,編譯器將設(shè)計模型轉(zhuǎn)換為存儲在內(nèi)存中的數(shù)據(jù)結(jié)構(gòu)。

然而,在仿真的情況下,軟件算法使用設(shè)計語言處理表示設(shè)計模型的數(shù)據(jù),而仿真器使用處理器陣列啟用的計算引擎處理數(shù)據(jù)結(jié)構(gòu)。盡管硬件仿真的市場規(guī)模已超過 3 億美元,但這并不意味著它將成為 HDL 仿真工具的終點。

poYBAGLDkoOAEgoCAAGc1m4gVIg150.png

2. Veloce2仿真器同時支持傳統(tǒng)的ICE和基于事務(wù)的驗證,運行多協(xié)議接口的SoC驗證。

基于 HDL 的軟件仿真很可能仍然是首選的驗證引擎,尤其是在驗證過程的早期階段(例如,在 IP 和子系統(tǒng)級別),因為它代表了一種經(jīng)濟、易于使用且快速上手的方法- 設(shè)置 EDA 工具。另一方面,仿真將在更大的 SoC 設(shè)計中獲得牽引力,這些設(shè)計包含數(shù)百萬個驗證周期并且很難找到硬件錯誤。換言之,在可預(yù)見的未來,SoC 和系統(tǒng)級設(shè)計驗證的兩個 EDA 工具市場將共存。

審核編輯:郭婷

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • soc
    soc
    +關(guān)注

    關(guān)注

    38

    文章

    4481

    瀏覽量

    226644
  • 仿真器
    +關(guān)注

    關(guān)注

    14

    文章

    1045

    瀏覽量

    86472
  • eda
    eda
    +關(guān)注

    關(guān)注

    72

    文章

    3004

    瀏覽量

    180853
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    Multisim模擬電路仿真教程資料

    電子發(fā)燒友網(wǎng)站提供《Multisim模擬電路仿真教程資料.doc》資料免費下載
    發(fā)表于 09-03 16:23 ?0次下載

    NVMe高速傳輸之?dāng)[脫XDMA設(shè)計23:UVM驗證平臺

    子系統(tǒng)模型組成。UVM驗證用于構(gòu)建測試用例、提供激勵、監(jiān)測接口、對比分析統(tǒng)計測試結(jié)果;DUT 為待測試對象即 NoP 邏輯加速引擎;AXI BRAM IP 用于模擬外部存儲,對接
    發(fā)表于 08-26 09:49

    NVMe高速傳輸之?dāng)[脫XDMA設(shè)計18:UVM驗證平臺

    子系統(tǒng)模型組成。UVM驗證用于構(gòu)建測試用例、提供激勵、監(jiān)測接口、對比分析統(tǒng)計測試結(jié)果;DUT 為待測試對象即 NoP 邏輯加速引擎;AXI BRAM IP 用于模擬外部存儲,對接
    發(fā)表于 07-31 16:39

    數(shù)字IC設(shè)計:方法、技巧與實踐

    主要內(nèi)容: 芯片設(shè)計的背景知識 芯片設(shè)計流程和工具 構(gòu)架(ARCHITECTURE)設(shè)計 RTL級設(shè)計和仿真 邏輯綜合和相關(guān)技術(shù) 芯片設(shè)計的項目管理 本文內(nèi)容主要是數(shù)字芯片前端設(shè)計,不涉及模擬
    發(fā)表于 05-28 16:06

    西門子利用AI來縮小行業(yè)的IC驗證生產(chǎn)率差距

    Questa One將集成電路(IC驗證從被動反應(yīng)流程重新定義為智能的自優(yōu)化系統(tǒng)。 西門子數(shù)字化工業(yè)軟件推出了Questa? One智能驗證軟件組合,將連接性、數(shù)據(jù)驅(qū)動方法和可擴展性
    的頭像 發(fā)表于 05-27 14:34 ?343次閱讀

    Multisim模擬電路仿真教程

    本章Multisim10電路仿真軟件,講解使用Multisim進行模擬電路仿真的基本方法。 ? 在眾多的EDA仿真軟件中,Mult
    發(fā)表于 05-09 17:58 ?3次下載

    《聊一聊ZXDoc》之CAN總線仿真、面板仿真

    。什么是仿真?CAN總線仿真是一種通過虛擬化技術(shù)模擬CAN(FD)通信環(huán)境的方法,用于在無物理硬件或脫離實際系統(tǒng)的情況下,對ECU、傳感器、
    的頭像 發(fā)表于 05-09 11:30 ?820次閱讀
    《聊一聊ZXDoc》之CAN總線<b class='flag-5'>仿真</b>、面板<b class='flag-5'>仿真</b>

    電磁環(huán)境仿真驗證系統(tǒng)軟件

    電磁環(huán)境仿真驗證系統(tǒng)軟件
    的頭像 發(fā)表于 04-29 16:59 ?628次閱讀
    電磁環(huán)境<b class='flag-5'>仿真</b>與<b class='flag-5'>驗證</b>系統(tǒng)軟件

    技術(shù)分享 | AVM合成數(shù)據(jù)仿真驗證方案

    AVM 合成數(shù)據(jù)仿真驗證技術(shù)為自動駕駛環(huán)境感知發(fā)展帶來助力,可借助仿真軟件配置傳感器、搭建環(huán)境、處理圖像,生成 AVM 合成數(shù)據(jù),有效加速算法驗證。然而,如何利用
    的頭像 發(fā)表于 03-19 09:40 ?3372次閱讀
    技術(shù)分享 | AVM合成數(shù)據(jù)<b class='flag-5'>仿真</b><b class='flag-5'>驗證</b>方案

    西門子EDA助力提升IC設(shè)計驗證效率

    本文將簡要概述使用 S-Edit 原理圖輸入環(huán)境的前端流程,然后更詳細(xì)地描述 Analog FastSPICE (AFS) 平臺仿真器以及使用該仿真器進行基本放大器設(shè)計驗證的步驟。
    的頭像 發(fā)表于 03-10 14:35 ?1535次閱讀
    西門子EDA助力提升<b class='flag-5'>IC</b>設(shè)計<b class='flag-5'>驗證</b>效率

    IC驗證云平臺優(yōu)勢明顯,這家本土EDA公司如何御風(fēng)先行?

    部署方式為降低成本提供了有效途徑;產(chǎn)業(yè)協(xié)作方面,云平臺打破地域限制,極大促進了 EDA 生態(tài)的協(xié)同發(fā)展。 隨著半導(dǎo)體制造工藝不斷精進,驗證已成為 IC 設(shè)計的瓶頸,而 IC 驗證云平臺
    的頭像 發(fā)表于 03-10 08:44 ?2321次閱讀
    <b class='flag-5'>IC</b><b class='flag-5'>驗證</b>云平臺優(yōu)勢明顯,這家本土EDA公司如何御風(fēng)先行?

    線路板仿真驗證:電子產(chǎn)品的幕后保障

    性能、減少設(shè)計失誤、提升產(chǎn)品質(zhì)量的關(guān)鍵手段。那什么是線路板仿真驗證?來看看捷多邦小編的分享吧。 線路板仿真驗證,簡單來說,就是在實際制造線路板之前,借助計算機軟件構(gòu)建虛擬模型,
    的頭像 發(fā)表于 03-07 09:21 ?566次閱讀

    模擬行為仿真實現(xiàn)

    電子發(fā)燒友網(wǎng)站提供《模擬行為仿真實現(xiàn).pdf》資料免費下載
    發(fā)表于 01-21 09:24 ?0次下載
    <b class='flag-5'>模擬</b>行為<b class='flag-5'>仿真</b>實現(xiàn)

    模擬IC設(shè)計中Spectre和HSPICE仿真工具的起源、差別和優(yōu)劣勢

    ,分別由Cadence和Synopsys公司開發(fā)。 基本概念與背景 Spectre 是Cadence公司開發(fā)的模擬集成電路設(shè)計和仿真工具,廣泛應(yīng)用于CMOS模擬電路、混合信號電路的設(shè)計
    的頭像 發(fā)表于 01-03 13:43 ?2511次閱讀

    這些電源常用仿真軟件,你都知道嗎?

    電源系統(tǒng)的建模仿真是電源開發(fā)過程中不可或缺的一環(huán),它可以幫助工程師模擬電源系統(tǒng),測試電源功能,驗證電源方案可行性,優(yōu)化電源電路設(shè)計,加速電源系統(tǒng)開發(fā)。 選擇一款合適的仿真軟件至關(guān)重要,
    發(fā)表于 10-25 14:20