chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

CXL在PCIe 5.0的基礎上復用三種類型的協議

安芯教育科技 ? 來源:安芯教育科技 ? 作者:安芯教育科技 ? 2022-09-06 10:05 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

前言:

CXL的全名是Compute eXpressLink。CXL是Intel在2019年提出的,希望用CXL來實現計算、內存、存儲和網絡的解耦,并在CXL總線上提供持久內存。

CXL發(fā)展到現在已經有幾十家的會員。目前CXL協議共有個版本,分別是1.0,1.1,2.0和剛剛發(fā)布的3.0,協議規(guī)范可以在官網上下載(https://www.computeexpresslink.org/)。關于CXL,協議里面是這樣說的“CXL is alow-latency, high-bandwidth link that supports dynamic protocol muxing ofcoherency, memory access, and IO protocols, thus enabling attachment ofcoherent accelerators or memory devices”。從協議給出的定義可以看出,CXL是一種低延時,高帶寬的連接技術,主要支持一致性緩存,內存和IO擴展。

CXL是基于PCIe 5.0實現的連接技術,復用了很多PCIe協議的東西,這一點上與CCIX比較像,但又不完全一樣。說起CCIX和CXL,難免要相互對比。其實與其說是兩種技術對比,不如說是ARM和Intel兩大陣營的對抗。Intel具有一定的技術優(yōu)勢(至少在PCIe上);但是ARM如日中天,客戶群體巨大。本文旨在一窺CXL協議,無意探討CCIX和CXL的路線之爭。相信大家經過學習,會對兩種技術有自己的認識。孰優(yōu)孰劣,誰會笑到最后,那是大佬們的事情。

滄海一聲笑,滔滔兩岸潮

浮沉隨浪,只記今朝

蒼天笑,紛紛世上潮

誰負誰勝出,天知曉

扯完閑話,書歸正傳。接下來的內容是基于CXL 2.0協議的學習筆記。由于是第一次刷CXL協議,就還是按照協議的章節(jié)來。內容主要是三方面,一是對協議的翻譯,由于英語水平和技術水平都有限,有些地方會不通順;二是自己的理解,直白說就是中翻中,把不通順的或者難懂的描述轉成大白話,這里可能會有一些不太準確;三是一些基礎知識的補充,前面提到,CXL是在PCIe的基礎上發(fā)展而來,因此有不少復用PCIe協議的地方,但是CXL協議里面又不會闡述這些。我把暫時看不懂或者不太關心的部分都略過了,尤其是后半部分章節(jié),日后如果有需要,二刷三刷的時候再補上。

背景知識之PCIe:

既然CXL是以PCIe 5.0為基礎,我們還是有必要先簡單了解一下PCIe協議。

PCIe是點到點的傳輸,采用的是低壓差分技術,一條通道(Lane)在發(fā)送(TX)和接收(RX)方向上共有四條信號線。PCIe 5.0的最大傳輸速率是32GT/s,也就是說單通道的最大速率是32Gb/s。如果想要提高PCIe的帶寬,就需要多條通道,就像高速公路要提高交通流量就需要擴展更多的車道。所以經常會看到x32,x16,x8這些描述,后面的數字就代表通道數。通道數不是隨意的,PCIe 5.0支持x1,x2,x4,x8,x12,x16和x32。簡單計算可以得知,PCIe5.0最大的帶寬是32*32/8=128GB/s,但這只是理論值,實際應用中需要考慮編碼,數據包頭等開銷,有效帶寬肯定要小于理論值。

PCIe的拓撲結構如下圖。

2ebbec9a-2d86-11ed-ba43-dac502259ad0.png

Rootcomplex:簡稱RC,root complex主要負責PCIe報文的解析和生成。RC接受來自CPU的IO指令,生成對應的PCIe報文,或者接受來自設備的PCIe TLP報文,解析數據傳輸給CPU或者內存。

Endpoint:簡稱EP,PCIe終端設備,是PCIe樹形結構的葉子節(jié)點。EP可以分為三類,legacy endpoint,PCI Express endpoint和Root Complex IntegratedEndpoints (RCiEPs)。

Switch:PCIe的轉接器設備,提供擴展或聚合能力,并允許更多的設備連接到一個PCle端口。它們充當包路由器,根據地址或其他路由信息識別給定包需要走哪條路徑。

PCIe可以分為三個獨立的邏輯層:事務層(TransactionLayer),數據鏈路層(Data Link Layer)和物理層(Physical Layer)。

2edc0a02-2d86-11ed-ba43-dac502259ad0.png

在發(fā)送端,PCIe傳輸的數據從上到下,都是以數據包(packet)的形式傳輸的,每個都是有其固定的格式的。事務層負責創(chuàng)建TLP(Transaction Layer packet);數據鏈路層接收事務層發(fā)來的TLP并創(chuàng)建DLLP(Data LinkLayer packet);物理層接收DLLP,然后加上幀頭和幀尾,把數據分發(fā)到各個Lane傳輸。在接收端,物理層接收Lane上傳輸的數據,去掉幀頭和幀尾信息,發(fā)給數據鏈路層;數據鏈路層提取出TLP發(fā)給事務層;事務層解析TLP,取出有效負載數據。

2eeae5ea-2d86-11ed-ba43-dac502259ad0.png

這些是PCIe最基本的知識,后面用到啥再介紹。

第一章 介紹 1.1– 1.2 略。

1.3參考文檔

PCI Express Base Specification Revision 5.0 or later

ACPI Specification 6.3 or later

UEFI Specification 2.8 or later

PCI Firmware Specification 3.2 or later

MCTP Base Specification (DSP0236) 1.3.1 or later

Security Protocol and Data Model Specification 1.1.0 or later

1.4 概述 1.4.1 CXL

CXL在PCIe 5.0的基礎上復用三種類型的協議,分別 CXL.io,CXL.cache,CXL.memory。CXL.io用來發(fā)現,配置,寄存器訪問、錯誤報告,主機物理地址(Host Physical Address,HPA)查找,中斷等。CXL.cache用來擴展系統(tǒng)緩存。CXL.memory 用來擴展系統(tǒng)存儲。其中CXL.cache和CXL.memory是備選的。三種 CXL 協議分別對應一個接口。

2efb3aa8-2d86-11ed-ba43-dac502259ad0.png

如上圖中,右側的主機可以通過CXL連接左側的加速芯片,其中CXL.io擴展外部I/O設備,CXL.cache擴展緩存,CXL.memory擴展存儲。

CXL2.0支持熱插拔、安全增強、持久內存支持、內存錯誤報告和遙測。CXL 2.0還支持多扇出(Fan-out)單級交換,以及跨多個虛擬層次結構共享設備的能力,包括對內存設備的多域支持。如下圖,每種顏色標識一個虛擬層次結構。其中的MLD是多邏輯設備(Multi-Logic Device),是一個Type 3的設備,后面會講什么是Type 3設備。

2f0c663e-2d86-11ed-ba43-dac502259ad0.png

1.4.2Flex Bus

關于Flex Bus,協議里面的原話是這樣說的“A Flex Bus port allowsdesigns to choose between providing native PCIe protocol or CXL over ahigh-bandwidth, off-package link; the selection happens during link trainingvia alternate protocol negotiation and depends on the device that is pluggedinto the slot.“

CXL也采用的是PCIe的物理層,所以對于同一個插槽上的設備,到底是CXL設備還是傳統(tǒng)PCIe設備呢?在上電啟動時,主機識別出是PCIe設備還是CXL設備,之后FlexBus就像是一個二選一,選擇采用哪個協議。這樣插槽就可以兼容CXL卡或是PCIe卡。在CPU和設備之間可以插入一個或兩個可選的重定時器(Retimer),以延長通道長度。下圖是Flex Bus的示意電路。

插播一句,關于PCIe Retimer。隨著PCIe協議的不斷升級,頻率越來越高,對數據在線路中的傳輸長度提出了強烈挑戰(zhàn)。為了解決這一問題,PCIe協議在4.0版本中提出了Retimer。Retimer實際上是一種協議感知設備,能更好地將信號傳輸到更遠。

2f2f43de-2d86-11ed-ba43-dac502259ad0.png

下圖中顯示,通過此端口可將一致性加速器或智能I/O設備連接到主機處理器。

2f3e5bee-2d86-11ed-ba43-dac502259ad0.png

下圖顯示了如何通過Flex Bus.CXL來擴展內存系統(tǒng)。

2f583140-2d86-11ed-ba43-dac502259ad0.png

下圖顯示了CXL下游端口(Downstream Port)支持的連接。

2f69f40c-2d86-11ed-ba43-dac502259ad0.png

1.5 Flex Bus鏈接功能

FlexBus提供了一種點對點互連,可以傳輸原始PCIe協議或動態(tài)多協議CXL,以支持I/O、緩存和內存協議。主要的鏈接屬性包括對以下功能的支持:

原始的PCIe模式,支持PCIe協議的全部功能

CXL模式

PCIe或CXL配置

信號速率32GT/s,降級速率16GT/s和8GT/s(CXL模式)

CXL鏈路寬度x16,x8,x4,x2(降級模式)和x1(降級模式)

CXL模式下對x4的分叉支持

1.6 Flex Bus 分層概述

CXL事務(協議)層分為兩個部分:處理CXL.io的邏輯和處理CXL.cahce和CXL.mem的邏輯。CXL鏈路層以相同的方式細分。如下圖所示,CXL.io近似PCIe協議的事務層和鏈路層,但是CXL.cache和CXL.mem走的是自己單獨的事務層與鏈路層(這是CXL延遲低的原因之一)。CXL ARB/MUX接口將來自兩個通路的流量交織。

2f84532e-2d86-11ed-ba43-dac502259ad0.png

此外,CXL可以選擇是否實現PCIe事務層和數據鏈路層,如果實現,則允許分別與CXL.io事務層和鏈路層聚合。作為鏈路training過程的結果,事務層和鏈路層被配置為在PCIe模式或CXL模式下運行。

1.7 文檔范圍 略。

本章總結:這一章介紹了CXL的基本概念,CXL協議可以分為三個部分,分別是CXL.io,CXL.cache和CXL.mem。從Flex Bus分層結構能夠看出來,CXL也是在PCIe的分層架構上做了擴展。但是和CCIX不同,CXL為CXL.cache和CXL.mem增添了新的事務層(Transaction Layer)和鏈路層(Link Layer),所以也可以認為CXL.cache和CXL.mem是兩個全新的協議。

【待續(xù)】

審核編輯 :李倩

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯系本站處理。 舉報投訴
  • 總線
    +關注

    關注

    10

    文章

    2960

    瀏覽量

    89783
  • PCIe
    +關注

    關注

    16

    文章

    1342

    瀏覽量

    85188

原文標題:技術分享 | CXL學習(一)

文章出處:【微信號:Ithingedu,微信公眾號:安芯教育科技】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    PCIe 5.0市場加速滲透,PCIe 6.0研發(fā)到來

    電子發(fā)燒友網報道(文/黃晶晶)PCIe 5.0作為新一代高速接口標準,其帶寬大幅提升至32 GT/s,相較于PCIe 4.0翻了一番。這種高效的數據傳輸能力使得PCIe
    的頭像 發(fā)表于 01-27 00:03 ?5104次閱讀

    內存擴展CXL加速發(fā)展,繁榮AI存儲

    .cache和CXL.memory個子協議,分別處理I/O、緩存一致性和內存訪問。PCIe物理層為CXL高效的數據傳輸提供技術底座,
    的頭像 發(fā)表于 08-18 00:02 ?5637次閱讀
    內存擴展<b class='flag-5'>CXL</b>加速發(fā)展,繁榮AI存儲

    HarmonyOS基礎組件:Button三種類型的使用

    中的Button相較于Android原生來說,功能比較豐富,擴展性高,減少了開發(fā)者的代碼數量,簡化了使用方式。不僅可以自定義圓角還支持三種樣式。 常用屬性 名稱 參數類型 描述 type
    的頭像 發(fā)表于 06-09 15:48 ?266次閱讀
    HarmonyOS基礎組件:Button<b class='flag-5'>三種類型</b>的使用

    nvme IP開發(fā)之PCIe

    數據,Posted類型的事務請求不需要使用 完成報文。 PCIe總線協議定義了基于地址的路由、基于ID的路由和隱式路由三種TLP路由 方式。其中,存儲器讀寫和I/O讀寫TLP采用基于地
    發(fā)表于 05-18 00:48

    瀾起科技正式推出PCIe 6.x/CXL 3.x Retimer芯片

    瀾起科技近日正式對外宣布,其最新研發(fā)的PCIe? 6.x/CXL? 3.x Retimer芯片已成功問世,并已順利向客戶送樣。這一創(chuàng)新成果標志著瀾起科技PCIe/
    的頭像 發(fā)表于 01-22 15:08 ?700次閱讀

    瀾起科技推出PCIe 6.x/CXL 3.x Retimer芯片

    PCIe 4.0 Retimer和PCIe 5.0/CXL 2.0 Retimer之后,PCIe
    的頭像 發(fā)表于 01-22 10:51 ?573次閱讀

    光伏系統(tǒng)的三種類型及其應用分析

    ,即使夜間或陰天也能持續(xù)供電,常用于離網或偏遠地區(qū)的設置。第三種系統(tǒng)為交流電(AC)負載供電,使用逆變器將直流電轉化為交流電,使其可以與住宅和商業(yè)電器兼容。僅日間
    的頭像 發(fā)表于 01-20 11:40 ?880次閱讀
    光伏系統(tǒng)的<b class='flag-5'>三種類型</b>及其應用分析

    PCIe 6.0 互操作性PHY驗證測試方案

    ?和 UCIe?等協議。CXL提供緩存一致性互連,支持多臺機器間的內存擴展,提供最低延遲和最高帶寬。CXL和NVM Express?利用 PCIe 的物理層和簡便的
    的頭像 發(fā)表于 01-02 08:43 ?796次閱讀
    <b class='flag-5'>PCIe</b> 6.0 互操作性PHY驗證測試方案

    pcie 4.0與pcie 5.0的區(qū)別

    per second),這意味著x16配置下,PCIe 4.0的理論最大帶寬為64 GB/s。而PCIe 5.0則進一步提升,每通道速率達到了32 GT/s,x16配置下的理論最大
    的頭像 發(fā)表于 11-13 10:35 ?1.5w次閱讀

    pcie接口類型及其應用

    隨著計算機技術的飛速發(fā)展,數據傳輸速度和處理能力的需求也不斷提高。PCIe(Peripheral Component Interconnect Express)作為一高效的數據傳輸接口,已經成為
    的頭像 發(fā)表于 11-13 10:22 ?3832次閱讀

    PCIe連接器的類型和規(guī)格

    ,是一高速串行計算機擴展總線接口。以下是PCIe連接器的類型和規(guī)格的介紹: 一、類型 PCIe連接器主要根據其支持的通道數量和帶寬進行分類
    的頭像 發(fā)表于 11-06 09:40 ?2672次閱讀

    根據云服務器的部署方式和服務對象分為幾種類型

    云服務器已經成為現代企業(yè)和組織IT基礎設施的核心組成部分。根據云服務器的部署方式和服務對象的不同,主要可以分為三種類型:公有云服務器、私有云服務器和混合云服務器。下面我們將詳細介紹這三種類型的云服務器的特點及其適用場景。
    的頭像 發(fā)表于 11-04 10:04 ?724次閱讀

    熱敏電阻主要有哪三種類型

    熱敏電阻是一利用電阻隨溫度變化的特性來測量溫度的傳感器。它們廣泛應用于各種電子設備和系統(tǒng)中,用于溫度監(jiān)測、控制和補償。熱敏電阻主要有三種類型:負溫度系數(NTC)、正溫度系數(PTC)和臨界溫度
    的頭像 發(fā)表于 09-06 09:37 ?3691次閱讀

    如何利用CXL協議實現高效能的計算架構

    構建一個可橫向擴展的可組合分離架構。眾所周知,CXL協議涵蓋了type1、type2、type3三種設備類型,而目前學術界和工業(yè)界的研究主要集中
    的頭像 發(fā)表于 09-03 09:14 ?1412次閱讀
    如何利用<b class='flag-5'>CXL</b><b class='flag-5'>協議</b>實現高效能的計算架構

    PCIe 5.0 SerDes 測試

    ,用于串行數據傳輸總線。PCIe 的物理層 (PHY) 還支持 SATA Express (SATAe) 和非易失性存儲器規(guī)范 (NVMe)。 表 1 顯示了 PCIe 數據速率的演變,PCIe
    的頭像 發(fā)表于 08-16 09:33 ?1990次閱讀
    <b class='flag-5'>PCIe</b> <b class='flag-5'>5.0</b> SerDes 測試