chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

硬件電路設(shè)計(jì)的幾個流程

電子Online ? 來源:電子Online ? 作者:電子Online ? 2022-10-27 10:19 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在學(xué)習(xí)電路設(shè)計(jì)的時(shí)候,不知道你是否有這樣的困擾:明明自己學(xué)了很多硬件電路理論,也做過了一些基礎(chǔ)操作實(shí)踐,但還是無法設(shè)計(jì)出自己理想的電路。歸根結(jié)底,我們?nèi)鄙俚氖怯布娐吩O(shè)計(jì)的思路,以及項(xiàng)目實(shí)戰(zhàn)經(jīng)驗(yàn)。

設(shè)計(jì)一款硬件電路,要熟悉元器件的基礎(chǔ)理論,比如元器件原理、選型及使用,學(xué)會繪制原理圖,并通過軟件完成PCB設(shè)計(jì),熟練掌握工具的技巧使用,學(xué)會如何優(yōu)化及調(diào)試電路等。要如何完整地設(shè)計(jì)一套硬件電路設(shè)計(jì),下面為大家分享我的幾點(diǎn)個人經(jīng)驗(yàn):

1)總體思路

設(shè)計(jì)硬件電路,大的框架和架構(gòu)要搞清楚,但要做到這一點(diǎn)還真不容易。有些大框架也許自己的老板、老師已經(jīng)想好,自己只是把思路具體實(shí)現(xiàn);

但也有些要自己設(shè)計(jì)框架的,那就要搞清楚要實(shí)現(xiàn)什么功能,然后找找有否能實(shí)現(xiàn)同樣或相似功能的參考電路板(要懂得盡量利用他人的成果,越是有經(jīng)驗(yàn)的工程師越會懂得借鑒他人的成果)。

2)理解電路

如果你找到了的參考設(shè)計(jì),那么恭喜你,你可以節(jié)約很多時(shí)間了(包括前期設(shè)計(jì)和后期調(diào)試)。馬上就copy?NO,還是先看懂理解了再說,一方面能提高我們的電路理解能力,而且能避免設(shè)計(jì)中的錯誤。

3)找到參考設(shè)計(jì)

在開始做硬件設(shè)計(jì)前,根據(jù)自己的項(xiàng)目需求,可以去找能夠滿足硬件功能設(shè)計(jì)的,有很多相關(guān)的參考設(shè)計(jì)。沒有找到?也沒關(guān)系,先確定大IC芯片,找datasheet,看其關(guān)鍵參數(shù)是否符合自己的要求,哪些才是自己需要的關(guān)鍵參數(shù),以及能否看懂這些關(guān)鍵參數(shù),都是硬件工程師的能力的體現(xiàn),這也需要長期地慢慢地積累。這期間,要善于提問,因?yàn)樽约翰欢臇|西,別人往往一句話就能點(diǎn)醒你,尤其是硬件設(shè)計(jì)。

4)硬件電路設(shè)計(jì)的三個部分:原理圖、PCB和物料清單(BOM)表

原理圖設(shè)計(jì),其實(shí)就是將前面的思路轉(zhuǎn)化為電路原理圖,它很像我們教科書上的電路圖。pcb涉及到實(shí)際的電路板,它根據(jù)原理圖轉(zhuǎn)化而來的網(wǎng)表(網(wǎng)表是溝通原理圖和pcb之間的橋梁),而將具體的元器件的封裝放置(布局)在電路板上,然后根據(jù)飛線(也叫預(yù)拉線)連接其電信號(布線)。完成了pcb布局布線后,要用到哪些元器件應(yīng)該有所歸納,所以我們將用到BOM表。

5)選擇PCB設(shè)計(jì)工具

Protel,也就是Altium(現(xiàn)在入門的童鞋大多用AD)容易上手,網(wǎng)上的學(xué)習(xí)教程資料也很全面,在國內(nèi)也比較流行,應(yīng)付一般的工作已經(jīng)足夠,適合初入門的設(shè)計(jì)者使用。

硬件電路設(shè)計(jì)的大環(huán)節(jié)必不可少,主要都要經(jīng)過以下這幾個流程:

1)原理圖設(shè)計(jì)

2)PCB設(shè)計(jì)

3)制作BOM表

現(xiàn)在再談一下具體的設(shè)計(jì)步驟

原理圖建立+網(wǎng)表生成

1. 原理圖庫建立。要將一個新元件擺放在原理圖上,我們必須得建立改元件的庫。庫中主要定義了該新元件的管腳定義及其屬性,并且以具體的圖形形式來代表(我們常??吹降氖且粋€矩形(代表其IC BODY),周圍許多短線(代表IC管腳))。

protel創(chuàng)建庫及其簡單,而且因?yàn)橛玫娜硕啵S多元件都能找到現(xiàn)成的庫,這一點(diǎn)對使用者極為方便。應(yīng)搞清楚ic body,ic pins,input pin,output pin,analog pin,digital pin,power pin等區(qū)別。

2. 有了充足的庫之后,就可以在原理圖上畫圖了,按照datasheet和系統(tǒng)設(shè)計(jì)的要求,通過wire把相關(guān)元件連接起來。在相關(guān)的地方添加line和text注釋。

wire和line的區(qū)別在于,前者有電氣屬性,后者沒有。wire適用于連接相同網(wǎng)絡(luò),line適用于注釋圖形。這個時(shí)候,應(yīng)搞清一些基本概念,如:wire,line,bus,part,footprint,等等。

3. 做完這一步,我們就可以生成netlist了,這個netlist是原理圖與pcb之間的橋梁。原理圖是我們能認(rèn)知的形式,電腦要將其轉(zhuǎn)化為pcb,就必須將原理圖轉(zhuǎn)化它認(rèn)識的形式netlist,然后再處理、轉(zhuǎn)化為pcb。

4. 得到netlist,馬上畫pcb?別急,先做ERC先。ERC是電氣規(guī)則檢查的縮寫。它能對一些原理圖基本的設(shè)計(jì)錯誤進(jìn)行排查,如多個output接在一起等問題。(但是一定要仔細(xì)檢查自己的原理圖,不能過分依賴工具,畢竟工具并不能明白你的系統(tǒng),它只是純粹地根據(jù)一些基本規(guī)則排查。)

5. 從netlist得到了pcb,一堆密密麻麻的元件,和數(shù)不清的飛線是不是讓你嚇了一跳?呵呵,別急還得慢慢來。

6. 確定板框大小。在keepout區(qū)(或mechanic區(qū))畫個板框,這將限制了你布線的區(qū)域。需要根據(jù)需求好考慮板長,板寬(有時(shí),還得考慮板厚)。當(dāng)然了,疊層也得考慮好。(疊層的意思就是,板層有幾層,怎么應(yīng)用,比如板總共4層,頂層走信號,中間第一層鋪電源,中間第二層鋪地,底層走信號)。

PCB布局布線

先解釋一下前面的術(shù)語。post-command,例如我們要拷貝一個object(元件),我們要先選中這個object,然后按ctrl+C,然后按ctrl+V(copy命令發(fā)生在選中object之后)。

這種操作windows和protel都采用的這種方式。但是concept就是另外一種方式,我們叫做pre-command。同樣我們要拷貝一個東西,先按ctrl+C,然后再選中object,再在外面單擊(copy命令發(fā)生在選中object之前)。

1. 確定完板框之后,就該元件布局(擺放)了,布局這步極為關(guān)鍵。它往往決定了后期布線的難易。哪些元器件該擺正面,哪些元件該擺背面,都要有所考量。但是這些都是一個仁者見仁,智者見智的問題;

從不同角度考慮擺放位置都可以不一樣。其實(shí)自己畫了原理圖,明白所有元件功能,自然對元件擺放有清楚的認(rèn)識(如果讓一個不是畫原理圖的人來擺放元件,其結(jié)果往往會讓你大吃一驚。對于初入門的,注意模擬元件,數(shù)字元件的隔離,以及機(jī)械位置的擺放,同時(shí)注意電源的拓?fù)渚涂梢粤恕?/p>

2. 接下來就是布線。這與布局往往是互動的。有經(jīng)驗(yàn)的人往往在開始就能看出哪些地方能布線成功。如果有些地方難以布線還需要改動布局。對于fpga設(shè)計(jì)來說往往還要改動原理圖來使布線更加順暢。

布線和布局問題涉及的因素很多,對于高速數(shù)字部分,因?yàn)闋砍兜叫盘柾暾詥栴}而變得復(fù)雜,但往往這些問題又是難以定量或即使定量也難以計(jì)算的。所以,在信號頻率不是很高的情況下,應(yīng)以布通為第一原則。

3. OK了?別急,用DRC檢查檢查先,這是一定要檢查的。DRC對于布線完成覆蓋率以及規(guī)則違反的地方都會有所標(biāo)注,按照這個再一一的排查,修正。

4. 有些pcb還要加上敷銅(可能會導(dǎo)致成本增加),將出線部分做成淚滴(工廠也許會幫你加)。最后的pcb文件轉(zhuǎn)成gerber文件就可交付pcb生產(chǎn)了。(有些直接給pcb也成,工廠會幫你轉(zhuǎn)gerber)。

5. 要裝配pcb,準(zhǔn)備bom表吧,一般能直接從原理圖中導(dǎo)出。但是需要注意的是,原理圖中哪些部分元件該上,哪些部分元件不該上,要做到心理有數(shù)。對于小批量或研究板而言,用excel自己管理倒也方便(大公司往往要專業(yè)軟件來管理)。

而對于新手而言,第一個版本,不建議直接交給裝配工廠或焊接工廠將bom的料全部焊上,這樣不便于排查問題。最好的方法就是,根據(jù)bom表自己準(zhǔn)備好元件。等到板來了之后,一步步上元件、調(diào)試。

電路板調(diào)試

1. 拿到板第一步做什么,不要急急忙忙供電看功能,硬件調(diào)試不可能一步調(diào)試完成的。先拿萬用表看看關(guān)鍵網(wǎng)絡(luò)是否有不正常,主要是看電源與地之間有否短路(盡管生產(chǎn)廠商已經(jīng)幫你做過測試,這一步還是要自己親自看看,有時(shí)候看起來某些步驟挺繁瑣,但是可以節(jié)約你后面不少時(shí)間!)。

其實(shí)短路與否不光pcb有關(guān),在生產(chǎn)制作的任何一個環(huán)節(jié)可能導(dǎo)致這個問題,IO短路一般不會造成災(zāi)難性的后果,但是電源短路就......

2. 電源網(wǎng)絡(luò)沒短路?那么好,那就看看電源輸出是否是自己理想的值,對于初學(xué)者,調(diào)試的時(shí)候最好IC一件件芯片上,第一個要上的就是電源芯片

3. 電源網(wǎng)絡(luò)短路了?這個比較麻煩,不過要仔細(xì)看看自己原理圖是否有可能這樣的情況,同時(shí)結(jié)合割線的方法一步步排查倒底是什么地方短路了,是pcb的問題(一般比較爛的pcb廠就可能出現(xiàn)這種情況),還是裝配的問題,還是自己設(shè)計(jì)的問題。關(guān)于檢查短路還有一些技巧,這在今后登出......

4. 電源芯片沒有輸出?檢查檢查你的電源芯片輸入是否正常吧,還需要檢查的地方有使能信號,分壓電阻,反饋網(wǎng)絡(luò)......

5. 電源芯片輸出值不在預(yù)料范圍?如果超過很離譜,比如到了10%,那么看看分壓電阻先,這兩個分壓電阻一般要用1%的精度,這個你做到了沒有,同時(shí)看看反饋網(wǎng)絡(luò)吧,這也會影響你的輸出電源的范圍。

6. 電源輸出正常了,別高興,如果有條件的話,拿示波器看看吧,看看電源的輸出跳變是否正常。也就是抓取開電的瞬間,看看電源從無到有的情況(至于為什么要看著個,嘿嘿......專業(yè)人士還是要看的~)

電源設(shè)計(jì)

無疑電源設(shè)計(jì)是整個電路板最重要的一環(huán)。電源不穩(wěn)定,其他啥都別談。我想不用balabala述說它究竟有多么重要了。

在電源設(shè)計(jì)我們用得最多的場合是,從一個穩(wěn)定的“高”電壓得到一個穩(wěn)定的“低”電壓。這也就是經(jīng)常說的DC/DC,其中用得最多的電源穩(wěn)壓芯片有兩種,一種叫LDO(低壓差線性穩(wěn)壓器,我們后面說的線性穩(wěn)壓電源,也是指它)。

另一種叫PWM(脈寬調(diào)制開關(guān)電源,我們在本文也稱它開關(guān)電源)。我們常常聽到PWM的效率高,但是LDO的響應(yīng)快,這是為什么呢?別著急,先讓我們看看它們的原理。

下面會涉及一些理論知識,但是依然非常淺顯易懂,如果你不懂,嘿嘿,得檢查一下自己的基礎(chǔ)了。

一、線性穩(wěn)壓電源的工作原理

76b5e4fa-558c-11ed-a3b6-dac502259ad0.jpg

如圖是線性穩(wěn)壓電源內(nèi)部結(jié)構(gòu)的簡單示意圖。我們的目的是從高電壓Vs得到低電壓Vo。在圖中,Vo經(jīng)過兩個分壓電阻分壓得到V+,V+被送入放大器(我們把這個放大器叫做誤差放大器)的正端,而放大器的負(fù)端Vref是電源內(nèi)部的參考電平(這個參考電平是恒定的)。

放大器的輸出Va連接到MOSFET的柵極來控制MOSFET的阻抗。Va變大時(shí),MOSFET的阻抗變大;Va變小時(shí),MOSFET的阻抗變小。MOSFET上的壓降將是Vs-Vo。

現(xiàn)在我們來看Vo是怎么穩(wěn)定的,假設(shè)Vo變小,那么V+將變小,放大器的輸出Va也將變小,這將導(dǎo)致MOSFET的阻抗變小,這樣經(jīng)過同樣的電流,MOSFET的壓差將變小,于是將Vo上抬來抑制Vo的變小。

同理,Vo變大,V+變大,Va變大,MOSFET的阻抗變大,經(jīng)過同樣的電流,MOSFET的壓差變大,于是抑制Vo變大。

二、開關(guān)電源的工作原理

76cd6008-558c-11ed-a3b6-dac502259ad0.jpg

如上圖,為了從高電壓Vs得到Vo,開關(guān)電源采用了用一定占空比的方波Vg1,Vg2推動上下MOS管,Vg1和Vg2是反相的,Vg1為高,Vg2為低;上MOS管打開時(shí),下MOS管關(guān)閉;

下MOS管打開時(shí),上MOS管關(guān)閉。由此在L左端形成了一定占空比的方波電壓,電感L和電容C我們可以看作是低通濾波器,因此方波電壓經(jīng)過濾波后就得到了濾波后的穩(wěn)定電壓Vo。

Vo經(jīng)過R1、R2分壓后送入第一個放大器(誤差放大器)的負(fù)端V+,誤差放大器的輸出Va做為第二個放大器(PWM放大器)的正端,PWM放大器的輸出Vpwm是一個有一定占空比的方波,經(jīng)過門邏輯電路處理得到兩個反相的方波Vg1、Vg2來控制MOSFET的開關(guān)。

誤差放大器的正端Vref是一恒定的電壓,而PWM放大器的負(fù)端Vt是一個三角波信號,一旦Va比三角波大時(shí),Vpwm為高;

Va比三角波小時(shí),Vpwm為低,因此Va與三角波的關(guān)系,決定了方波信號Vpwm的占空比;Va高,占空比就低,Va低,占空比就高。經(jīng)過處理,Vg1與Vpwm同相,Vg2與Vpwm反相;最終L左端的方波電壓Vp與Vg1相同。如下圖

76e17c0a-558c-11ed-a3b6-dac502259ad0.jpg

當(dāng)Vo上升時(shí),V+將上升,Va下降,Vpwm占空比下降,經(jīng)過們邏輯之后,Vg1的占空比下降,Vg2的占空比上升,Vp占空比下降,這又導(dǎo)致Vo降低,于是Vo的上升將被抑制。反之亦然。

三、線性穩(wěn)壓電源和開關(guān)電源的比較

懂得了線性穩(wěn)壓電源和開關(guān)電源的工作原理之后,我們就可以明白為什么線性穩(wěn)壓電源有較小的噪聲,較快的瞬態(tài)響應(yīng),但是效率差;而開關(guān)電源噪聲較大,瞬態(tài)響應(yīng)較慢,但效率高了。

線性穩(wěn)壓電源內(nèi)部結(jié)構(gòu)簡單,反饋環(huán)路短,因此噪聲小,而且瞬態(tài)響應(yīng)快(當(dāng)輸出電壓變化時(shí),補(bǔ)償快)。但是因?yàn)檩斎牒洼敵龅膲翰钊柯湓诹薓OSFET上,所以它的效率低。因此,線性穩(wěn)壓一般用在小電流,對電壓精度要求高的應(yīng)用上。

而開關(guān)電源,內(nèi)部結(jié)構(gòu)復(fù)雜,影響輸出電壓噪聲性能的因數(shù)很多,且其反饋環(huán)路長,因此其噪聲性能低于線性穩(wěn)壓電源,且瞬態(tài)響應(yīng)慢。但是根據(jù)開關(guān)電源的結(jié)構(gòu),MOSFET處于完全開和完全關(guān)兩種狀態(tài),除了驅(qū)動MOSFET,和MOSFET自己內(nèi)阻消耗的能量之外,其他能量被全部用在了輸出(理論上L、C是不耗能量的,盡管實(shí)際并非如此,但這些消耗的能量很小)。

總而言之,要學(xué)好硬件電路設(shè)計(jì),首先要弄清楚項(xiàng)目需求,根據(jù)功能設(shè)計(jì)硬件框架,結(jié)合參考設(shè)計(jì),多借鑒別人的設(shè)計(jì)成果,復(fù)用到自己的硬件項(xiàng)目上面來。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 原理圖
    +關(guān)注

    關(guān)注

    1335

    文章

    6418

    瀏覽量

    243345
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4381

    文章

    23637

    瀏覽量

    417495
  • 穩(wěn)壓電源
    +關(guān)注

    關(guān)注

    61

    文章

    1434

    瀏覽量

    102128

原文標(biāo)題:硬件設(shè)計(jì)其實(shí)不難,掌握了下面5點(diǎn),你會發(fā)現(xiàn)學(xué)起來容易多了

文章出處:【微信號:電子Online,微信公眾號:電子Online】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    【深度解析】硬件電路設(shè)計(jì):如何確保嵌入式數(shù)據(jù)可靠性?

    嵌入式系統(tǒng)開發(fā)中,硬件電路設(shè)計(jì)是確保數(shù)據(jù)可靠性的關(guān)鍵環(huán)節(jié)。本期我們將重點(diǎn)探討硬件設(shè)計(jì)中的兩個重要方面:數(shù)據(jù)讀寫保護(hù)和掉電保護(hù)。硬件電路設(shè)計(jì)
    的頭像 發(fā)表于 07-30 11:35 ?380次閱讀
    【深度解析】<b class='flag-5'>硬件</b><b class='flag-5'>電路設(shè)計(jì)</b>:如何確保嵌入式數(shù)據(jù)可靠性?

    硬件設(shè)備的開機(jī)密鑰:電路設(shè)計(jì)深度解析

    開機(jī)電路設(shè)計(jì)如同為硬件設(shè)備編寫了一串“開機(jī)密鑰”,它通過復(fù)雜的信號傳遞與邏輯判斷,確保系統(tǒng)從斷電狀態(tài)到正常工作模式的平穩(wěn)過渡。這一設(shè)計(jì)的精妙程度,直接定義了設(shè)備的啟動效率與可靠性。 本文應(yīng)工程師朋友
    的頭像 發(fā)表于 06-23 16:08 ?356次閱讀
    <b class='flag-5'>硬件</b>設(shè)備的開機(jī)密鑰:<b class='flag-5'>電路設(shè)計(jì)</b>深度解析

    如何學(xué)好電路設(shè)計(jì)?(文末分享電路設(shè)計(jì)資料合集)

    學(xué)好電路設(shè)計(jì)硬件工程師的核心能力之一,需要系統(tǒng)的理論學(xué)習(xí)、實(shí)踐積累和持續(xù)迭代。通過以下路徑,結(jié)合至少3-5個完整項(xiàng)目經(jīng)驗(yàn),高效掌握電路設(shè)計(jì)技能;一、夯實(shí)基礎(chǔ)理論電路分析基礎(chǔ)掌握基爾霍
    的頭像 發(fā)表于 05-22 11:40 ?759次閱讀
    如何學(xué)好<b class='flag-5'>電路設(shè)計(jì)</b>?(文末分享<b class='flag-5'>電路設(shè)計(jì)</b>資料合集)

    學(xué)電路設(shè)計(jì)分享學(xué)習(xí)心得、技術(shù)疑問及實(shí)戰(zhàn)成果

    活動介紹:隨著物聯(lián)網(wǎng)、智能硬件等領(lǐng)域的快速發(fā)展,硬件開發(fā)與電路設(shè)計(jì)技能成為電子工程師和創(chuàng)客的核心競爭力。為幫助剛?cè)胄械碾娮有“住⒏咝4髮W(xué)生高效掌握從基礎(chǔ)理論到實(shí)戰(zhàn)應(yīng)用的能力,電子發(fā)燒友平臺推出學(xué)習(xí)
    的頭像 發(fā)表于 05-20 08:07 ?347次閱讀
    學(xué)<b class='flag-5'>電路設(shè)計(jì)</b>分享學(xué)習(xí)心得、技術(shù)疑問及實(shí)戰(zhàn)成果

    大規(guī)模硬件仿真系統(tǒng)的編譯挑戰(zhàn)

    引言隨著集成電路設(shè)計(jì)復(fù)雜度的不斷提升,硬件仿真系統(tǒng)在現(xiàn)代芯片設(shè)計(jì)流程中扮演著越來越重要的角色?;贔PGA(現(xiàn)場可編程門陣列)的商用硬件仿真系統(tǒng)因其靈活性、全自動化、高性能和可重構(gòu)性,
    的頭像 發(fā)表于 03-31 16:11 ?1081次閱讀
    大規(guī)模<b class='flag-5'>硬件</b>仿真系統(tǒng)的編譯挑戰(zhàn)

    跟著華為學(xué)硬件電路設(shè)計(jì),華為全套硬件電路設(shè)計(jì)學(xué)習(xí)資料都在這里了!

    ,[華為]模擬電路設(shè)計(jì)全冊,[華為]EMC資料,無線通訊技術(shù)(華為)。 資料涵蓋硬件開發(fā)的流程講解,硬件工程師個人成長指南,模擬電路設(shè)計(jì)
    發(fā)表于 03-25 13:59

    39個常用外圍硬件電路設(shè)計(jì)

    本文詳細(xì)介紹了39個常用外圍硬件電路設(shè)計(jì) 獲取完整文檔資料可下載附件哦?。。?!
    發(fā)表于 03-07 16:41

    推薦資料!硬件系統(tǒng)工程師寶典,工程師必備寶典

    硬件系統(tǒng)工程師寶典從實(shí)際電路設(shè)計(jì)入手,對硬件系統(tǒng)開發(fā)流程中的需求分析、概要設(shè)計(jì)、硬件開發(fā)平臺搭建、原理圖的詳細(xì)設(shè)計(jì)、PCB的詳細(xì)設(shè)計(jì)進(jìn)行綜合
    發(fā)表于 03-05 11:15

    數(shù)字電路設(shè)計(jì)中:前端與后端的差異解析

    。 ? 第一步:數(shù)字電路設(shè)計(jì)流程概覽 在數(shù)字電路設(shè)計(jì)中,通常會從功能需求入手,先用較高層次的“抽象模型”來描述設(shè)計(jì)目標(biāo),驗(yàn)證其邏輯和功能的正確性,接著將這些抽象的描述轉(zhuǎn)化為真實(shí)可制造的電路
    的頭像 發(fā)表于 02-12 10:09 ?1034次閱讀

    按照DAC5662 EVM給的電路設(shè)計(jì)電路連接FPGA,調(diào)試DAC5662時(shí)遇到的幾個疑問求解

    我按照DAC5662 EVM給的電路設(shè)計(jì)電路連接FPGA,在調(diào)試DAC5662的時(shí)候出現(xiàn)了幾個問題 1》DAC5662,的Exito, Bias_A, Bias_B管教去耦電容和非常重要,如果不
    發(fā)表于 01-02 07:58

    技術(shù)分享!蜂窩模組開機(jī)電路設(shè)計(jì)

    模組的上電開機(jī),是硬件設(shè)計(jì)調(diào)試的第一步。在前期設(shè)計(jì)階段,尤其要注意優(yōu)化外部電路設(shè)計(jì)(特別是電源部分)。 本文特別分享常見開機(jī)電路設(shè)計(jì)相關(guān)注意事項(xiàng)。適合大多數(shù)蜂窩模組,在實(shí)際開發(fā)中可靈活應(yīng)用。 一
    的頭像 發(fā)表于 12-17 18:05 ?1387次閱讀
    技術(shù)分享!蜂窩模組開機(jī)<b class='flag-5'>電路設(shè)計(jì)</b>

    硬件電路的設(shè)計(jì)思路

    一、硬件電路設(shè)計(jì)需求分析 任何產(chǎn)品項(xiàng)目立項(xiàng)之前,都會對產(chǎn)品進(jìn)行分析,明確產(chǎn)品定位及功能細(xì)分,在此基礎(chǔ)上進(jìn)行需求細(xì)化分類。最終形成需求列表,形成產(chǎn)品設(shè)計(jì)方案及任務(wù)劃分。 工程師在明確需求列表后,需要
    的頭像 發(fā)表于 11-26 09:23 ?2137次閱讀
    <b class='flag-5'>硬件</b><b class='flag-5'>電路</b>的設(shè)計(jì)思路

    硬件電路設(shè)計(jì)的思路介紹

    原理圖以及電子元件型號,如何查找移步:元件及其規(guī)格書的查找與理解。 2、沒有參考設(shè)計(jì),自主設(shè)計(jì) 1)確定設(shè)計(jì)目標(biāo):確定硬件電路設(shè)計(jì)的目標(biāo)和要求,例如性能、功耗、成本等方面。 1)選擇適合的芯片:根據(jù)設(shè)計(jì)目標(biāo)選擇適合的芯片,查找Data
    的頭像 發(fā)表于 11-24 11:02 ?1267次閱讀
    <b class='flag-5'>硬件</b><b class='flag-5'>電路設(shè)計(jì)</b>的思路介紹

    硬件電路設(shè)計(jì)的一般思路

    原理圖以及電子元件型號,如何查找移步:元件及其規(guī)格書的查找與理解。 2、沒有參考設(shè)計(jì),自主設(shè)計(jì) 1)確定設(shè)計(jì)目標(biāo):確定硬件電路設(shè)計(jì)的目標(biāo)和要求,例如性能、功耗、成本等方面。 1)選擇適合的芯片:根據(jù)設(shè)計(jì)目標(biāo)選擇適合的芯片,查找Data
    的頭像 發(fā)表于 11-21 11:39 ?1016次閱讀
    <b class='flag-5'>硬件</b><b class='flag-5'>電路設(shè)計(jì)</b>的一般思路

    ASIC集成電路設(shè)計(jì)流程

    ASIC(Application Specific Integrated Circuit)即專用集成電路,是指應(yīng)特定用戶要求和特定電子系統(tǒng)的需要而設(shè)計(jì)、制造的集成電路。ASIC集成電路設(shè)計(jì)流程
    的頭像 發(fā)表于 11-20 14:59 ?2802次閱讀