chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

簡化日益定制的RISC-V處理器的設計驗證

星星科技指導員 ? 來源:嵌入式計算設計 ? 作者:Brandon Lewis,Saumi ? 2022-11-18 16:33 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

作者:Brandon Lewis,Saumitra Jagdale

RISC-V被稱為開放標準指令集架構(gòu)(ISA),其基本指令已被凍結(jié)以最大程度地降低復雜性。但最近,它添加了廣泛的自定義擴展和增強功能,使其在構(gòu)建特定應用的系統(tǒng)的SoC設計人員中越來越受歡迎。

這些架構(gòu)中采用的定制功能通常通過硬件/軟件協(xié)同設計策略得到增強,該策略優(yōu)化軟件以最大限度地提高RISC-V處理器IP的專用功能。

但是,無論系統(tǒng)是否在硬件/軟件協(xié)同設計環(huán)境中開發(fā),構(gòu)建穩(wěn)定的SoC設計和驗證流程的過程仍然涉及大量的設置和耗時的手動更改。研究估計,SoC 驗證消耗了 SoC 設計總時間和成本的 50-80%,而且使用 RISC-V 處理器的驗證工程師Arm SoC 有更多的工作,因為 CPU 本身以及任何定制也必須進行驗證。

“開源IP的日益普及也有助于團隊的增長,作為SoC項目初始階段的傳入質(zhì)量檢查,”硬件設計驗證,RISC-V處理器模型和軟件仿真虛擬原型提供商Imperas最近的一份聲明中寫道。“此外,修改或擴展基本核心功能的設計選項將從一開始就取決于有效的設計驗證框架。

圍繞可定制的RISC-V IP規(guī)范化驗證

事實上,隨著RISC-V的成熟,越來越多的設計團隊選擇“修改或擴展基本核心功能”,以至于RISC-V基金會組織了特殊興趣小組,為目標用例規(guī)范擴展功能集。這些工作組可以在下圖的左側(cè)看到,自該表在春季發(fā)布以來,其中許多工作組已從待定狀態(tài)轉(zhuǎn)變?yōu)榛顒訝顟B(tài)。

poYBAGN3Q3OAMnmKAAGk_KS-uM4781.png

作為回應,ImperasDV工具正在尋求通過與當前UVM SystemVerilog技術(shù)兼容的“黃金參考模型”來簡化RISC-V SoC設計驗證過程。它具有具有鎖步比較設計驗證方法的環(huán)境,允許在Verilog或SystemVerilog中編程的被測器件(DUT)運行和構(gòu)建裝配級程序。這有助于解決異步事件,從而在發(fā)現(xiàn)錯誤時減少調(diào)試分析時間。

該工具的主要組件是:

指令測試生成器

RTL 被測器子系統(tǒng)

功能覆蓋率測量

測試臺/線束

因佩拉斯DV子系統(tǒng)

該工具的信封可容納整個 RISC-V ISA,包括特權(quán)操作模式,并與最新的 Vector、DSP/SIMD、Bitmanip 和加密(標量)擴展兼容。從架構(gòu)的角度來看,ImperasDV提供了一個支持RISC-V驗證接口(RVVI)標準的驗證環(huán)境。這簡化了客戶 RTL、參考模型和測試平臺之間的集成。

如前所述,該集成有助于復雜超標量管道的鎖步和比較驗證,并且該平臺可以容納多個硬件線程和無序的完整指令。Imperas的黃金參考模型確保平臺評估的操作數(shù)據(jù)正確執(zhí)行,即使是跨不同版本,這要歸功于對特定修訂的可配置版本控制支持。

開源協(xié)同設計現(xiàn)在開始

ImperasDV RISC-V驗證工具鏈已被許多半導體行業(yè)領(lǐng)先的RISC-V供應商采用,其中一些供應商已經(jīng)擁有工作硅原型,目前正在研究第二代設計。其中包括Codasip,EM Microelectronics(Swatch),NSITEXE(Denso),Nvidia Networking (Mellanox),OpenHW Group,MIPS Technology,Seagate Technology,Silicon Labs和Valtrix Systems,以及其他尚未公開的公司。

當然,我們還沒有解決硬件/軟件協(xié)同設計等式的另一面:嵌入式軟件開發(fā)。在這里,Imperas還通過建模和仿真解決方案加快設計周期,只有這些解決方案基于開源開放虛擬平臺(OVP)模型。

該公司的riscvOVPsim指令集模擬器(ISS)允許以高達1,000 MIPS的速度開發(fā)和調(diào)試針對RISC-V處理器目標的代碼。它利用Imperas的OVP快速處理器模型庫來提供指令精確的單核RISC-V配置和變體,甚至被RISC-V基金會的合規(guī)性框架和測試套件使用。

最重要的是,riscvOVPsim可以從GitHub免費下載,并且可以在www.ovpworld.org/riscvOVPsimPlus 找到包含新RISC-V矢量擴展的增強測試套件。

riscvOVPsim 的可用升級包括虛擬平臺開發(fā)和仿真、多核軟件開發(fā)、可擴展平臺套件以及多處理器主機 (MPonMP) 加速軟件上的 QuantumLeap 多處理器目標。

Imperas產(chǎn)品組合以及來自快速發(fā)展的RISC-V生態(tài)系統(tǒng)的其他工具,足以讓您立即開始自己的開放式處理器設計。

審核編輯:郭婷

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    20329

    瀏覽量

    254804
  • RISC-V
    +關(guān)注

    關(guān)注

    49

    文章

    2944

    瀏覽量

    53531
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    新思科技ImperasDV解決方案讓RISC-V處理器驗證效率翻倍

    由于 RISC-V 是一個開放性的 ISA,它允許任何開發(fā)者自由設計和擴展定制處理器。基于 RISC-V處理器必須保持與不斷增長的支持工
    的頭像 發(fā)表于 03-25 13:56 ?330次閱讀

    新思科技VC Formal解決方案在RISC-V驗證中的應用

    ——地球上人均 6 顆。從“RISC-V 將無處不在”到“RISC-V,就現(xiàn)在”,RISC-V 已幾乎覆蓋所有應用。當前,RISC-V 已成功躋身世界主流
    的頭像 發(fā)表于 02-24 16:38 ?785次閱讀

    重磅合作!Quintauris 聯(lián)手 SiFive,加速 RISC-V 在嵌入式與 AI 領(lǐng)域落地

    之后,要打造的是高可靠性、高能效還支持可擴展的 RISC-V 設計方案。而且合作的核心目標特別明確: 讓 RISC-V 處理器在嵌入式、物聯(lián)網(wǎng)、AI 系統(tǒng)里更快普及; 用集成式 IP 和軟件平臺
    發(fā)表于 12-18 12:01

    Andes晶心科技推出全新32位RISC-V處理器D23-SE

    Andes晶心科技為高效能、低功耗32/64位元RISC-V處理器的領(lǐng)先供應商,今日宣布推出全新D23-SE核心。這款處理器體積小巧且具備功能安全設計,專為功能車用安全應用打造。 D23-SE 以
    的頭像 發(fā)表于 12-17 10:51 ?2038次閱讀

    直播預約 |開源芯片系列講座第30期:“一生一芯”計劃——從零開始設計自己的RISC-V處理器芯片

    鷺島論壇開源芯片系列講座第30期「“一生一芯”計劃從零開始設計自己的RISC-V處理器芯片」11月17日(周三)20:00精彩開播期待與您云相聚,共襄學術(shù)盛宴!|直播信息報告題目“一生一芯”計劃
    的頭像 發(fā)表于 11-10 12:03 ?1118次閱讀
    直播預約 |開源芯片系列講座第30期:“一生一芯”計劃——從零開始設計自己的<b class='flag-5'>RISC-V</b><b class='flag-5'>處理器</b>芯片

    為什么RISC-V是嵌入式應用的最佳選擇

    最近RISC-V基金會在社交媒體上發(fā)文,文章說物聯(lián)網(wǎng)和嵌入式系統(tǒng)正在迅速發(fā)展,需要更高的計算性能、更低的功耗和人工智能。RISC-V是為未來而建的,包括超高效的MCU到高性能應用處理器,RIS
    的頭像 發(fā)表于 11-07 10:09 ?1814次閱讀

    基于E203 RISC-V的音頻信號處理系統(tǒng) -協(xié)處理器的乘累加過程

    協(xié)處理器簡介 RISC-V具有很高的可擴展性,既預留出了指令編碼空間,也提供了預定義的Custom指令;RISC-V的標準指令集僅使用了少部分指令編碼空間,更多的指令編碼空間被預留給用戶進行擴展
    發(fā)表于 10-28 06:18

    提高RISC-V在Drystone測試中得分的方法

    Drystone 是一種常用的計算機性能基準測試,主要用來測量整數(shù)(非浮點)計算性能。 影響 RISC-V 在 Drystone 測試中得分的因素主要有以下幾個: 處理器核心設計:處理器核心
    發(fā)表于 10-21 13:58

    利用事務級加速實現(xiàn)高速、高質(zhì)量的RISC-V驗證

    引言RISC-V架構(gòu)以其開放性和高度可定制的特性,正在重塑處理器設計格局。然而,這種靈活性也帶來了顯著的驗證挑戰(zhàn),使其驗證復雜度遠超傳統(tǒng)固定
    的頭像 發(fā)表于 09-18 10:08 ?2245次閱讀
    利用事務級加速實現(xiàn)高速、高質(zhì)量的<b class='flag-5'>RISC-V</b><b class='flag-5'>驗證</b>

    明晚開播 |開源芯片系列講座第28期:高性能RISC-V處理器芯片

    鷺島論壇開源芯片系列講座第28期「高性能RISC-V處理器芯片」明晚(30日)20:00精彩開播期待與您云相聚,共襄學術(shù)盛宴!|直播信息報告題目高性能RISC-V處理器芯片報告簡介
    的頭像 發(fā)表于 07-29 17:02 ?1508次閱讀
    明晚開播 |開源芯片系列講座第28期:高性能<b class='flag-5'>RISC-V</b>微<b class='flag-5'>處理器</b>芯片

    直播預約 |開源芯片系列講座第28期:高性能RISC-V處理器芯片

    鷺島論壇開源芯片系列講座第28期「高性能RISC-V處理器芯片」7月30日(周三)20:00精彩開播期待與您云相聚,共襄學術(shù)盛宴!|直播信息報告題目高性能RISC-V處理器芯片報告
    的頭像 發(fā)表于 07-14 17:34 ?1438次閱讀
    直播預約 |開源芯片系列講座第28期:高性能<b class='flag-5'>RISC-V</b>微<b class='flag-5'>處理器</b>芯片

    RISC-V和ARM有何區(qū)別?

    在微處理器架構(gòu)領(lǐng)域,ARM與RISC-V是兩個備受關(guān)注的體系。ZLG致遠電子在推出ARM核心版后,又推出了基于RISC-V的MR6450核心版,這引發(fā)了人們對這兩種架構(gòu)差異的深入探討。ARM
    的頭像 發(fā)表于 06-24 11:38 ?2228次閱讀
    <b class='flag-5'>RISC-V</b>和ARM有何區(qū)別?

    HPM5E31IGN單核 32 位 RISC-V 處理器

    HPM5E31IGN單核 32 位 RISC-V 處理器在當今嵌入式系統(tǒng)領(lǐng)域,RISC-V架構(gòu)正以開源、靈活和高性價比的優(yōu)勢快速崛起。HPM5E31IGN作為先楫半導體的一款單核32位RISC
    發(fā)表于 05-29 09:23

    HXS320F28027數(shù)字信號處理器(32位RISC-V DSP)

    HXS320F28027數(shù)字信號處理器(32位RISC-V DSP)HXS320F28027是中科昊芯(Haawking)基于自主研發(fā)的H28x內(nèi)核推出的32位定點RISC-V DSP架構(gòu)數(shù)字信號
    發(fā)表于 05-21 10:21

    Condor使用Cadence托管云服務開發(fā)高性能RISC-V處理器

    Condor 是一家美國初創(chuàng)企業(yè),致力于開發(fā)高性能 RISC-V處理器。公司的目標是通過創(chuàng)新技術(shù)徹底革新整個行業(yè),打破高性能計算的極限。
    的頭像 發(fā)表于 05-08 09:03 ?1299次閱讀