chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

時(shí)鐘門控的作用

中科院半導(dǎo)體所 ? 來源:EETOP ? 作者:allaboutcircuits ? 2022-12-12 11:06 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

什么是時(shí)鐘門控?

有幾個(gè)因素會(huì)影響電路的功耗。邏輯門具有靜態(tài)或泄漏功率,只要對其施加電壓,該功率大致恒定,并且它們具有由切換電線產(chǎn)生的動(dòng)態(tài)或開關(guān)功率。Flip-flop觸發(fā)器非常耗電,大約占總功率的 20%。時(shí)鐘消耗的可能更多,可能約為 40%!全局時(shí)鐘無處不在,而且每個(gè)周期都會(huì)切換兩次。正如我們將看到的,時(shí)鐘門控避免了在不需要時(shí)鐘脈沖時(shí)切換時(shí)鐘。這減少了時(shí)鐘分配和觸發(fā)器的功耗,甚至可以減少邏輯門的動(dòng)態(tài)功耗。

即使在繁忙的電路中,當(dāng)你仔細(xì)觀察時(shí),大多數(shù)邏輯電路大部分時(shí)間都沒有做有意義的工作。例如,在這個(gè)WARP-V CPU核心的跟蹤中,CPU幾乎每個(gè)周期都在執(zhí)行指令。但計(jì)算分支目標(biāo)的邏輯并不繁忙。它只需要用于分支指令。而浮點(diǎn)邏輯只需要用于浮點(diǎn)指令,等等。在下面的跟蹤波形中,大多數(shù)信號值是灰色的,表明它們沒有被使用。

637dc448-77ab-11ed-8abf-dac502259ad0.png

顯示時(shí)鐘門控的 CPU 波形

如前所述,將時(shí)鐘信號驅(qū)動(dòng)到觸發(fā)器會(huì)消耗總功率的很大一部分,因此觸發(fā)器可以將其輸入值傳播到其輸出以用于下一個(gè)執(zhí)行周期。如果這些觸發(fā)器的大部分輸入信號都是無意義的,那么就沒有必要傳播它們浪費(fèi)大量的功耗。

時(shí)鐘門控切斷了不需要的時(shí)鐘脈沖。(電路也可能被設(shè)計(jì)成依賴于沒有時(shí)鐘,但我們不要把事情和這種情況混淆)。下面的電路顯示了兩個(gè)時(shí)鐘門控塊(藍(lán)色),它們切斷了不需要的時(shí)鐘脈沖,只在進(jìn)行有意義的計(jì)算時(shí)才剛打開時(shí)鐘脈沖。

63be4536-77ab-11ed-8abf-dac502259ad0.png

時(shí)鐘門控圖示

除了減少時(shí)鐘分配和觸發(fā)器功耗外,時(shí)鐘門控還可以保證觸發(fā)器輸出在沒有時(shí)鐘脈沖時(shí)不會(huì)擺動(dòng)。這降低了下游動(dòng)態(tài)功耗??傊?,與非門控電路相比,時(shí)鐘門控可以節(jié)省相當(dāng)多的功率。

實(shí)施時(shí)鐘門控

時(shí)鐘門控的一個(gè)先決條件是知道什么時(shí)候信號有意義,什么時(shí)候沒有意義。這是事務(wù)級Verilog模型中固有的高級感知的一些方面。一個(gè) "事務(wù) "的邏輯是在表明其有效性的條件下表達(dá)的。因?yàn)橐粋€(gè)單一的條件可以應(yīng)用到事務(wù)所遵循的路徑上的所有邏輯,所以應(yīng)用有效性的開銷是最小的。

有效性不僅僅是關(guān)于時(shí)鐘門控??梢哉f,它有助于是否有意義。例如,前面的CPU波形是來自TL-Verilog模型。調(diào)試變得更容易了,因?yàn)槲覀円呀?jīng)自動(dòng)過濾掉了大部分的信號值,將它們識別為無意義的。我們知道它們是無意義的,因?yàn)樽詣?dòng)檢查確保這些值不會(huì)被有意義的計(jì)算所消耗。

從一開始就有時(shí)鐘門控的全部意義可能并不明顯。我從來沒有參與過一個(gè)達(dá)到時(shí)鐘門控目標(biāo)的項(xiàng)目。我們總是帶著大量的機(jī)會(huì)去做芯片。這是因?yàn)槭‰娍偸亲詈笠獙?shí)現(xiàn)的事情。功能必須是第一位的。沒有它,驗(yàn)證就不能取得進(jìn)展。邏輯設(shè)計(jì)人員在完成他們積壓的功能錯(cuò)誤之前,不能給予時(shí)鐘門控任何真正的關(guān)注,而這要到結(jié)束時(shí)才會(huì)考慮。在這一點(diǎn)上,許多單元已經(jīng)成功實(shí)現(xiàn)了沒有完全的時(shí)鐘門控。該項(xiàng)目無疑已經(jīng)落后于計(jì)劃,而增加時(shí)鐘門控將需要重新實(shí)施,包括需要解決新的時(shí)序和芯片面積壓力。更糟糕的是,它將帶來全新的功能錯(cuò)誤。因此,我們只能說,如果從一開始就將時(shí)鐘門控納入模型,則不需要任何附加成本。

結(jié)論

功耗現(xiàn)在是第一階設(shè)計(jì)約束,而時(shí)鐘門控是整個(gè)功率策略的重要組成部分。寄存器傳輸級的建模并不適合成功使用時(shí)鐘門控。事務(wù)級設(shè)計(jì)可以從一開始就設(shè)置時(shí)鐘門控,對項(xiàng)目進(jìn)度產(chǎn)生積極的影響,如果您計(jì)劃生產(chǎn)具有競爭力的芯片,那么從一開始就采用穩(wěn)健的時(shí)鐘門控方法非常重要。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • cpu
    cpu
    +關(guān)注

    關(guān)注

    68

    文章

    11213

    瀏覽量

    222763
  • 觸發(fā)器
    +關(guān)注

    關(guān)注

    14

    文章

    2050

    瀏覽量

    63021
  • 時(shí)鐘門控
    +關(guān)注

    關(guān)注

    0

    文章

    8

    瀏覽量

    7034

原文標(biāo)題:時(shí)鐘門控的作用

文章出處:【微信號:bdtdsj,微信公眾號:中科院半導(dǎo)體所】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    XOR自門控時(shí)鐘門控的不同之處

    時(shí)鐘XOR自門控(Self Gating)基本思路和時(shí)鐘門控類似,都是當(dāng)寄存器中的數(shù)據(jù)保持不變時(shí),通過關(guān)閉某些寄存器的時(shí)鐘信號來降低設(shè)計(jì)的動(dòng)
    的頭像 發(fā)表于 01-02 11:34 ?3013次閱讀
    XOR自<b class='flag-5'>門控</b>與<b class='flag-5'>時(shí)鐘</b><b class='flag-5'>門控</b>的不同之處

    fpga門控時(shí)鐘問題

    我在一個(gè)圖像項(xiàng)目里用來很多的門控時(shí)鐘來產(chǎn)生需要的時(shí)序波形,這樣程序很不穩(wěn)定,圖像晃動(dòng)很大,我猜想是不是因?yàn)?b class='flag-5'>門控時(shí)鐘太多,程序不穩(wěn)定,但是又沒有方法替代
    發(fā)表于 10-28 22:39

    什么是門控時(shí)鐘

    什么是門控時(shí)鐘?
    發(fā)表于 11-05 07:26

    什么是時(shí)鐘門控?如何去實(shí)線時(shí)鐘門控的設(shè)計(jì)呢

    什么是時(shí)鐘門控?有幾個(gè)因素會(huì)影響電路的功耗。邏輯門具有靜態(tài)或泄漏功率,只要對其施加電壓,該功率大致恒定,并且它們具有由切換電線產(chǎn)生的動(dòng)態(tài)或開關(guān)功率。Flip-flop觸發(fā)器非常耗電,大約占總功率
    發(fā)表于 12-19 17:09

    基于門控時(shí)鐘的CMOS電路低功耗設(shè)計(jì)

    闡述了如何運(yùn)用門控時(shí)鐘來進(jìn)行CMOS電路的低功耗設(shè)計(jì)。分析了門控時(shí)鐘的實(shí)現(xiàn)方式,如何借助EDA工具在設(shè)計(jì)中使用門控
    發(fā)表于 11-19 11:49 ?23次下載

    基于門控時(shí)鐘的低功耗電路設(shè)計(jì)方案

    在眾多低功耗技術(shù)中,門控時(shí)鐘對翻轉(zhuǎn)功耗和內(nèi)部功耗的抑制作用最強(qiáng)。本文主要講述門控時(shí)鐘技術(shù)的具體實(shí)現(xiàn)。另外,基于高閾值單元具有較低的功耗,設(shè)計(jì)
    發(fā)表于 02-21 09:31 ?3938次閱讀
    基于<b class='flag-5'>門控</b><b class='flag-5'>時(shí)鐘</b>的低功耗電路設(shè)計(jì)方案

    門控時(shí)鐘時(shí)鐘偏移研究

    所謂門控時(shí)鐘就是指連接到觸發(fā)器時(shí)鐘端的時(shí)鐘來自于組合邏輯;凡是組合邏輯在布局布線之后肯定會(huì)產(chǎn)生毛刺,而如果采用這種有毛刺的信號來作為時(shí)鐘使用
    發(fā)表于 09-07 16:11 ?35次下載
    <b class='flag-5'>門控</b><b class='flag-5'>時(shí)鐘</b>與<b class='flag-5'>時(shí)鐘</b>偏移研究

    門控時(shí)鐘

    門控時(shí)鐘的資料,關(guān)于FPGA方面的資料。有需要的可以看看
    發(fā)表于 05-10 16:31 ?11次下載

    通常有兩種不同的時(shí)鐘門控實(shí)現(xiàn)技術(shù)

    時(shí)鐘門控(Clock Gating)是一種在數(shù)字IC設(shè)計(jì)中某些部分不需要時(shí)關(guān)閉時(shí)鐘的技術(shù)。這里的“部分”可以是單個(gè)寄存器、模塊、子系統(tǒng)甚至整個(gè)SoC。 為什么需要時(shí)鐘
    的頭像 發(fā)表于 06-13 16:48 ?3129次閱讀

    什么是門控時(shí)鐘 門控時(shí)鐘降低功耗的原理

    門控時(shí)鐘的設(shè)計(jì)初衷是實(shí)現(xiàn)FPGA的低功耗設(shè)計(jì),本文從什么是門控時(shí)鐘、門控時(shí)鐘實(shí)現(xiàn)低功耗的原理、推
    的頭像 發(fā)表于 09-23 16:44 ?1.5w次閱讀
    什么是<b class='flag-5'>門控</b><b class='flag-5'>時(shí)鐘</b> <b class='flag-5'>門控</b><b class='flag-5'>時(shí)鐘</b>降低功耗的原理

    門控時(shí)鐘實(shí)現(xiàn)低功耗的原理

    只有當(dāng)FPGA工程需要大量降低功耗時(shí)才有必要引入門控時(shí)鐘,若必須引入門控時(shí)鐘,則推薦使用基于寄存器的門控
    的頭像 發(fā)表于 07-03 15:32 ?2969次閱讀

    什么是門控時(shí)鐘?如何生成門控時(shí)鐘

    由于門控時(shí)鐘邏輯具有一定的開銷,因此數(shù)據(jù)寬度過小不適合做clockgating。一般情況下,數(shù)據(jù)寬度大于8比特時(shí)建議采用門控時(shí)鐘
    發(fā)表于 12-05 12:28 ?3834次閱讀

    FPGA原型平臺門控時(shí)鐘自動(dòng)轉(zhuǎn)換

    現(xiàn)代FPGA綜合工具會(huì)自動(dòng)執(zhí)行門控時(shí)鐘轉(zhuǎn)換,而無需更改RTL代碼中的設(shè)計(jì),然而,我們可能需要適當(dāng)?shù)厥謩?dòng)指導(dǎo)綜合工具執(zhí)行門控時(shí)鐘變換。
    的頭像 發(fā)表于 05-23 17:38 ?2665次閱讀
    FPGA原型平臺<b class='flag-5'>門控</b><b class='flag-5'>時(shí)鐘</b>自動(dòng)轉(zhuǎn)換

    門控時(shí)鐘檢查(clock gating check)的理解和設(shè)計(jì)應(yīng)用

    通過門控方式不同,一個(gè)門控時(shí)鐘通??梢苑譃橄旅婊悾?/div>
    的頭像 發(fā)表于 06-19 16:49 ?6029次閱讀
    <b class='flag-5'>門控</b><b class='flag-5'>時(shí)鐘</b>檢查(clock gating check)的理解和設(shè)計(jì)應(yīng)用

    為什么需要時(shí)鐘門控?時(shí)鐘門控終極指南

    時(shí)鐘門控(Clock Gating)** 是一種在數(shù)字IC設(shè)計(jì)中某些部分不需要時(shí)關(guān)閉時(shí)鐘的技術(shù)。這里的“部分”可以是單個(gè)寄存器、模塊、子系統(tǒng)甚至整個(gè)SoC。
    的頭像 發(fā)表于 06-29 15:58 ?3151次閱讀
    為什么需要<b class='flag-5'>時(shí)鐘</b><b class='flag-5'>門控</b>?<b class='flag-5'>時(shí)鐘</b><b class='flag-5'>門控</b>終極指南