chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

寄生電感的優(yōu)化

江師大電信小希 ? 來源:江師大電信小希 ? 作者:江師大電信小希 ? 2022-12-28 18:05 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在實際電路中,寄生電感最主要的來源是PCB上的走線以及過孔,PCB板上的走線長度越長,過孔的深度越大,寄生電感就越大。

輸入端走線優(yōu)化

要減少通電瞬間,寄生電感對輸入電容上電壓的影響,就需要降低電路中寄生電感的感值,最有效的方法就是減少從電路輸入端到輸入電容的走線長度,當從輸入端到輸入電容之間必須使用過孔時,我們可以選擇厚度較薄的PCB板,減少過孔的深度,同時多打過孔,使寄生電感并聯從而降低輸入端到電容之間的電感值。

另外在對電路通電前,要預先檢查輸入電容上的電壓是否有異常的高壓,如果發(fā)現電壓過高則需要繼續(xù)通過上面的方法進行優(yōu)化。

芯片端的電路走線優(yōu)化

從之前LP6451的分析中可以看到,寄生電感LG1和LG2產生的感應電壓對Buck控制芯片的影響最大,因此在實際電路中,我們希望LG1和LG2越小越好,這也就是我們常說的,輸入電容要盡可能的靠近控制芯片,并且從輸入電容到芯片相應引腳之間的走線最好在同一層,而且越短越好的原因。圖1是LP6451的建議走線圖,輸入電容CIN需要盡可能的靠近芯片的VIN和GND引腳。

pYYBAGOsFP2APMiUAABHQgS-Ouw305.png

圖1:建議Layout 打線圖

poYBAGOsFP6AbtdEAAEXy3lScQk666.png

圖2:LP6451 Layout 布線圖

而圖2為LP6451 Demo Board的實際Layout的走線圖,其中輸入電容C2和C3(即圖1中的CIN)盡量靠近控制芯片LP6451,輸入電容的正極和地線也都采用鋪銅的方式在TOP層分別與芯片的VIN和GND引腳連接,這樣能盡可以的減少寄生電感,從而降低寄生電感對電路的影響。

pYYBAGOsFP-ATBFoAADnnhOkHkE832.png

圖3:LP6451 工作波形

圖3為LP6451 Demo Board的實際工作波形,輸入電壓為12VDC,輸出負載為5V/3A,采用優(yōu)化的Layout走線圖后,Demo Board在滿載工作時測試LP6451的SW引腳,從波形上看沒有任何毛刺,電路工作狀態(tài)十分良好。

總結

這里我們介紹了開關電源電路中,寄生電感的來源,與哪些因素有關,寄生電感對電路的影響以及如何采用優(yōu)化Layout的方法來降低電路中寄生電感。因為寄生電感并不(找元器件現貨上唯樣商城)是工程師們在開發(fā)電源時專門設計的,所以很多時候寄生電感造成的不良影響往往就被忽略了,希望通過這三期文章介紹,能讓大家對寄生電感有更多更深入的認識,在設計電源的初期就能引起重視,做到防患于未然。

審核編輯黃昊宇

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯系本站處理。 舉報投訴
  • 芯片
    +關注

    關注

    462

    文章

    53501

    瀏覽量

    458615
  • 電感
    +關注

    關注

    54

    文章

    6237

    瀏覽量

    105922
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    信維陶瓷電阻高頻特性表現如何?

    為詳細分析: 一、低寄生參數特性 信維陶瓷電阻通過優(yōu)化材料與結構設計,顯著降低了高頻下的寄生電感和電容: 寄生
    的頭像 發(fā)表于 11-14 15:48 ?175次閱讀
    信維陶瓷電阻高頻特性表現如何?

    同惠TH2830高頻LCR測試儀精度優(yōu)化技巧

    優(yōu)化:從源頭減少誤差 1. 選用高精度測試夾具 高頻測試時,寄生參數影響顯著。優(yōu)先選擇四端開爾文(4TOS)夾具,通過獨立電流/電壓路徑消除線纜及接觸電阻。對于1MHz以上場景,建議使用低寄生
    的頭像 發(fā)表于 11-13 11:40 ?97次閱讀
    同惠TH2830高頻LCR測試儀精度<b class='flag-5'>優(yōu)化</b>技巧

    順絡LQH32MN系列電感的溫升問題如何優(yōu)化?

    優(yōu)化順絡LQH32MN系列電感的溫升問題,可從材料選擇、結構優(yōu)化、散熱設計、電路設計及監(jiān)測保護等方面入手,以下是具體分析: ? 1、材料選擇 :選擇低電阻、低損耗的優(yōu)質材料,如鐵氧體、軟磁材料等
    的頭像 發(fā)表于 09-26 16:15 ?522次閱讀

    TI 《Analog Design Journal》(2025年第1期)# 高性能電源保護、信號鏈優(yōu)化和電能計量系統的設計挑戰(zhàn)

    SMDJ12A)滿足鉗位電壓與功率要求。 PCB布局需最小化寄生電感,確保保護器件靠近目標器件。 ? 能源計量中的隔離電流感測信號鏈優(yōu)化 目標 :在滿足精度要求的前提下,降低系統成本。 傳感器對比 : 類型
    發(fā)表于 08-19 17:02

    如何優(yōu)化可編程電源控制環(huán)路參數?

    布局影響:寄生電感(如走線電感)可能導致環(huán)路振蕩,需優(yōu)化布局(如縮短補償網絡走線、增加地平面)。 測試方法準確性:頻率響應分析時,注入信號幅值需足夠?。ㄈ?0mV),避免影響電源正常工
    發(fā)表于 07-02 15:56

    一文帶你了解線路寄生電感對開關器件的影響及解決方案

    寄生電感引發(fā)的過電壓、振蕩和損耗問題日益突顯。一、線路寄生電感在電路布局中,導線并非理想的無感導體。電流通過導線時,導線周圍會產生磁場,磁場變化又會在導線中產生感
    的頭像 發(fā)表于 07-02 11:35 ?1472次閱讀
    一文帶你了解線路<b class='flag-5'>寄生</b><b class='flag-5'>電感</b>對開關器件的影響及解決方案

    電源功率器件篇:線路寄生電感對開關器件的影響

    影響,會嚴重影響電源系統的性能和可靠性。在實際應用中,我們需要通過優(yōu)化電路布局、采用去耦電容與緩沖電路以及選擇合適的開關器件等措施來有效降低線路寄生電感帶來的不利影響。 森木磊石 PPEC inside
    發(fā)表于 07-02 11:22

    KiCad-Parasitics:KiCad 寄生參數分析插件

    工具便會計算出這兩點之間的直流電阻,同時還會估算出這段走線的寄生電感。 在未來的版本中,插件還將支持計算走線對地平面(ground plane)的寄生電容。 安裝方式 打開插件內容管理器: 沒有魔法的同學可以使用華秋國內鏡像倉庫
    的頭像 發(fā)表于 06-25 11:14 ?1742次閱讀
    KiCad-Parasitics:KiCad <b class='flag-5'>寄生</b>參數分析插件

    【干貨分享】電源功率器件篇:變壓器寄生電容對高壓充電機輸出功率影響

    效率、增加無功功率,致使輸出功率不穩(wěn)定。在實際應用中,我們需要通過優(yōu)化變壓器設計、補償無功功率以及增加功率穩(wěn)定控制來有效降低寄生電容帶來的不利影響。 森木磊石 PPEC inside 數字電源
    發(fā)表于 05-30 11:31

    共模電感(扼流圈)選型

    電路板上的寄生電容或者雜散電容又或者寄生電感等來和大地相連。差模信號是指兩根線直接的信號差值也可以稱之為電視差。假設有兩個信號V1、V2共模信號就為(V1+V2)/2差模信號就為:對于V1
    發(fā)表于 04-25 16:56

    SiC MOSFET 開關模塊RC緩沖吸收電路的參數優(yōu)化設計

    (高一個數量級),在開關模塊關斷瞬間,由母排寄生電感和開關模塊寄生電容引起的關斷尖峰電壓更高。關斷過電壓不僅給開關模塊帶來更大的電壓應力,縮短模塊工作壽命,而且會給系統帶來更大的損耗以及更嚴重的電磁干擾
    發(fā)表于 04-23 11:25

    減少PCB寄生電容的方法

    電子系統中的噪聲有多種形式。無論是從外部來源接收到的,還是在PCB布局的不同區(qū)域之間傳遞,噪聲都可以通過兩種方法無意中接收:寄生電容和寄生電感。寄生
    的頭像 發(fā)表于 03-17 11:31 ?2166次閱讀
    減少PCB<b class='flag-5'>寄生</b>電容的方法

    一文詳解寄生參數對柵極震蕩的影響

    在現代電子電路設計和應用中,寄生參數是指那些并非設計者最初所期望的,但在電路或元器件中由于物理結構、材料特性或布局布線等因素而自然產生的非預期電氣參數。這些參數雖然不是設計之初所考慮的,但它們對電路的性能和行為有著不可忽視的影響。在本次研究中,重點探討寄生
    的頭像 發(fā)表于 03-14 13:47 ?2.3w次閱讀
    一文詳解<b class='flag-5'>寄生</b>參數對柵極震蕩的影響

    ADS1247寄生振蕩怎么消除?

    使用AS1247測量mV級別的信號。在輸入端用RC加了RFI濾波電路,R為47歐姆,差模濾波電容103,共模濾波電容102,問題表現如下: 當采樣率大于20SPS時,有寄生震蕩現象,周期大概4-5
    發(fā)表于 02-12 06:40

    CAN通信節(jié)點多時,如何減少寄生電容和保障節(jié)點數量?

    導讀在汽車電子與工業(yè)控制等領域,CAN通信至關重要。本文圍繞CAN通信,闡述節(jié)點增多時如何減少寄生電容的策略,同時從發(fā)送、接收節(jié)點等方面,講解保障節(jié)點數量及通信可靠性的方法。如何減少寄生電容?增加
    的頭像 發(fā)表于 01-03 11:41 ?3519次閱讀
    CAN通信節(jié)點多時,如何減少<b class='flag-5'>寄生</b>電容和保障節(jié)點數量?