chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCIe簡(jiǎn)介及引腳定義

線纜行業(yè)朋友分享圈 ? 來源:線纜行業(yè)朋友分享圈 ? 作者:線纜行業(yè)朋友分享 ? 2023-01-04 11:17 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

隨著現(xiàn)代處理器技術(shù)的發(fā)展,在互連領(lǐng)域中,使用高速差分總線替代并行總線是大勢(shì)所趨。與單端并行信號(hào)相比,高速差分信號(hào)可以使用更高的時(shí)鐘頻率,從而使用更少的信號(hào)線,完成之前需要許多單端并行數(shù)據(jù)信號(hào)才能達(dá)到的總線帶寬。PCI總線使用并行總線結(jié)構(gòu),在同一條總線上的所有外部設(shè)備共享總線帶寬,而PCIe總線使用了高速差分總線,并采用端到端的連接方式,因此在每一條PCIe鏈路中只能連接兩個(gè)設(shè)備。

這使得PCIe與PCI總線采用的拓?fù)浣Y(jié)構(gòu)有所不同。PCIe總線除了在連接方式上與PCI總線不同之外,還使用了一些在網(wǎng)絡(luò)通信中使用的技術(shù),如支持多種數(shù)據(jù)路由方式,基于多通路的數(shù)據(jù)傳遞方式,和基于報(bào)文的數(shù)據(jù)傳送方式,并充分考慮了在數(shù)據(jù)傳送中出現(xiàn)服務(wù)質(zhì)量QoS (Quality of Service)問題。

如今PCIe 7.0 時(shí)代已經(jīng)到來(PCIe 7.0 標(biāo)準(zhǔn)已在修訂?全面普及可能要到2028年),實(shí)際商用主流PCIe4.0 ,其發(fā)展使服務(wù)器硬件間信息交互速度再次躍升,但隨之而來的是不可忽視的信號(hào)衰減問題,今天我們科普下PCIe簡(jiǎn)介及引腳定義。

ac53fae2-8b93-11ed-bfe3-dac502259ad0.png

ac7532f2-8b93-11ed-bfe3-dac502259ad0.jpg

PCIe發(fā)展歷程

2001年,非營利組織PCI-SIG召集了英特爾、AMD、博通、IBM、微軟等廠商提出了PCIe(Peripheral Component Interconnect Express)新總線標(biāo)準(zhǔn),此舉是為取代舊的PCI,PCI-X和AGP總線標(biāo)準(zhǔn)。

2003年-2010年:PCIe 1.0 - PCIe 3.0

PCIe 技術(shù)始于 2003 年,PCIe 1.0數(shù)據(jù)速率為 2.5GT/s,PCIe 2.0 規(guī)范在 2006 年將數(shù)據(jù)速率翻了一番,達(dá)到 5.0 GT/s。前兩代 PCIe 技術(shù)使用 8b/10b 編碼,產(chǎn)生了 25% 的編碼開銷。

2010年,PCIe 3.0 將數(shù)據(jù)速率提高到了 8.0 GT/s ,并采用了新的 128b/130b 編碼機(jī)制,使每個(gè)引腳的帶寬比 PCIe 2.0 翻了一番。新的編碼機(jī)制通過采用三個(gè)隨機(jī)位翻轉(zhuǎn)檢測(cè)的故障模型確保了高可靠性,并具有多種創(chuàng)新方法來執(zhí)行數(shù)據(jù)包的物理層幀,同時(shí)保留從上層發(fā)送的數(shù)據(jù)包格式。 PCIe 3.0規(guī)范還加入了一些增強(qiáng)信號(hào)指令,以及對(duì)數(shù)據(jù)完整性的優(yōu)化,包括發(fā)送器和接收器以及拓?fù)浣Y(jié)構(gòu)等,再加上重新優(yōu)化的PLL、數(shù)據(jù)通道等。

此外,PCIe 3.0標(biāo)準(zhǔn)的更新版本PCIe 3.1在2014年11月發(fā)布,加入了包括電源管理、性能優(yōu)化和功能拓展等多項(xiàng)改變,當(dāng)然本質(zhì)的數(shù)據(jù)傳輸能力沒有變化。2010年推出PCIE3.0,32(x16),可以看到之后幾年一直處于PCIE3.0時(shí)代。直到2017年才推出PCIE4.0,64(x16),2017年10月:16.0 GT/s的PCIe 4.0 依照PCIe 1.0到PCIe 3.0的更新節(jié)奏來看,相對(duì)于2010年發(fā)布的PCIe 3.0,PCIe 4.0規(guī)范應(yīng)該要在2014或2015年發(fā)布,但實(shí)際上,PCI-SIG直到2017年中才發(fā)布PCIe 4.0,較預(yù)期晚2、3年,這連帶也推遲了應(yīng)用的時(shí)間。

PCIe 4.0花費(fèi)了7年時(shí)間將數(shù)據(jù)速率從 8.0 GT/s 翻倍到 16.0 GT/s (每條通道大約 2GB/s,或總共 64GB/s)。PCIe 4.0 保留了相同的 128b/130b 編碼方案,PCIe 標(biāo)準(zhǔn)通過軟件和機(jī)械接口保持與舊規(guī)范和新規(guī)范的向后和向前兼容性。也就是說,PCIe 3.0卡可以在支持PCIe 4.0的主板上工作,PCIe 4.0卡也可以在PCIe 3.0主板上工作,但受限于PCIe 3.0接口的性能。

2019年推出PCIE5.0標(biāo)準(zhǔn),2019 年 5 月:32.0 GT/s 的 PCIe 5.0 過去幾年,計(jì)算領(lǐng)域發(fā)生了重大變化,云計(jì)算、邊緣計(jì)算以及人工智能、機(jī)器學(xué)習(xí)和分析等應(yīng)用引發(fā)了對(duì)更快的數(shù)據(jù)處理和移動(dòng)的需求。隨著計(jì)算和內(nèi)存容量呈指數(shù)級(jí)增長(zhǎng),我們需要以更快的節(jié)奏維持 I/O 帶寬翻倍,以跟上新興應(yīng)用程序的性能。例如,400 Gb(或雙 200 Gb)網(wǎng)絡(luò)需要 32.0 GT/s 的 x16 PCIe 來維持帶寬。

這就要求在PCIe 4.0架構(gòu)之后不到兩年的時(shí)間里發(fā)布一個(gè)完全向后兼容的PCIe 5.0——這對(duì)于一個(gè)標(biāo)準(zhǔn)來說是一個(gè)重大的成就,去年10月英特爾發(fā)布12代酷睿處理器,支持PCIe5.0標(biāo)準(zhǔn),相信PCIE5.0消費(fèi)級(jí)產(chǎn)品也在不久后面市。AMD搶先NVIDIA 首發(fā)支持PCIe 5.0,從 PCIe 4.0 到 PCIe 5.0 規(guī)范的演變主要是速度升級(jí)。128b/130b 編碼是將帶寬擴(kuò)展到更高數(shù)據(jù)速率的協(xié)議支持,在PCIe 3.0和PCIe 4.0規(guī)范中已經(jīng)內(nèi)置了這種編碼。

通道損耗擴(kuò)展到 36 dB,同時(shí)對(duì)連接器進(jìn)行了改進(jìn),以最大限度地減少頻率范圍增加所帶來的損耗。PCIe 5.0 架構(gòu)的增強(qiáng)功能之一是對(duì)備用協(xié)議的內(nèi)置支持。隨著 PCIe 技術(shù)發(fā)展成為帶寬最高、能效最高和部署最廣泛的接口,某些用途需要額外的協(xié)議,例如,某些加速器和智能網(wǎng)卡可以緩存系統(tǒng)內(nèi)存并將其內(nèi)存映射到系統(tǒng)內(nèi)存空間,以便在PCIe協(xié)議之外進(jìn)行高效的數(shù)據(jù)交換。

同樣,系統(tǒng)內(nèi)存正在遷移到 PCIe PHY,因?yàn)樗峁┝烁吣苄У母邘捄偷脱舆t解決方案。PCI-SIG 預(yù)計(jì) PCIe 4.0 和 PCIe 5.0 將在一段時(shí)間內(nèi)共存,PCIe 5.0 用于對(duì)吞吐量要求高的高性能需求,例如用于 AI 工作負(fù)載和網(wǎng)絡(luò)應(yīng)用程序的 GPU。因此,PCIe 5.0 將主要用于數(shù)據(jù)中心、網(wǎng)絡(luò)和高性能計(jì)算 (HPC) 企業(yè)環(huán)境,而不那么密集的應(yīng)用(如臺(tái)式機(jī)應(yīng)用)將適用于 PCIe 4.0。

PCIe 6.0正式發(fā)布!有史以來變化最大一次:x16帶寬增至256GB/s;2022年1月11日,PCI-SIG正式發(fā)布了PCIe 6.0最終版本1.0,從技術(shù)上來說,PCIe 6.0是PCIe問世近20年來,變化最大的一次。 PCIe 6.0 規(guī)范目標(biāo)要求 根據(jù)PCI-SIG的介紹,PCIe 6.0主要有三大變化:數(shù)據(jù)傳輸速率從32GT/s翻倍至64GT/s;編碼方式從NRZ 信令模式轉(zhuǎn)向PAM4信令模式;從傳輸可變大小TLP到固定大小FLIT.

acf1eedc-8b93-11ed-bfe3-dac502259ad0.png

新技術(shù)提供市場(chǎng)導(dǎo)向,市場(chǎng)需求反向推動(dòng)新技術(shù)的發(fā)展。面對(duì)人工智能、物聯(lián)網(wǎng)、云端數(shù)據(jù)存儲(chǔ)以及最近火熱的汽車等領(lǐng)域,交互時(shí)代需要更快、更高效的接口傳輸數(shù)據(jù),所以我們可以看到每一代PCIE推出都帶來翻倍的帶寬。新技術(shù)產(chǎn)品的推出,都優(yōu)先應(yīng)用于高性能計(jì)算服務(wù)器、云端數(shù)據(jù)存儲(chǔ)等大型服務(wù)器領(lǐng)域。

消費(fèi)級(jí)市場(chǎng)推出PCIE新技術(shù)產(chǎn)品,需周邊配套產(chǎn)品支持以及成本等方面考慮,所以消費(fèi)領(lǐng)域的應(yīng)用往往要慢兩至三年,在實(shí)際應(yīng)用方面,剛剛發(fā)布不久的PCIe 6.0目前自然還尚無具體進(jìn)展,現(xiàn)在主流的應(yīng)用還在PCIe 3.0和PCIe 4.0,不過PCIe 5.0已經(jīng)進(jìn)入初步的推廣期,自2021年底開始,便開始有廠商推出支持PCIe 5.0的高速網(wǎng)卡與SSD產(chǎn)品,并且一些新的GPU、CPU開始采用PCIe 5.0了。

這也讓當(dāng)前的PCIe應(yīng)用環(huán)境形成了3.0、4.0、5.0、6.0“四代同堂”的奇特現(xiàn)象,并且仍將持續(xù)一段時(shí)間。 整體而言,新一代PCIe 5.0與PCIe 6.0已經(jīng)崛起,并陸續(xù)投入應(yīng)用,PCIe 6.0帶來的新特性,包括64GT/s的數(shù)據(jù)速率、PAM4編碼方式、具有吞吐量和延遲優(yōu)勢(shì)的 FLIT等等,必然會(huì)更好地推動(dòng)行業(yè)發(fā)展。

ad53f8e8-8b93-11ed-bfe3-dac502259ad0.jpg

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • PCI
    PCI
    +關(guān)注

    關(guān)注

    5

    文章

    685

    瀏覽量

    133648
  • 總線
    +關(guān)注

    關(guān)注

    10

    文章

    3014

    瀏覽量

    91268
  • PCIe
    +關(guān)注

    關(guān)注

    16

    文章

    1419

    瀏覽量

    87504
  • 引腳
    +關(guān)注

    關(guān)注

    16

    文章

    2078

    瀏覽量

    55089
  • 并行總線
    +關(guān)注

    關(guān)注

    0

    文章

    30

    瀏覽量

    13836

原文標(biāo)題:PCIE發(fā)展史科普篇

文章出處:【微信號(hào):線纜行業(yè)朋友分享圈,微信公眾號(hào):線纜行業(yè)朋友分享圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    PCIe 5.0市場(chǎng)加速滲透,PCIe 6.0研發(fā)到來

    電子發(fā)燒友網(wǎng)報(bào)道(文/黃晶晶)PCIe 5.0作為新一代高速接口標(biāo)準(zhǔn),其帶寬大幅提升至32 GT/s,相較于PCIe 4.0翻了一番。這種高效的數(shù)據(jù)傳輸能力使得PCIe 5.0在處理高質(zhì)量圖像、游戲
    的頭像 發(fā)表于 01-27 00:03 ?6171次閱讀

    有源晶振引腳定義與區(qū)別

    無論是4引腳還是6引腳封裝,有源晶振的核心都是一個(gè)集成了振蕩電路與石英晶體的完整振蕩器。 其核心功能一致:只需施加額定電源電壓(通常為3.3V或5V),即可在輸出引腳產(chǎn)生穩(wěn)定、精確的方波時(shí)鐘信號(hào),無需任何外部元件。供電是其唯一必
    的頭像 發(fā)表于 11-08 15:25 ?1841次閱讀
    有源晶振<b class='flag-5'>引腳</b><b class='flag-5'>定義</b>與區(qū)別

    加速PCIe 5產(chǎn)品設(shè)計(jì)和測(cè)試

    作者:是德科技設(shè)計(jì)工程軟件全球市場(chǎng)營銷總監(jiān)Roberto Piacentini Filho ? 關(guān)鍵要點(diǎn) ●?伴隨AI和數(shù)據(jù)中心領(lǐng)域?qū)τ布男枨笏疂q船高,PCIe 5.0標(biāo)準(zhǔn)成為一個(gè)重要的里程碑
    的頭像 發(fā)表于 09-22 02:37 ?1565次閱讀
    加速<b class='flag-5'>PCIe</b> 5產(chǎn)品設(shè)計(jì)和測(cè)試

    PCIe 6.0 SSD主控芯片狂飆!PCIe 7.0規(guī)范到來!

    ? 電子發(fā)燒友網(wǎng)綜合報(bào)道,早在2022年1月,PCI-SIG 組織正式發(fā)布了 PCIe 6.0 標(biāo)準(zhǔn),與 PCIe 5.0 相比帶寬再次翻倍,達(dá)到64 GT / s。 ? PCIe 6.0×16
    的頭像 發(fā)表于 09-07 05:41 ?7678次閱讀
    <b class='flag-5'>PCIe</b> 6.0 SSD主控芯片狂飆!<b class='flag-5'>PCIe</b> 7.0規(guī)范到來!

    嵌入式接口通識(shí)知識(shí)之PCIe接口

    1.1 基礎(chǔ)概念PCIe的全稱是Peripheral Component Interconnect Express,譯為外設(shè)組件互連擴(kuò)展總線,是一種高速串行計(jì)算機(jī)擴(kuò)展總線標(biāo)準(zhǔn),用于連接計(jì)算機(jī)
    發(fā)表于 08-21 16:51

    NVMe高速傳輸之?dāng)[脫XDMA設(shè)計(jì)17:PCIe加速模塊設(shè)計(jì)

    PCIe加速模塊負(fù)責(zé)實(shí)現(xiàn)PCIe傳輸層任務(wù)的處理,同時(shí)與NVMe層進(jìn)行任務(wù)交互。PCIe加速模塊按照請(qǐng)求發(fā)起方分為請(qǐng)求模塊和應(yīng)答模塊。
    的頭像 發(fā)表于 08-09 14:38 ?4558次閱讀
    NVMe高速傳輸之?dāng)[脫XDMA設(shè)計(jì)17:<b class='flag-5'>PCIe</b>加速模塊設(shè)計(jì)

    NVMe高速傳輸之?dāng)[脫XDMA設(shè)計(jì)17:PCIe加速模塊設(shè)計(jì)

    PCIe加速模塊負(fù)責(zé)實(shí)現(xiàn)PCIe傳輸層任務(wù)的處理,同時(shí)與NVMe層進(jìn)行任務(wù)交互。如圖1所示,PCIe加速模塊按照請(qǐng)求發(fā)起方分為請(qǐng)求模塊和應(yīng)答模塊。請(qǐng)求模塊負(fù)責(zé)將內(nèi)部請(qǐng)求事務(wù)轉(zhuǎn)化為配置管理接口信號(hào)或
    發(fā)表于 08-07 18:57

    PCIe協(xié)議分析儀能測(cè)試哪些設(shè)備?

    PCIe協(xié)議分析儀能測(cè)試多種依賴PCIe總線進(jìn)行高速數(shù)據(jù)傳輸?shù)脑O(shè)備,其測(cè)試范圍覆蓋計(jì)算、存儲(chǔ)、網(wǎng)絡(luò)及異構(gòu)計(jì)算等多個(gè)領(lǐng)域,具體設(shè)備類型及測(cè)試場(chǎng)景如下:一、核心計(jì)算設(shè)備 GPU(圖形處理器) 測(cè)試
    發(fā)表于 07-25 14:09

    nvme IP開發(fā)之PCIe

    數(shù)據(jù),Posted類型的事務(wù)請(qǐng)求不需要使用 完成報(bào)文。 PCIe總線協(xié)議定義了基于地址的路由、基于ID的路由和隱式路由三種TLP路由 方式。其中,存儲(chǔ)器讀寫和I/O讀寫TLP采用基于地址的路由,該類
    發(fā)表于 05-18 00:48

    nvme IP開發(fā)之PCIe

    所示。 圖2PCIe層次結(jié)構(gòu) 事務(wù)層定義PCIe總線事務(wù),是PCIe總線層次結(jié)構(gòu)中的最高層。事務(wù)層采用傳輸層報(bào)文(Transaction Layer Packet,TLP)實(shí)現(xiàn)設(shè)備核
    發(fā)表于 05-17 14:54

    有源晶振四個(gè)引腳是如何分布與定義

    常見的引腳分布規(guī)律 有標(biāo)記的引腳作為起始引腳 :許多有源晶振會(huì)在其中一個(gè)引腳上或者靠近該引腳的外殼位置做一個(gè)明顯標(biāo)記,比如打點(diǎn)、印一個(gè)小圓圈
    的頭像 發(fā)表于 04-10 17:20 ?1204次閱讀
    有源晶振四個(gè)<b class='flag-5'>引腳</b>是如何分布與<b class='flag-5'>定義</b>的

    請(qǐng)問如何在imx8qm上將PCIe和SMMU用于顯卡?

    您好,目前,我正準(zhǔn)備在 IMX8QM 處理器上支持 PCIe 顯卡設(shè)備。要求是通過 SMMU 方法將映射從虛擬地址更改為物理地址,以實(shí)現(xiàn)自定義設(shè)備空間。但是,我在 Linux 的 imx8qm-mek.dts 設(shè)備樹文件中沒有找到任何與
    發(fā)表于 03-28 06:27

    【高清視頻案例分享】CameraLink接口的PCIe采集卡 ,基于FPGA開發(fā)平臺(tái)

    【高清視頻案例分享】CameraLink接口的PCIe采集卡 ,基于FPGA開發(fā)平臺(tái) 一、CameraLink簡(jiǎn)介 CameraLink是一種高速、可靠的相機(jī)接口標(biāo)準(zhǔn),它專為滿足高性能相機(jī)與圖像
    發(fā)表于 03-25 15:21

    PCIe插槽開始,ICY DOCK重塑 U.2/U.3 硬盤存儲(chǔ)模式 #pcie #硬盤盒

    PCIe
    ICY DOCK硬盤盒
    發(fā)布于 :2025年01月17日 17:24:37