chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

邏輯電路主時鐘的基本作用

CHANBAEK ? 來源:頭條號手機(jī)硬知識 ? 作者:頭條號手機(jī)硬知識 ? 2023-03-16 10:40 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

邏輯電路主時鐘

我們知道,不管哪一個平臺, 要讓CPU跑起來,就必須有一個主時鐘,在MTK平臺中,這個主時鐘多為26 MHz,高通平臺則為19.2MHz,其他平臺,如ADI Marvel等多為13 Mhz,而在80C51系列單片機(jī)平臺中,主時鐘則多為11.0592 MHz。

pYYBAGQSgYaAWGiUAAEiXb_JpIs293.jpg

在80C51系統(tǒng)中,CPU的工作頻率就是11.0592 MHz,但我們知道,手機(jī)CPU的主頻可不是26 MHz、19.2 MHz或者13 MHz這么低的頻率。以目前的手機(jī)平臺而言,CPU的主頻動輒就在500MHz以上,很多甚至都已經(jīng)超過1GHz。那么,CPU的主頻時鐘從何而來? 另外一方面,手機(jī)的RF信號,其頻率高達(dá)1~2GHz左右,這些時鐘又是從何而來的?

poYBAGQSgYeAO2z0AAJTzLcZHrs990.jpg

事實上,手機(jī)中的主時鐘,更多的是用來作為PLL (Phase Lock Loop)電路中的參考信號的。利用PLL中的閉環(huán)負(fù)反饋原理,使得輸出信號頻率 與主時鐘的頻率構(gòu)成一定關(guān)系, 如式下所示:

f out= Nf ref

f ref表示主時鐘頻率,fou表示PLL電路輸出頻率,N表示分頻比(多為復(fù)數(shù))。

對于某個確定的平臺或模塊,frer是 一定的,但只要對各個PLL電路設(shè)計不同的分頻系數(shù)N,就會得到頻率各不相同的fout。這便是在大多數(shù)手機(jī)平臺中,通常只有一個fref, 卻有不同fout的由來,如主時鐘恒定為26 MHz,但RF TX頻率卻在1~2 GHz可配置。

另外,從式可以看出,只要主時鐘的頻率維持穩(wěn)定,則輸出信號頻率也可以維持穩(wěn)定,這也就是我們在PCB布局布線中特別重視主時鐘信號隔離與保護(hù)的原因。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 單片機(jī)
    +關(guān)注

    關(guān)注

    6067

    文章

    44973

    瀏覽量

    649972
  • 邏輯電路
    +關(guān)注

    關(guān)注

    13

    文章

    502

    瀏覽量

    43312
  • cpu
    cpu
    +關(guān)注

    關(guān)注

    68

    文章

    11074

    瀏覽量

    216880
  • MTK
    MTK
    +關(guān)注

    關(guān)注

    2

    文章

    183

    瀏覽量

    49284
  • 主時鐘
    +關(guān)注

    關(guān)注

    0

    文章

    10

    瀏覽量

    6148
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    手機(jī)實時時鐘晶體

    、時鐘頻率的作用 1、邏輯電路時鐘作用 13M作為邏輯電
    發(fā)表于 11-01 17:43

    數(shù)字邏輯電路

    數(shù)字邏輯電路的內(nèi)容:數(shù)制與編碼,,邏輯代數(shù)和邏輯函數(shù),集成邏輯門,組合邏輯電路,中規(guī)模集成組
    發(fā)表于 09-06 01:54 ?33次下載
    數(shù)字<b class='flag-5'>邏輯電路</b>

    組合邏輯電路課件

    組合邏輯電路(簡稱組合電路)任意時刻的輸出信號僅取決于該時刻的輸入信號,與信號作用電路原來的狀態(tài)無關(guān)時序邏輯電路(簡稱時序
    發(fā)表于 07-15 18:45 ?0次下載

    異步時序邏輯電路

    異步時序邏輯電路:本章主要從同步時序邏輯電路與異步時序邏輯電路狀態(tài)改變方式不同的特殊性出發(fā), 系統(tǒng)的介紹異步時序邏輯電路電路結(jié)構(gòu)、工作原理
    發(fā)表于 09-01 09:12 ?0次下載

    鐘控傳輸門絕熱邏輯電路和SRAM的設(shè)計

    鐘控傳輸門絕熱邏輯電路和SRAM 的設(shè)計 本文利用NMOS管的自舉效應(yīng)設(shè)計了一種新的采用二相無交疊功率時鐘的絕熱邏輯電路---鐘控傳輸門絕熱邏輯電路,實現(xiàn)對輸
    發(fā)表于 02-23 10:14 ?15次下載

    時序邏輯電路

    數(shù)字邏輯電路邏輯功能和電路組成的特點可分為組合邏輯電路和時序邏輯電路兩大類。
    發(fā)表于 08-10 11:51 ?39次下載

    數(shù)字邏輯電路

    數(shù)字邏輯電路 數(shù)字邏輯電路的用途和特點   數(shù)字電子電路中的后起之秀是數(shù)字邏輯電路。把它叫做數(shù)字電路是因為
    發(fā)表于 11-10 10:13 ?1.8w次閱讀

    各種邏輯電路簡介

    各種邏輯電路簡介 邏輯電路: 以二進(jìn)制為原理、實現(xiàn)數(shù)字信號邏輯運算和操作的電路。分組合邏輯電路
    發(fā)表于 11-24 13:27 ?3351次閱讀

    組合邏輯電路和時序邏輯電路比較_組合邏輯電路和時序邏輯電路有什么區(qū)別

    組合邏輯電路和時序邏輯電路都是數(shù)字電路,組合邏輯電路邏輯功能上的特點是任意時刻的輸出僅僅取決于該時刻的輸入,與
    發(fā)表于 01-30 17:26 ?9.5w次閱讀
    組合<b class='flag-5'>邏輯電路</b>和時序<b class='flag-5'>邏輯電路</b>比較_組合<b class='flag-5'>邏輯電路</b>和時序<b class='flag-5'>邏輯電路</b>有什么區(qū)別

    時序邏輯電路分析有幾個步驟(同步時序邏輯電路的分析方法)

    分析時序邏輯電路也就是找出該時序邏輯電路邏輯功能,即找出時序邏輯電路的狀態(tài)和輸出變量在輸入變量和時鐘信號
    發(fā)表于 01-30 18:55 ?12.8w次閱讀
    時序<b class='flag-5'>邏輯電路</b>分析有幾個步驟(同步時序<b class='flag-5'>邏輯電路</b>的分析方法)

    什么是組合邏輯電路 如何使用verilog描述組合邏輯電路

    邏輯電路在任何時刻產(chǎn)生的穩(wěn)定的輸出信號僅僅取決于該時刻的輸入信號,而與過去的輸入信號無關(guān),即與輸入信號作用前的狀態(tài)無關(guān),這樣的電路稱為組合邏輯電路。
    發(fā)表于 08-08 10:40 ?6246次閱讀
    什么是組合<b class='flag-5'>邏輯電路</b> 如何使用verilog描述組合<b class='flag-5'>邏輯電路</b>

    組合邏輯電路和時序邏輯電路的區(qū)別和聯(lián)系

    數(shù)字電路根據(jù)邏輯功能的不同特點,可以分成兩大類,一類叫組合邏輯電路(簡稱組合電路),另一類叫做時序邏輯電路(簡稱時序
    的頭像 發(fā)表于 03-14 17:06 ?7822次閱讀
    組合<b class='flag-5'>邏輯電路</b>和時序<b class='flag-5'>邏輯電路</b>的區(qū)別和聯(lián)系

    時序邏輯電路有哪些 時序邏輯電路和組合邏輯電路區(qū)別

    時序邏輯電路是一種能夠存儲信息并根據(jù)時鐘信號按照特定順序執(zhí)行操作的電路。它是計算機(jī)硬件中非常重要的一部分,用于實現(xiàn)存儲器、時序控制器等功能。與之相對的是組合邏輯電路,它根據(jù)輸入信號的組
    的頭像 發(fā)表于 02-06 11:18 ?1.3w次閱讀

    什么是組合邏輯電路和時序邏輯電路?它們之間的區(qū)別是什么

    決定。它們沒有儲存器或時鐘元件,因此輸出僅取決于當(dāng)前輸入的狀態(tài)。組合邏輯電路不存儲任何信息,也沒有內(nèi)部狀態(tài)。典型的組合邏輯電路包括門電路、多路選擇器、譯碼器和編碼器等。 時序
    的頭像 發(fā)表于 03-26 16:12 ?5474次閱讀

    邏輯電路與時序邏輯電路的區(qū)別

    在數(shù)字電子學(xué)中,邏輯電路和時序邏輯電路是兩種基本的電路類型。它們在處理數(shù)字信號和實現(xiàn)數(shù)字系統(tǒng)時起著關(guān)鍵作用。邏輯電路主要用于實現(xiàn)基本的
    的頭像 發(fā)表于 07-30 15:00 ?1597次閱讀