通用加法器集成電路

加法器應用舉例
用4×2選1數(shù)據(jù)選擇器74157和4位全加器7483,構成4位二進制加/減器。
在二進制補碼系統(tǒng)中,減法功能由加“減數(shù)”的補碼實現(xiàn)。

關于減法電路探討
二進制減法運算

(1)式的實現(xiàn)方法: (以4位數(shù)相減為例)

借位信號實現(xiàn)減2n 的功能: 當A+B反+1 的高位有進位時,
該進位信號和2n 相減使最高位為0, 反之為1。
分兩種情況討論:


由符號決定求補的邏輯圖
利用7483(四位二進制加法器)構成8421BCD碼加法器.
二進制數(shù)和8421BCD碼對照表


總結上表,可得:


-
集成電路
+關注
關注
5446文章
12468瀏覽量
372687 -
二進制
+關注
關注
2文章
809瀏覽量
42799 -
加法器
+關注
關注
6文章
183瀏覽量
31233 -
減法電路
+關注
關注
0文章
15瀏覽量
8270 -
數(shù)據(jù)選擇器
+關注
關注
2文章
131瀏覽量
16832
發(fā)布評論請先 登錄
加法器,加法器是什么意思
十進制加法器,十進制加法器工作原理是什么?
FPU加法器的設計與實現(xiàn)
同相加法器電路原理與同相加法器計算

加法器的應用舉例
評論