chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

串并轉換電路的實現(xiàn)方案

CHANBAEK ? 來源:模擬小笨蛋 ? 作者:青山 ? 2023-03-24 11:49 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

當前設計的一款ADC芯片,其具有數(shù)據(jù)串行輸出模式,由于串行輸出的數(shù)據(jù)不能夠直接后接理想DAC進行波形分析,因此不太方便。最好是能插入一個Serial_To_Parral的轉換模塊,將串行輸出的數(shù)據(jù)轉換為并行數(shù)據(jù),再后接理想DAC產生模擬波形,如此就便于FFT分析了。

Serial_To_Parral:這里說的串并轉換電路,指可以實現(xiàn)串行數(shù)據(jù)轉并行數(shù)據(jù)的電路。本文提到的Serial_To_Parral模塊是用VerilogA基本組件搭建的,以一個3bit數(shù)據(jù)的轉換作為示例,其原理框圖如下圖所示:

pYYBAGQdHPWABP74AAF7DUcoZZA563.png

圖1:Serial_To_Parral原理框圖

該電路的思路是:移位寄存器負責對DATA的每bit數(shù)據(jù)進行采樣并且向右移位,移位寄存器的每級輸出分別與右側并行寄存器的輸入相連。隨著CK最后一次上沿采樣完DATA數(shù)據(jù)后,在其后的半周期內將并行寄存器上的數(shù)據(jù)同步輸出。

pYYBAGQdHQSAbKcoAAAxfP0Tl5g756.png

圖2:相關時序圖

并行寄存器的同步采樣時鐘為“并行同步時鐘產生電路”產生。注意到,產生同步采樣時鐘的電路使用了RD信號對DFF進行復位。RD信號為ADC系統(tǒng)的讀取使能信號,RD=0時有效。因此在RD=1期間,DFF復位,SAMP_CK=0,并行寄存器上的輸出保持不變。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 寄存器
    +關注

    關注

    31

    文章

    5434

    瀏覽量

    124503
  • adc
    adc
    +關注

    關注

    99

    文章

    6709

    瀏覽量

    549230
  • 波形
    +關注

    關注

    3

    文章

    390

    瀏覽量

    32339
  • 轉換電路
    +關注

    關注

    2

    文章

    207

    瀏覽量

    30941
  • 串行數(shù)據(jù)

    關注

    0

    文章

    55

    瀏覽量

    16767
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    如何使用其gearbox功能來實現(xiàn)不同的比率的并轉換功能

    在SelectIO簡介連載一中介紹了其架構,本章會繼續(xù)介紹如何使用其gearbox功能來實現(xiàn)不同的比率的并轉換功能。7 Series FPGA中LVDS使用了ISERDESE2,SDR Rate可設為2,3,4,5,6,7,8
    發(fā)表于 08-02 08:03 ?4027次閱讀
    如何使用其gearbox功能來<b class='flag-5'>實現(xiàn)</b>不同的比率的<b class='flag-5'>串</b><b class='flag-5'>并轉換</b>功能

    LVDS并轉換與并轉換設計

    并轉換與并轉換是高速數(shù)據(jù)流處理的重要技巧之一。其實現(xiàn)方法多種多樣,根據(jù)數(shù)據(jù)的順序和數(shù)量的不同要求,可以選用移位寄存器、雙口RAM(Dua
    的頭像 發(fā)表于 11-05 11:11 ?3241次閱讀
    LVDS<b class='flag-5'>串</b><b class='flag-5'>并轉換</b>與并<b class='flag-5'>串</b><b class='flag-5'>轉換</b>設計

    FPGA設計思想與技巧之并轉換和流水線操作

    的直接體現(xiàn)。并轉換實現(xiàn)方法多種多樣,根據(jù)數(shù)據(jù)的排序和數(shù)量的要求,可以選用 寄存器、 RAM 等實現(xiàn)。前面在乒乓操作的圖例中,就是通過 DPRAM
    發(fā)表于 02-10 11:40

    并轉換74hc164

    并轉換74hc164{:9:}
    發(fā)表于 10-12 14:20

    請問用labview怎樣實現(xiàn)信源的并轉換?

    有個題目是信源——并轉換——過采樣——脈沖成型——da轉換——低通濾波——傅立葉——相加
    發(fā)表于 06-18 20:46

    FPGA并轉換實現(xiàn)問題

    各位大神是否能用400個以上I/O口的FPGA芯片,實現(xiàn)并轉換,一個串行RS232輸入,將輸入的50個字節(jié)的數(shù)據(jù)轉換控制 50個8位并行輸出。具體大概應該怎么做
    發(fā)表于 07-08 17:19

    求問,簡單的并轉換怎樣實現(xiàn),不用移位寄存器。

    簡單的并轉換怎樣實現(xiàn),不用移位寄存器。
    發(fā)表于 12-14 15:38

    FPGA/并轉換的思想相關資料推薦

    (18)FPGA/并轉換的思想1.1 目錄1)目錄2)FPGA簡介3)Verilog HDL簡介4)FPGA/并轉換的思想5)結語1.2 FPGA簡介FPGA(Field
    發(fā)表于 02-23 07:38

    并轉換VHDL代碼

    通過多通道-并轉換器將多個同步串行數(shù)據(jù)流轉換為并行數(shù)據(jù) xilinx提供 Synthesis  1. Launch synplify  2.
    發(fā)表于 05-20 11:30 ?515次下載

    84調制解調程序(包括并轉換,判決等等)

    84調制解調程序(包括并轉換,判決等等): fs=700000000;%樣頻率 f0=70000000;%載頻fd=5000000;n=400;a=[1 0 1 1 0 0 1 1 0 1 0 0 0 1 1 1 0 1 0 0];%//////////
    發(fā)表于 11-28 11:48 ?29次下載

    并轉換 通過多通道-并轉換器將多個同步串行數(shù)據(jù)流轉換為并

    并轉換 通過多通道-并轉換器將多個同步串行數(shù)據(jù)流轉換為并行數(shù)據(jù)(源代碼)   ** Filenames and Descri
    發(fā)表于 06-14 09:24 ?50次下載

    基于CPLD的并轉換和高速USB通信設計

    本內容介紹了基于CPLD的并轉換和高速USB通信設計
    發(fā)表于 09-27 16:23 ?37次下載
    基于CPLD的<b class='flag-5'>串</b><b class='flag-5'>并轉換</b>和高速USB通信設計

    轉換并轉換

    轉換并轉換,有興趣的同學可以下載學習
    發(fā)表于 04-27 16:18 ?63次下載

    單片機并轉換實驗的仿真電路圖和程序合集免費下載

    本文檔的主要內容詳細介紹的是單片機并轉換實驗的仿真電路圖和程序合集免費下載。
    發(fā)表于 05-15 17:08 ?11次下載
    單片機<b class='flag-5'>串</b><b class='flag-5'>并轉換</b>實驗的仿真<b class='flag-5'>電路</b>圖和程序合集免費下載

    (18)FPGA/并轉換的思想

    (18)FPGA/并轉換的思想1.1 目錄1)目錄2)FPGA簡介3)Verilog HDL簡介4)FPGA/并轉換的思想5)結語1.2 FPGA簡介FPGA(Field
    發(fā)表于 12-29 19:40 ?2次下載
    (18)FPGA<b class='flag-5'>串</b>/<b class='flag-5'>并轉換</b>的思想