正在尋找一種方法來(lái)減少在內(nèi)存控制器/PHY 和子系統(tǒng)驗(yàn)證項(xiàng)目中定義和跟蹤功能驗(yàn)證目標(biāo)的工作量?
如果您尚未在內(nèi)存項(xiàng)目中部署使用驗(yàn)證計(jì)劃、功能和時(shí)序覆蓋模型的最佳實(shí)踐,請(qǐng)了解為什么建議這樣做...
功能和時(shí)序覆蓋閉合流程的關(guān)鍵屬性
? 自動(dòng)生成覆蓋率報(bào)告,可靈活指定要啟用
的不同類(lèi)型的覆蓋率 ? 自動(dòng)將覆蓋率數(shù)據(jù)反向注釋到測(cè)試計(jì)劃中,確定覆蓋目標(biāo)
的進(jìn)度 ? 快速識(shí)別與未加密源代碼相關(guān)的剩余覆蓋點(diǎn),實(shí)現(xiàn)更快的覆蓋收斂
? 用戶(hù)可以擴(kuò)展內(nèi)置覆蓋范圍,以根據(jù)內(nèi)置的VIP采樣事件和組添加自己的箱,或使用任何采樣事件或數(shù)據(jù)
創(chuàng)建自己的組 ?基于模擬器的覆蓋實(shí)用程序(例如排除箱/覆蓋點(diǎn)/覆蓋組)可用于IP/子系統(tǒng)不支持的場(chǎng)景/設(shè)置Synopsys 內(nèi)存模型 (VIP) 具有內(nèi)置的驗(yàn)證計(jì)劃、功能和定時(shí)覆蓋模型,可加速覆蓋收斂。提供覆蓋模型是為了幫助跨配置設(shè)置、模式寄存器設(shè)置、功能和時(shí)序參數(shù)的多種組合運(yùn)行完整的驗(yàn)證方案。
Synopsys Memory VIP 支持來(lái)自 JEDEC、ONFi、SD 和 SPI(DDR5、LPDDR5、DFI 5.0、HBM3、GDDR6 和 NVDIMM-P/N)等標(biāo)準(zhǔn)組織的最新批準(zhǔn)和草案規(guī)范,以及與 VCS 和 Verdi 的原生集成和優(yōu)化。

覆蓋模型實(shí)現(xiàn)基于 System Verilog 構(gòu)造(覆蓋組、覆蓋點(diǎn)、箱、非法箱),它是“協(xié)議規(guī)范版本感知”,這意味著如果不適用于配置的協(xié)議規(guī)范版本,則忽略覆蓋點(diǎn)/箱。
新思科技內(nèi)存VIP覆蓋模式包括:
·驗(yàn)證計(jì)劃 - 驗(yàn)證計(jì)劃顯示每個(gè)功能覆蓋組如何直接映射到協(xié)議規(guī)范方案。驗(yàn)證計(jì)劃是分層的,子計(jì)劃基于不同類(lèi)型的覆蓋范圍。
? 功能覆蓋模型 – 功能覆蓋支持包括配置、模式寄存器、檢查、命令、狀態(tài)、訓(xùn)練、定時(shí)參數(shù)、切換以及有效的交叉覆蓋。
? 定時(shí)覆蓋模型 – 定時(shí)覆蓋支持包括命令到命令延遲、掉電時(shí)間、自刷新時(shí)間、建立/保持,以及不同數(shù)據(jù)速率和所有有效模式寄存器配置(突發(fā)長(zhǎng)度、數(shù)據(jù)寬度、延遲等)的交叉覆蓋。

審核編輯:郭婷
-
控制器
+關(guān)注
關(guān)注
114文章
17624瀏覽量
190066 -
寄存器
+關(guān)注
關(guān)注
31文章
5587瀏覽量
128992 -
PHY
+關(guān)注
關(guān)注
2文章
331瀏覽量
53765
發(fā)布評(píng)論請(qǐng)先 登錄
物理內(nèi)存模型的演變
發(fā)放迅雷vip
史上最難注冊(cè)成為VIP的APP
RT1060注冊(cè)內(nèi)存被TFLite Micro模型中的其他函數(shù)覆蓋了怎么解決?
全球通VIP俱樂(lè)部建設(shè)
WCDMA室內(nèi)覆蓋規(guī)劃研究 填補(bǔ)建筑物內(nèi)盲區(qū)
Rust語(yǔ)言助力Android內(nèi)存安全漏洞大幅減少
使用內(nèi)存VIP檢測(cè)和避免內(nèi)存瓶頸
如何減少內(nèi)存模型調(diào)試時(shí)間
跳過(guò)DDR VIP模型的初始化
DDR VIP模型的無(wú)縫快速初始化
求解大型COMSOL模型需要多少內(nèi)存?
jvm內(nèi)存模型和內(nèi)存結(jié)構(gòu)
如何消除內(nèi)存安全漏洞

覆蓋模型 – 填補(bǔ)內(nèi)存VIP的漏洞
評(píng)論