chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Xilinx FPGA CFGBVS 引腳以及BANK電壓硬件設(shè)計注意事項

jf_pJlTbmA9 ? 來源:jf_pJlTbmA9 ? 作者:jf_pJlTbmA9 ? 2023-07-07 14:15 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

配置組電壓選擇(CFGBVS)引腳必須設(shè)置為高電平或低電平,以確定I/O電壓支持的引腳在bank0,以及多功能引腳在bank14和15在配置時使用。CFGBVS是一個邏輯輸入,VCCO_0和GND之間的引腳引用。當CFGBVS引腳為高(例如,連接VCCO_0提供3.3V或2.5V),在bank0上的配置和JTAG I/O支持在配置期間和配置后,在3.3V或2.5V下運行。

當CFGBVS引腳為Low時(例如,連接到GND),bank0的I/O支持1.8V或1.5V運行。

在1.2V時不支持配置。

CFGBVS引腳設(shè)置決定I/O電壓支持bank0在任何時候,和配置中的bank14和bank15。VCCO為每個配置組提供,如果在配置過程中使用CFGBVS,必須匹配CFGBVS的選擇,如果CFGBVS與VCCO_0綁定,電壓選擇為2.5V或3.3V,若CFGBVS與GND綁定,則為1.8V或1.5V。

關(guān)于FPGA的配置模式。

注意:無論如何,在VCCO_0電壓級別的bank0中始終支持JTAG接口配置模式。

設(shè)置CFGBVS引腳支持所需的配置I/O電壓。(僅支持Spartan-7、Artix-7和Kintex-7 FPGA配置模式)見下表:

1678259967359061.jpg

下圖所演示的為米聯(lián)客MA703核心板中,CFGBVS接入3.3V后bank0和bank14、15可接入的電壓,由于使用的是QSPI FLASH BANK14必須和BANK0是相同電壓,這里設(shè)置的是3.3V。

1678259973236919.jpg


審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22046

    瀏覽量

    618278
  • Xilinx
    +關(guān)注

    關(guān)注

    73

    文章

    2185

    瀏覽量

    125298
  • 引腳
    +關(guān)注

    關(guān)注

    16

    文章

    1723

    瀏覽量

    52872
  • 硬件設(shè)計
    +關(guān)注

    關(guān)注

    18

    文章

    433

    瀏覽量

    45198
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    STM32硬件電路學(xué)習(xí)注意事項

    關(guān)于STM332單片機硬件設(shè)計的注意事項
    發(fā)表于 05-05 11:08

    Xilinx XC7A35T-CSG325(Artix 7)和CFGBVS引腳疑問的解答?

    嗨,我對Xilinx XC7A35T-CSG325(Artix 7)和CFGBVS引腳有疑問。我將以從機模式運行fpga,與數(shù)據(jù)表中所述的方式相同。與銀行0一起,銀行14也將在配置期間
    發(fā)表于 07-25 06:08

    【MiniStar FPGA開發(fā)板】配套視頻教程——淺談高云硬件設(shè)計注意事項(干貨分享)

    本視頻是MiniStar FPGA開發(fā)板的配套視頻課程,本章節(jié)課程根據(jù)我們的設(shè)計經(jīng)驗,通過三款高云FPGA開發(fā)板講解在使用高云FPGA器件時硬件設(shè)計的
    發(fā)表于 04-16 17:55

    硬件開發(fā)流程及注意事項是什么

    硬件開發(fā)流程及注意事項是什么
    發(fā)表于 04-27 06:15

    xilinxFPGA,BANK引腳VREF,VRN,VRP都是什么意思?

    xilinxFPGA,BANK引腳VREF,VRN,VRP都是什么意思?如何使用,DATASHEET沒看明白,謝謝請幫忙解答謝謝! 補充一下:Virtex II Pro,XC2VP4
    發(fā)表于 11-28 07:19

    FPGA設(shè)計的注意事項

    FPGA設(shè)計的注意事項 不管你是一名邏輯設(shè)計師、硬件工程師或系統(tǒng)工程師,甚或擁有所有這些頭銜,只要你在任何一種高速和多協(xié)議的復(fù)雜系統(tǒng)中使
    發(fā)表于 04-10 08:34 ?1000次閱讀

    FPGA學(xué)習(xí)及設(shè)計中的注意事項

    學(xué)習(xí)FPGA注意事項,FPGA的基礎(chǔ)就是數(shù)字電路和HDL語言,想學(xué)好FPGA的人,建議床頭都有一本數(shù)字電路的書,不管是哪個版本的,這個是基礎(chǔ),多了解也有助于形成
    發(fā)表于 09-08 17:29 ?1009次閱讀

    RTL8316D硬件設(shè)計注意事項pdf

    RTL8316D硬件設(shè)計注意事項
    發(fā)表于 03-08 11:59 ?49次下載

    探討高輸入電壓應(yīng)用時的注意事項

    上一篇文章探討了通過提高開關(guān)頻率來實現(xiàn)應(yīng)用小型化時的注意事項。本文將通過輸入電壓升高的案例,來探討損耗增加部分、注意事項及相應(yīng)的對策。
    的頭像 發(fā)表于 02-23 10:40 ?1060次閱讀
    探討高輸入<b class='flag-5'>電壓</b>應(yīng)用時的<b class='flag-5'>注意事項</b>

    FPGA管腳調(diào)整的注意事項

    編程來校正信號的通信就可以了。在調(diào)整FPGA管腳之前必須熟悉幾點注意事項。 FPGA管腳調(diào)整的注意事項 (1)如圖12-1所示,當存在VRN/VRP管腳連接上/下拉電阻時,不可以調(diào),V
    的頭像 發(fā)表于 06-20 11:20 ?1189次閱讀

    安全光幕選型方法以及注意事項

    安全光幕選型方法以及注意事項
    的頭像 發(fā)表于 06-28 14:35 ?1177次閱讀
    安全光幕選型方法<b class='flag-5'>以及</b><b class='flag-5'>注意事項</b>

    安全光幕選型方法以及注意事項

    安全光幕選型方法以及注意事項
    的頭像 發(fā)表于 07-06 13:59 ?1344次閱讀
    安全光幕選型方法<b class='flag-5'>以及</b><b class='flag-5'>注意事項</b>

    FPGA的有源電容器放電電路注意事項

    電子發(fā)燒友網(wǎng)站提供《FPGA的有源電容器放電電路注意事項.pdf》資料免費下載
    發(fā)表于 07-25 15:06 ?0次下載
    <b class='flag-5'>FPGA</b>的有源電容器放電電路<b class='flag-5'>注意事項</b>

    先進FPGA的電源設(shè)計注意事項(電源設(shè)計器121)

    電子發(fā)燒友網(wǎng)站提供《先進FPGA的電源設(shè)計注意事項(電源設(shè)計器121).pdf》資料免費下載
    發(fā)表于 08-26 09:27 ?0次下載
    先進<b class='flag-5'>FPGA</b>的電源設(shè)計<b class='flag-5'>注意事項</b>(電源設(shè)計器121)

    xilinx FPGA IOB約束使用以及注意事項

    xilinx FPGA IOB約束使用以及注意事項 一、什么是IOB約束 在xilinx FPGA
    的頭像 發(fā)表于 01-16 11:02 ?901次閱讀
    <b class='flag-5'>xilinx</b> <b class='flag-5'>FPGA</b> IOB約束使用<b class='flag-5'>以及</b><b class='flag-5'>注意事項</b>