chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

時(shí)鐘樹(shù):芯片的大動(dòng)脈

sanyue7758 ? 來(lái)源:小蔡讀書(shū) ? 2023-07-15 09:28 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

我覺(jué)得稱(chēng)時(shí)鐘樹(shù)為芯片的大動(dòng)脈一點(diǎn)也不夸張,因?yàn)樗衒lipflop 翻轉(zhuǎn)都要受到它的控制。而時(shí)鐘樹(shù)的設(shè)計(jì)到實(shí)現(xiàn)是一個(gè)很復(fù)雜的過(guò)程,從流程上說(shuō),它牽扯到使用的工具,流程,flow等。從人的角度講,它需要設(shè)計(jì),綜合,dft ,pr, sta 工程師的通力合作。從知識(shí)上講它需要一定的芯片架構(gòu)設(shè)計(jì)知識(shí),一定的綜合,STA 知識(shí),一定的dft知識(shí),包括一定的pr 長(zhǎng)clock tree的知識(shí)。我這里結(jié)合我的個(gè)人有限知識(shí),結(jié)合實(shí)踐經(jīng)歷以及理解對(duì)這些問(wèn)題做多方面的闡述,難免有缺漏,也是為了拋磚引玉,歡迎同仁討論。集思廣益。

本文所涉及的工具綜合DC, 時(shí)序分析PT, 物理實(shí)現(xiàn)工具innovus.

大家需要什么樣的clocktree呢?

設(shè)計(jì):我要更少的PLL, (更多的PLL 帶來(lái)配值的麻煩,能用各種分頻產(chǎn)生的頻率。盡量用分頻電路產(chǎn)生,能不多加PLL就不要多加。)我要沒(méi)有毛刺,PLL jitter抖動(dòng)更小(設(shè)計(jì)上沒(méi)有毛刺需要電路結(jié)構(gòu)上的改變 如glitch free mux , PLL jitter需要電路上更給力的模擬單元。)。我要更低的功耗 (設(shè)計(jì)通過(guò)powerpro 添加更多的ICG 上去,ICG的效率提上去。盡量不要有組合邏輯clock gating檢查。)

DFT: 我要配值更少的PLL (盡量相同頻率的邏輯用一個(gè)PLL 去拉通,更多的PLL 需要更多的tdr 配值增加面積還帶來(lái)不確定性)。我要更少的occ (相同頻率的fanout 盡量墊一個(gè)occ, 更少的occ ,更少的面積,處理起來(lái)也更簡(jiǎn)便)

SYN&PR :我要更精準(zhǔn)的SDC ( 更精準(zhǔn)的SDC 去除更多的假path, 在PR SI 分析上也能過(guò)濾掉不該分析的部分,還能指導(dǎo)clocktree的生長(zhǎng) )。我要更好的useful skew (需要flow,分析,try run和調(diào)整,來(lái)達(dá)到不平的clock tree 與setup hold 之間微妙的平衡)。我要更長(zhǎng)的common path ,更短的clock tree (長(zhǎng)的common path 更短的clocktree, 可能需要設(shè)計(jì)clock tree結(jié)構(gòu)調(diào)整, sdc 的調(diào)整,ccopt spec 調(diào)整, place 調(diào)整等等)。

我要PLL 的REF CLOCK 走更短的距離 (PLL ref clock 需要高的時(shí)鐘質(zhì)量。提前有好的規(guī)劃,不要插多余的cell到ref clock 路徑上,pr floorplan 的迭代 控制PLL 與ref clock 的距離, 綜合過(guò)程不要給這種net上加?xùn)|西。)。我要更小的SI (pr clock tree 布線上更好的布線層規(guī)劃,良好的shielding )。我要tree更好的平衡 (該balance的地方balance,不該balance的地方不要相互拖拽,需要良好的ccopt_spec, sdc ,以及setting配合。)

等等,還有很多,所有的需求都需要相互trade off 來(lái)達(dá)到一個(gè)平衡。

我以圖片舉例來(lái)挑其中一些問(wèn)題針對(duì)的談?wù)劇?/p>

能不要多點(diǎn)長(zhǎng)tree平衡,盡量不要多點(diǎn)長(zhǎng)tree,除非迫不得已。如圖從物理實(shí)現(xiàn)角度說(shuō) 綠色是一個(gè)block ,A 和B 兩個(gè)clock 從port進(jìn)來(lái)需要相互balance。這種結(jié)構(gòu)block的PR工程師好不容易把A 和B 調(diào)的tree平衡。但是到了頂層,頂層pr工程師還需要保證紅色的到A &B兩個(gè)hier pin的tree路線是平衡的。對(duì)時(shí)序收斂是不友好的。

56cd44cc-224f-11ee-962d-dac502259ad0.jpg

設(shè)計(jì)牽扯到從block穿clock出來(lái)到頂層的結(jié)構(gòu)那么紅色的這路去頂層的clock路徑不要帶多余的邏輯,如果有多余的邏輯分配到A 那部分去, 因?yàn)榫G色的地方dft要加occ, 而occ一般是不級(jí)聯(lián)的。

56df708e-224f-11ee-962d-dac502259ad0.jpg

設(shè)計(jì)中驅(qū)動(dòng)兩個(gè)hinst如果是同頻的能用一個(gè)occ (紅色) 就盡量不要用兩個(gè)(綠色)。造成面積浪費(fèi)不說(shuō),且如果A和B再有timing talk 會(huì)導(dǎo)致非 common path 變長(zhǎng)。

56f21bc6-224f-11ee-962d-dac502259ad0.jpg

分頻模塊在功能模式下的分頻系數(shù)頻率與dft 模式下的分頻系數(shù)盡量一致。當(dāng)功能模式時(shí)候toggle fun_reset 就能讓div模塊配置到需要的系數(shù)上。當(dāng)dft模式下toggle dft cgu reset 也能讓div模塊配置到相同的系數(shù)上。否則需要dft通過(guò)tdr或者其它連線來(lái)配值自己想要的參數(shù),增加多余邏輯。不過(guò)具體情況具體分析。沒(méi)有通解。

570b85f2-224f-11ee-962d-dac502259ad0.jpg

STA 工程師盡量通過(guò)良好的使用 set_clock_group -physically_exclusive -logically_exclusive -asyncronus / set_clock_exclusivity 等命令去過(guò)濾掉C 位置不應(yīng)該A B共存導(dǎo)致的SI 分析。

571beea6-224f-11ee-962d-dac502259ad0.jpg

多種mode sdc 能merge的盡量merge ,不能merge再具體問(wèn)題具體分析。多個(gè)mode sdc會(huì)產(chǎn)生更多需要分析的constraint mode 產(chǎn)生更多scenario 耗費(fèi)更多時(shí)間。舉個(gè)例子類(lèi)似我遇到的這種結(jié)構(gòu)的clock 就是相對(duì)不那么好做的 A B C三個(gè)mux會(huì)從ip上去選clock。而且A B C之間相互還需要balance, 那么就是2 * 2 * 2 = 8 種可能性。關(guān)鍵是這8種可能性在真實(shí)情況下可能只有5種是真實(shí)會(huì)產(chǎn)生的。

你如果只通過(guò)create_clock create_generated_clock set_clock_group set_false_path 方式來(lái)做,那么就會(huì)產(chǎn)生過(guò)約,因?yàn)闀?huì)額外約束多余那3種可能性,如果我通過(guò)給mux sel set_case_analysis 來(lái)case的話那么就會(huì)產(chǎn)生更多的sdc mode, 更多的view.事實(shí)上當(dāng)時(shí)這種類(lèi)似mode有好幾十種情況。

57262ac4-224f-11ee-962d-dac502259ad0.jpg

合理的使用set_clock_sense set_sense.應(yīng)用場(chǎng)景有時(shí)會(huì)有個(gè)A clock 高頻clock和B clock 低頻clock 經(jīng)過(guò)mux去驅(qū)動(dòng)后面的A INST 與B INST, 真實(shí)情況是可能B clock 只會(huì)打到A INST 模塊進(jìn)行搬運(yùn)數(shù)據(jù), 比如芯片boot階段。它不會(huì)去B INST 那么一定要用set_sense 去把B clock在B INST 前面停掉,這有利于timing分析也有利于PR 進(jìn)行長(zhǎng)clock tree。默認(rèn)情況下innovus create ccopt spec 會(huì)轉(zhuǎn)換 set_sense /set_clock_sense 為 set_ccopt_property -sink_type igore [get_pin xxx] 這樣對(duì)于B clock 來(lái)說(shuō)B INST 里面的sink點(diǎn)就不會(huì)被balance 。去掉不該balance的 sink點(diǎn)自然tree就會(huì)更好。

5732ec8c-224f-11ee-962d-dac502259ad0.jpg

合理利用useful skew ECF/ccd

真實(shí)的設(shè)計(jì)中clock是不可能長(zhǎng)的完全平的。那么可以通過(guò)useful skew 來(lái)達(dá)到data clock setup&hold 微妙的平衡。

通過(guò)分析DC 的timing報(bào)告人為通過(guò)set_clock_latency -clock xxx [get_pins xxxx]去調(diào)整clock tree 長(zhǎng)度,讓DC按照不平的clock tree 長(zhǎng)度進(jìn)行優(yōu)化。進(jìn)入INNOVUS的時(shí)候 INNOVUS create_ccopt_spec 會(huì)轉(zhuǎn)換set_clock_latency 命令為

set_ccopt_property -insertion_delay xxx [get_pins xxxx] 來(lái)調(diào)整clock tree長(zhǎng)度,達(dá)到更好的平衡。

或者在DC 中開(kāi)啟ccd , 通過(guò)write_scripts 寫(xiě)出工具根據(jù)組合邏輯和你的設(shè)置推出來(lái)的tree長(zhǎng)度腳本set_clock_latency -offset , 通過(guò)腳本轉(zhuǎn)換set_clock_latency -offset 為標(biāo)準(zhǔn)set_clock_latency -clock xxx [get_pins xxx] SDC ,進(jìn)入INNOVUS 優(yōu)化。

或者INNOVUS 刪除set_clock_latency 開(kāi)啟Cadence 自己的useful skew ECF 來(lái)自動(dòng)進(jìn)行不平clock tree優(yōu)化。

至于結(jié)果,不好說(shuō),不同設(shè)計(jì)反映不一,推的過(guò)多會(huì)導(dǎo)致hold難修。當(dāng)然Synopsys會(huì)推薦DC 可以開(kāi)hold corner 然后來(lái)估計(jì)hold的影響,讓推的不要太兇。

針對(duì)這種結(jié)構(gòu)一個(gè)M clock驅(qū)動(dòng)兩坨邏輯紅色和上面黑色。

通常做法是整一個(gè)M 整一個(gè)GCLK G1 GCLK G2 然后設(shè)置clock_group 來(lái)解決。

不要嘗試直接在G2 位置create一個(gè)master clk, 然后設(shè)置clock_group

這種會(huì)導(dǎo)致G2 前面的source latency 丟失,導(dǎo)致無(wú)法分析前面路徑的延時(shí)SI 等影響,也不能用來(lái)signoff

5743a220-224f-11ee-962d-dac502259ad0.jpg

但是這種類(lèi)型的SDC 用來(lái)INNOVUS ccopt 來(lái)長(zhǎng)clock tree是極好的。尤其是當(dāng)你不怎么熟悉innovus的ccopt spec ,但是你又很熟悉sdc和clock結(jié)構(gòu)的時(shí)候。

innovus默認(rèn)create的spec就不會(huì)balance 紅色和藍(lán)色因?yàn)槟愕腉2 地方的create的是一個(gè)master_clock

當(dāng)然別忘了update_constraint update回來(lái),更別忘了手動(dòng)call update_io_latency/set_propagate_clock 來(lái)propagated clock 否則你長(zhǎng)完tree你的clock還是ideal的。

最后強(qiáng)調(diào)一點(diǎn),默認(rèn)innovus create ccopt spec 是不識(shí)別sdc里面的 clock_group , false_path 的,它只根據(jù)你的clock 物理連接結(jié)構(gòu)走。 當(dāng)然有setting可以讓create ccopt spec去識(shí)別 clock_group 和false_path ,但是只是大家都不這么做而已。具體原因可能是工具不完善吧,也有可能是這樣創(chuàng)建的spec 文件太大,或者太多的這種ccopt的設(shè)置會(huì)導(dǎo)致不期望的結(jié)果之類(lèi)的。

著重注意IP 位置的clock ,有的情況是一個(gè)ip是liberty ,internal pin會(huì)打數(shù)據(jù) D 出來(lái)同時(shí)這個(gè)internalpin又會(huì)打clock出來(lái) IP 外面會(huì)有flipflop來(lái)接數(shù)據(jù),這種path由于launch clock 無(wú)法調(diào)整。導(dǎo)致timing不好收斂。

5751aece-224f-11ee-962d-dac502259ad0.jpg

或者是這種IP 作為liberty internal pin會(huì)打clock出來(lái)給flipflop launch 然后再用這個(gè)internalpin到IP 邊界上去check。這種由于capture clock 沒(méi)法控制同樣不好收斂。

575f3d96-224f-11ee-962d-dac502259ad0.jpg

針對(duì)這種情況及時(shí)syn pr, 聯(lián)系vendor 與設(shè)計(jì), 確認(rèn)路徑的正確。設(shè)計(jì)能retime flipflop 多次打拍就提前做。方便timing收斂。

PR 盡量和dft以及sdc owner多溝通。了解dft test_clock sdc里面是怎么下的。通常情況test_clock 會(huì)通過(guò)不同的occ去trigger 幾乎所有的flipflop 。一般情況下dft 穿chain是分clock domain 穿的。也就是各個(gè)occ是相互不check的。當(dāng)你的pr sdc為了簡(jiǎn)便下的比較粗的情況比如一個(gè)create 一個(gè)test_clock 完事,沒(méi)有在各個(gè)occ上做test_clock的分開(kāi)處理。那么建議在ccopt spec里面把test_clock skew group 設(shè)置成none不要讓它去balance。否則它會(huì)退拽整個(gè)設(shè)計(jì)的tree。

576e5542-224f-11ee-962d-dac502259ad0.jpg

設(shè)計(jì)時(shí)鐘樹(shù)時(shí)候盡量不要讓block 的clock 穿兩個(gè)port到頂層再去trigger 兩個(gè)flipflop相互拍數(shù)據(jù)。這樣會(huì)導(dǎo)致clock branch point 在block內(nèi)部,導(dǎo)致cppr過(guò)小timing不好收斂。

577b6840-224f-11ee-962d-dac502259ad0.jpg

這對(duì)這個(gè)問(wèn)題其實(shí)還有變形,原理其實(shí)都是控制clock tree 的branch point 來(lái)控制cppr來(lái)優(yōu)化timing

如圖A block 產(chǎn)生clock 到B block 拍數(shù)據(jù)給C block 左邊連接是不是branch point 在A block內(nèi)部這樣cppr 就小。

如果改成右邊的結(jié)構(gòu) branch point 就在B block cppr 就會(huì)變大。當(dāng)然要注意這時(shí)候可能capture path就會(huì)過(guò)長(zhǎng)也許對(duì)hold不利。所以要做trade off。本質(zhì)點(diǎn)在于移動(dòng)clock branck point.

578b6d80-224f-11ee-962d-dac502259ad0.jpg

審核編輯:湯梓紅
聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    460

    文章

    52520

    瀏覽量

    440996
  • pll
    pll
    +關(guān)注

    關(guān)注

    6

    文章

    889

    瀏覽量

    136423
  • 時(shí)序分析
    +關(guān)注

    關(guān)注

    2

    文章

    127

    瀏覽量

    23812
  • 時(shí)鐘樹(shù)
    +關(guān)注

    關(guān)注

    0

    文章

    56

    瀏覽量

    11045

原文標(biāo)題:芯片的動(dòng)脈CLOCK TREE

文章出處:【微信號(hào):處芯積律,微信公眾號(hào):處芯積律】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    時(shí)鐘樹(shù)優(yōu)化與有用時(shí)鐘延遲

    時(shí)鐘樹(shù)優(yōu)化與有用時(shí)鐘延遲在 “后端時(shí)序修正基本思路” 提到了時(shí)序優(yōu)化的基本步驟。其中,最關(guān)鍵的階段就是時(shí)鐘樹(shù)建立。
    發(fā)表于 10-26 09:29 ?4677次閱讀
    <b class='flag-5'>時(shí)鐘</b><b class='flag-5'>樹(shù)</b>優(yōu)化與有用<b class='flag-5'>時(shí)鐘</b>延遲

    裁員裁到“大動(dòng)脈”?理想汽車(chē)召回部分被裁員工

    的員工,其合同將直接延續(xù),目前還不清楚召回規(guī)模和各部門(mén)比例。 有業(yè)者稱(chēng),理想汽車(chē)此次裁員裁到了“大動(dòng)脈”,測(cè)試人員出現(xiàn)了不足的情況,影響了產(chǎn)品的研發(fā)測(cè)試。 ? 理想汽車(chē)此前規(guī)模性裁員 今年4月7日,理想汽車(chē)宣布新一
    的頭像 發(fā)表于 06-06 00:19 ?5500次閱讀

    DFM裁員裁到大動(dòng)脈了嗎?更新后一大堆問(wèn)題!??!

    DFM裁員裁到大動(dòng)脈了嗎?更新后一大堆問(wèn)題?。?!文件拼版后要不就是缺少焊盤(pán) 要不就是缺少走線,更邪門(mén)的事拼版就有一個(gè)板是正確的 剩下拼版都缺走線。 搞得我這幾天都不順!!!!!!
    發(fā)表于 03-06 10:06

    STM32芯片時(shí)鐘樹(shù)

    下面是一個(gè)STM32芯片時(shí)鐘樹(shù)圖1、LSI是低速內(nèi)部時(shí)鐘,RC振蕩器,頻率為32kHz左右。供獨(dú)立看門(mén)狗和自動(dòng)喚醒單元使用。 2、LSE是低速外部
    發(fā)表于 08-12 07:45

    電源紋波噪聲測(cè)試的相關(guān)資料分享

    前言: 任何電子產(chǎn)品的運(yùn)行,都少不了“電源”這個(gè)大動(dòng)脈,這個(gè)大動(dòng)脈的穩(wěn)定,強(qiáng)健就是保證產(chǎn)品穩(wěn)定,可靠,長(zhǎng)期運(yùn)行的關(guān)鍵。 產(chǎn)品電源的測(cè)試包括:電壓測(cè)試,紋波噪聲測(cè)試,電...
    發(fā)表于 11-12 07:31

    時(shí)鐘網(wǎng)格與時(shí)鐘樹(shù)設(shè)計(jì)方法對(duì)比研究

    基于片上偏差對(duì)芯片性能的影響,分析對(duì)比了時(shí)鐘樹(shù)設(shè)計(jì)與時(shí)鐘網(wǎng)格設(shè)計(jì),重點(diǎn)分析了時(shí)鐘網(wǎng)格抗OCV影響的優(yōu)點(diǎn),并利用實(shí)際電路應(yīng)用兩種方法分別進(jìn)行設(shè)
    發(fā)表于 05-07 14:13 ?36次下載
    <b class='flag-5'>時(shí)鐘</b>網(wǎng)格與<b class='flag-5'>時(shí)鐘</b><b class='flag-5'>樹(shù)</b>設(shè)計(jì)方法對(duì)比研究

    射頻識(shí)別芯片設(shè)計(jì)的時(shí)鐘樹(shù)功耗實(shí)戰(zhàn)

    芯片設(shè)計(jì)是每個(gè)國(guó)家的發(fā)展重點(diǎn)之一,而壯大中國(guó)芯片設(shè)計(jì)行業(yè)將有利于降低我國(guó)對(duì)國(guó)外芯片的依賴程度。再往期文章中,小編曾對(duì)芯片設(shè)計(jì)的正反向流程、芯片
    的頭像 發(fā)表于 01-25 17:43 ?3764次閱讀
    射頻識(shí)別<b class='flag-5'>芯片</b>設(shè)計(jì)的<b class='flag-5'>時(shí)鐘</b><b class='flag-5'>樹(shù)</b>功耗實(shí)戰(zhàn)

    什么樣IP網(wǎng)絡(luò)才能在“新基建”中,充當(dāng)好“大動(dòng)脈”角色?

    但是,歷經(jīng)30年發(fā)展的IP網(wǎng)絡(luò),在承接電信運(yùn)營(yíng)商、園區(qū)、數(shù)據(jù)中心的豐富應(yīng)用時(shí),稍顯力不從心。什么樣IP網(wǎng)絡(luò),才能在火熱的“新基建”中,充當(dāng)好“大動(dòng)脈”角色?
    的頭像 發(fā)表于 05-18 15:15 ?2231次閱讀

    電源紋波的噪聲測(cè)試解析

    任何電子產(chǎn)品的運(yùn)行,都少不了“電源”這個(gè)大動(dòng)脈,這個(gè)大動(dòng)脈的穩(wěn)定,強(qiáng)健就是保證產(chǎn)品穩(wěn)定,可靠,長(zhǎng)期運(yùn)行的關(guān)鍵。
    的頭像 發(fā)表于 12-19 10:55 ?5178次閱讀

    美東海岸供油“大動(dòng)脈”斷線,有地區(qū)現(xiàn)恐慌囤油

    的一條“大動(dòng)脈”,該管道為東海岸供應(yīng)了45%的汽油、柴油、航空燃料,還為軍方供油?!都~約時(shí)報(bào)》評(píng)價(jià),襲擊事件暴露出美國(guó)基礎(chǔ)設(shè)施的脆弱,是“令人不安的信號(hào)”。 專(zhuān)家警告,如果未來(lái)幾天內(nèi)不解決這個(gè)問(wèn)題,美國(guó)東南部各州將首當(dāng)其沖,迅速出現(xiàn)大規(guī)模
    的頭像 發(fā)表于 05-14 10:03 ?1805次閱讀

    STM32時(shí)鐘樹(shù)

    STM32時(shí)鐘樹(shù)問(wèn)題1:為什么需要時(shí)鐘?答:STM 32的時(shí)鐘系統(tǒng)類(lèi)似于人的心臟,需要為芯片提供時(shí)鐘
    發(fā)表于 12-06 09:51 ?16次下載
    STM32<b class='flag-5'>時(shí)鐘</b><b class='flag-5'>樹(shù)</b>

    評(píng)價(jià)時(shí)鐘樹(shù)質(zhì)量的方法

    時(shí)鐘樹(shù)綜合,通常我們也叫做CTS。時(shí)鐘樹(shù)綜合就是建立一個(gè)時(shí)鐘網(wǎng)絡(luò),使時(shí)鐘信號(hào)能夠傳遞到各個(gè)時(shí)序器
    的頭像 發(fā)表于 09-05 10:11 ?2250次閱讀

    TI芯科技 賦能中國(guó)新基建 | 西電東輸大動(dòng)脈暢通的背后——TI芯科技賦能中國(guó)新基建之特高壓

    TI芯科技 賦能中國(guó)新基建 | 西電東輸大動(dòng)脈暢通的背后——TI芯科技賦能中國(guó)新基建之特高壓
    發(fā)表于 10-28 11:59 ?0次下載
    TI芯科技 賦能中國(guó)新基建 | 西電東輸<b class='flag-5'>大動(dòng)脈</b>暢通的背后——TI芯科技賦能中國(guó)新基建之特高壓

    大家需要什么樣的clocktree呢?芯片動(dòng)脈CLOCK TREE介紹

    我覺(jué)得稱(chēng)時(shí)鐘樹(shù)芯片大動(dòng)脈一點(diǎn)也不夸張,因?yàn)樗衒lipflop 翻轉(zhuǎn)都要受到它的控制。而時(shí)鐘樹(shù)
    的頭像 發(fā)表于 07-21 15:42 ?3708次閱讀
    大家需要什么樣的clocktree呢?<b class='flag-5'>芯片</b>的<b class='flag-5'>動(dòng)脈</b>CLOCK TREE介紹

    時(shí)鐘樹(shù)是什么?介紹兩種時(shí)鐘樹(shù)結(jié)構(gòu)

    今天來(lái)聊一聊時(shí)鐘樹(shù)。首先我先講一下我所理解的時(shí)鐘樹(shù)是什么,然后介紹兩種時(shí)鐘樹(shù)結(jié)構(gòu)。
    的頭像 發(fā)表于 12-06 15:23 ?2575次閱讀