AMD Vitis Unified IDE 是用于為 AMD 自適應(yīng) SoC 和 FPGA 器件開發(fā)應(yīng)用的設(shè)計(jì)環(huán)境。它集成了 Vitis IDE、Vitis HLS 和 Vitis Analyzer 的功能。此統(tǒng)一 IDE 為端到端的應(yīng)用開發(fā)提供了單一工具,無需在多個(gè)設(shè)計(jì)、調(diào)試、集成和分析 工具之間反復(fù)跳轉(zhuǎn)。您可利用 Vitis Unified IDE 來執(zhí)行多項(xiàng)任務(wù),同時(shí)其具有諸多優(yōu)勢。
本文檔旨在逐步指導(dǎo)您熟悉各種 Vitis 工具,這些工具采用自下而上的設(shè)計(jì)流程來開發(fā)系統(tǒng)組件,隨后將其集成到頂層系統(tǒng)工程中。
如果您希望獲取完整版用戶指南,請至文末掃描二維碼進(jìn)行下載。
您可利用 Vitis Unified IDE 來執(zhí)行多項(xiàng)任務(wù)
-
開發(fā)嵌入式應(yīng)用,可在包括 AMD Versal 和 AMD Zynq UltraScale+ MPSoC 器件在內(nèi)的自適應(yīng) SoC 處理器上運(yùn)行
-
為 Versal 自適應(yīng) SoC 開發(fā) AI 引擎應(yīng)用與內(nèi)核
-
為 AMD Alveo 數(shù)據(jù)中心加速器卡和自適應(yīng) SoC 器件開發(fā)系統(tǒng)工程
Vitis Unified IDE 具有如下優(yōu)勢
安裝簡單
相比于完整版本,它對于網(wǎng)絡(luò)和硬盤的壓力更小;嵌入式版本下載大小從 50 GB 減小到 10 GB,安裝大小從 166 GB 減小到 15 GB
降低安裝依賴要求:命令行服務(wù)器不再依靠 GUI 庫

安裝改良
構(gòu)架易用:
“Flow Navigator”可幫助您管理不同設(shè)計(jì)的工作流程
設(shè)計(jì)流程支持模板樣本,以便新用戶查看所有可用示例,從而提升生產(chǎn)力
非阻塞命令現(xiàn)在可同時(shí)運(yùn)行多項(xiàng)構(gòu)建和分析作業(yè)
面向 AI 引擎工作流程的設(shè)計(jì)增強(qiáng)功能
軟件仿真會在 x86 模式下運(yùn)行主機(jī)應(yīng)用以加速設(shè)計(jì)迭代,因?yàn)闊o需利用 Linux 操作系統(tǒng)啟動(dòng) QEMU
AI 引擎流水線視圖已從單核增強(qiáng)至多核;您可為任意活動(dòng)的核選擇流水線視圖
AI 引擎微代碼視圖已增強(qiáng),包含用戶可選的篩選器
現(xiàn)代化的外觀和框架
亮色主題和暗色主題
利用可安全自定義的快捷鍵進(jìn)行快速操作
用戶友好的命令選用板
最新 C++ 語法高亮和 IntelliSense

易用性
在 GUI 模式與命令行 (CLI) 模式之間輕松切換
將 GUI 與 CLI 各自的優(yōu)勢合而為一
實(shí)時(shí)呈現(xiàn)配置文件
CLI 可用于構(gòu)建工程,并構(gòu)建統(tǒng)一 IDE 用于調(diào)試核分析
GUI 操作保存在 python log 日志中用于批量重建
本文檔旨在逐步指導(dǎo)您熟悉各種 Vitis 工具,這些工具采用了 Vitis Unified IDE 和全新的 v++ 命令行流程來開發(fā) AI 引擎組件、HLS 組件和系統(tǒng)工程。
單一統(tǒng)一的設(shè)計(jì)環(huán)境可以提供所有必要的功能特性,用于編譯、運(yùn)行、調(diào)試和分析 FPGA 加速的數(shù)據(jù)中心應(yīng)用或異構(gòu)嵌入式系統(tǒng)設(shè)計(jì)的不同元素。Vitis 統(tǒng)一 IDE 支持您執(zhí)行下列操作:使用 Versal 器件的超長指令字 (VLIW) 處理器陣列來創(chuàng)建 AI 引擎組件;使用 HLS 組件將 C/C++ 代碼綜合到 RTL 設(shè)計(jì)中,運(yùn)行 C 語言仿真和 C/RTL 協(xié)同仿真;在全新集成的 Vitis Analyzer 分析器工具中復(fù)查和分析構(gòu)建和運(yùn)行匯總信息。
全新的 Vitis IDE 能搭配 v++ 命令和 vitis-run 命令的全新命令行功能特性一起使用。無論是使用命令行還是 Vitis IDE 來工作,您都能利用單一環(huán)境所提供的緊密集成的設(shè)計(jì)環(huán)境來完成大部分設(shè)計(jì)目標(biāo)。
Vitis Unified IDE 當(dāng)前正處于預(yù)覽階段,適用對象包括數(shù)據(jù)中心加速和嵌入式系統(tǒng)設(shè)計(jì)、AI 引擎和 HLS 組件創(chuàng)建、平 臺創(chuàng)建以及嵌入式軟件設(shè)計(jì)。
文章導(dǎo)航
第 1 章:簡介
第 2 章:安裝和啟動(dòng) Vitis Unified IDE
第 3 章:構(gòu)建和運(yùn)行 AI 引擎組件
第 4 章:構(gòu)建和運(yùn)行 HLS 組件
第 5 章:創(chuàng)建應(yīng)用組件
第 6 章:創(chuàng)建平臺組件
第 7 章:嵌入式軟件開發(fā)流程
第 8 章:為異構(gòu)計(jì)算創(chuàng)建系統(tǒng)工程
第 9 章:使用“Analysis”視圖(Vitis Analyzer)
第 10 章:使用 Vitis Unified IDE
第 11 章:命令行流程
第 12 章:命令參考
第 13 章:從現(xiàn)有工具轉(zhuǎn)移
獲取完整版用戶指南
《Vitis Unified IDE 和通用命令行參考手冊》,
請掃描下方二維碼進(jìn)行下載。
原文標(biāo)題:Vitis Unified IDE 和通用命令行參考手冊
文章出處:【微信公眾號:Xilinx賽靈思官微】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
-
賽靈思
+關(guān)注
關(guān)注
33文章
1797瀏覽量
133126 -
Xilinx
+關(guān)注
關(guān)注
73文章
2192瀏覽量
129832
原文標(biāo)題:Vitis Unified IDE 和通用命令行參考手冊
文章出處:【微信號:賽靈思,微信公眾號:Xilinx賽靈思官微】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
如何在AMD Vitis Unified IDE中使用系統(tǒng)設(shè)備樹
所見即所得——Luban-Lite VS Code插件讓開發(fā)實(shí)現(xiàn)“命令行自由”
如何在AMD Vitis Unified 2024.2中連接到QEMU
解析K8S實(shí)用命令
如何在Unified IDE中創(chuàng)建視覺庫HLS組件
淺談wsl --update` 命令行選項(xiàng)無效的解決方案
使用AMD Vitis Unified IDE創(chuàng)建HLS組件
飛凌嵌入式ElfBoard ELF 1板卡-Uboot常用命令之查看命令
Linux常用命令大全
請問如何通過S32K312命令行構(gòu)建代碼?
Linux常用命令行總結(jié)

Vitis Unified IDE 和通用命令行參考手冊
評論