chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

PCB設計中的疊層原則

凡億PCB ? 來源:凡億 ? 作者:凡億 ? 2023-11-13 07:50 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在進行多層PCB的設計時,PCB的層疊是其中一個非常重要的環(huán)節(jié),層疊的好壞對于產品的性能有直接的影響,下面我們將為大家梳理一下多層板層疊的一些基本原則。

首先,我們需要滿足信號層與地層相鄰疊放,在有相鄰地層的作用下可以有效的減小信號之間的串擾和電磁輻射,地層可用于提供電流回路和屏蔽信號層的電磁輻射,特別是在高頻高速的PCB設計中,在有相鄰地層的情況下也能避免信號跨分割的問題,所以在PCB設計時我們的重要信號也應該放置在靠近地層的信號層中。

wKgZomVQFFaAWGExAADI8Px7IzQ903.png

第二點,在疊層時應該要保持層疊的對稱性,層疊是否對稱關系到后期PCB板成品的彎曲度,如果層疊不對稱會導致板子成品出現(xiàn)翹曲的情況,從而進一步影響板子的貼片,可能會出現(xiàn)焊接不牢固,虛焊等情況。

wKgZomVQFFaAI44qAAAo4VE4pNU396.png

第三點,與元器件相鄰的層要設置為地平面,可以為器件提供屏蔽的作用,以及避免表底層信號出現(xiàn)跨分割情況(跨分割指的是一個信號的相鄰參考層經過了多個平面)

wKgZomVQFFaAfuVlAADwbyxagsY703.png

第四點,電源層應該盡可能的與地平面相鄰,構成平面電容,從而降低電源平面阻抗

wKgZomVQFFaAINvkAAAcRsOe5TQ577.png

第五點,盡量不要出現(xiàn)相鄰的平行布線層,相鄰平行布線層間串擾會非常大,從而影響信號質量,影響板子性能,如果在出現(xiàn)相鄰布線層的情況盡量一層走橫的,一層走豎的,或者增加這兩個層之間的厚度,把間距拉開也能有效解決串擾問題,比如我們常說的“假八層”設計。

wKgZomVQFFeANz15AAAeE9FaGRE221.png

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4380

    文章

    23631

    瀏覽量

    417246
  • PCB設計
    +關注

    關注

    396

    文章

    4880

    瀏覽量

    93010
  • 疊層
    +關注

    關注

    0

    文章

    30

    瀏覽量

    10236

原文標題:PCB設計中的疊層原則

文章出處:【微信號:FANYPCB,微信公眾號:凡億PCB】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    貼片電感代理-電感的實際應用

    電感,作為一種基于多層陶瓷或磁性材料制成的電感元件,以其小型化、高頻特性好、品質因數(shù)高、散熱性能好及抗干擾能力強等優(yōu)勢,在消費電子、工業(yè)自動化及汽車電子等領域得到了廣泛應用。以下將詳細闡述
    的頭像 發(fā)表于 08-22 17:38 ?509次閱讀
    貼片電感代理-<b class='flag-5'>疊</b><b class='flag-5'>層</b>電感的實際應用

    如何為EMC設計選擇PCB結構

    在設計電磁兼容性(EMC)表現(xiàn)優(yōu)異的 PCB 時,結構的選擇是需要掌握的核心概念之一。
    的頭像 發(fā)表于 07-15 10:25 ?5054次閱讀
    如何為EMC設計選擇<b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>結構

    Allegro Skill工藝輔助之導入模板

    PCB設計,導入模板能夠確保設計的標準化和規(guī)范化,避免因手動設置參數(shù)而可能出現(xiàn)的錯誤
    的頭像 發(fā)表于 07-10 17:10 ?2438次閱讀
    Allegro Skill工藝輔助之導入<b class='flag-5'>疊</b><b class='flag-5'>層</b>模板

    PCB設計避坑指南

    每次PCB設計最讓你頭疼的是什么?是密密麻麻的走線?還是讓人抓狂的EMI問題?問題的根源可能藏在你看不見的地方——PCB結構。當你的設計從實驗室小批量轉到批量生產時,是否遇到過信號
    的頭像 發(fā)表于 06-25 07:36 ?2147次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>設計避坑指南

    PCB設計避坑指南

    每次PCB設計最讓你頭疼的是什么?是密密麻麻的走線?還是讓人抓狂的EMI問題?問題的根源可能藏在你看不見的地方—— PCB結構 。 當你的設計從實驗室小批量轉到批量生產時,是否遇到
    發(fā)表于 06-24 20:09

    高速PCB布局/布線的原則

    目錄:一、布線的一般原則1、PCB板知識2、5-5原則3、20H原則4、3W/4W/10W原則(W:Width)5、重疊電源與地線
    的頭像 發(fā)表于 05-28 19:34 ?1634次閱讀
    高速<b class='flag-5'>PCB</b>布局/布線的<b class='flag-5'>原則</b>

    原理圖和PCB設計的常見錯誤

    在電子設計領域,原理圖和PCB設計是產品開發(fā)的基石,但設計過程難免遇到各種問題,若不及時排查可能影響電路板的性能及可靠性,本文將列出原理圖和PCB設計的常見錯誤,整理成一份實用的速
    的頭像 發(fā)表于 05-15 14:34 ?700次閱讀

    捷多邦專家解讀:如何選擇最優(yōu)PCB方案?

    PCB設計,多層板的設計直接影響信號完整性、電源分配和EMC性能。合理的結構不僅能提
    的頭像 發(fā)表于 05-11 10:58 ?385次閱讀

    Altium DesignerPCB設計規(guī)則設置

    在使用 Altium Designer 進行PCB設計時,除了電氣間距(Clearance)等基礎規(guī)則外, 導線寬度、阻焊、內電連接、銅皮敷設等規(guī)則也同樣重要 。這些設置不僅影響布線效率,還決定了成品板的可制造性與可靠性。
    的頭像 發(fā)表于 04-17 13:54 ?6132次閱讀
    Altium Designer<b class='flag-5'>中</b><b class='flag-5'>PCB設計</b>規(guī)則設置

    PCB設計容易遇到的問題

    印制電路板(PCB)設計是電子產品開發(fā)的關鍵環(huán)節(jié),其質量直接影響產品的性能和可靠性。下面將分享幾個PCB設計容易遇到的問題,提供其解決方案,希望對小伙伴們有所幫助。
    的頭像 發(fā)表于 04-15 16:20 ?620次閱讀

    PCB】四電路板的PCB設計

    摘要 詳細介紹有關電路板的PCB設計過程以及應注意的問題。在設計過程針對普通元器件及一些特殊元器件采用不同的布局原則;比較手工布線、自動布線及交互式 布線的優(yōu)點及不足之處;介紹PCB
    發(fā)表于 03-12 13:31

    LVDS連接器PCB設計與制造

    設計。 三、LVDS連接器PCB的可制造性設計 在PCB設計,可制造性設計(DFM)是確保產品從設計到生產順利過渡的關鍵環(huán)節(jié)。華秋DFM軟件為LVDS連接器的PCB設計提供了全面的
    發(fā)表于 02-18 18:18

    PCB設計的Stub對信號傳輸?shù)挠绊?/a>

    PCB設計應盡量減少Stub的存在,或者在無法完全避免Stub的情況下,通過優(yōu)化Stub的長度和幾何形狀來降低它們對信號的影響。
    的頭像 發(fā)表于 12-20 18:28 ?215次閱讀
    <b class='flag-5'>PCB設計</b><b class='flag-5'>中</b>的Stub對信號傳輸?shù)挠绊? />    </a>
</div>                              <div   id=

    為什么有的ADC采集板PCB設計TOP和BOTTOM要填充GND網(wǎng)絡銅皮,而有的就不用填充?

    你好, 請問為什么有的ADC采集板PCB設計TOP和BOTTOM要填充GND網(wǎng)絡銅皮,而有的就不用填充。 請問有沒有關于此方面的設計案例和參考資料
    發(fā)表于 11-18 06:26

    如何根據(jù)貼片電感參數(shù)進行選型

    如何根據(jù)貼片電感參數(shù)進行選型 gujing 編輯:谷景電子 對于大部分電子設備來說,貼片電感的選擇是一個特別重要的部分,它直接影響到電路的性能和穩(wěn)定性。即使我們已經在多篇文章
    的頭像 發(fā)表于 10-18 19:14 ?684次閱讀