chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

【收藏】大??偨Y(jié)的30個(gè)PCB布局的細(xì)節(jié)與心得

jf_pJlTbmA9 ? 2023-12-06 15:17 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

01.濾波電容要盡量與芯片電源近,振蕩器也是,在振蕩器前端放電阻

02.改變電路板大小在Design的Board Shape里。

03.放置元件,過孔,焊盤,覆銅,放文本等都可用快捷鍵P+L。

04.畫完后要規(guī)定禁止布線層即KeepOut-Layer層,P+L布線。

05.覆銅(place polygon pour)之前要修改安全間距design rules(clearance 16mil左右)注意一般用Hatched,并且NET網(wǎng)絡(luò)連接到地GND,選擇pour all same net projects,還要去除死銅(remove dead copper)。

補(bǔ)充:多層覆銅要注意電源層和地層,因?yàn)?a target="_blank">FPGA里面的走線只有6mil,所以覆銅的時(shí)候要把rule->clearance設(shè)置為6mil再覆銅,在其他層覆銅的時(shí)候最好rule->clearance弄大一點(diǎn)16mil左右,再把規(guī)則改回去,這時(shí)候Track 8mil,Grid 24mil。

06.在頂層和底層覆銅時(shí)要注意Track 12mil,Grid 24mil。

07.地線和電源線一般要很粗60-80mil,正常最小線寬10mil,F(xiàn)PGA一般6mil。

08.排線操作用S+L,使用P+M布線,“<” “>”號調(diào)整間距,放導(dǎo)線用P+L,特別是在指定某一層比如禁止布線層的時(shí)候只能用這個(gè)。

09.小鍵盤加減+,-號為各層之間切換用,Page Up放大,Page Down縮小。

10.距離測量R+M,單位mil和毫米 mm切換用Q鍵。

11.放置器件時(shí):X左右對稱,Y上下對稱,SPACE為90度翻轉(zhuǎn),器件查看屬性用Tab鍵。

12.畫封裝圖時(shí),J+L為Jump to Location定位到某一點(diǎn)。

13.定基點(diǎn)畫封裝在Preference的PCB中的Display中Origin Maker。

14.畫PCB封裝時(shí)可用隊(duì)列粘貼P+S。

15.導(dǎo)入PCB更新時(shí)要在原理圖中UPdate,導(dǎo)入原理圖更新要在PCB中UPdate,這個(gè)時(shí)候如果不改變原理圖引腳順序可以使用project->option->option中的change sch pins不勾選來做到,交互式布線中經(jīng)常用到,但是需要注意:

有時(shí)候只更新一個(gè)器件就需要自己去找到要更新的網(wǎng)標(biāo)和器件,不要全更新。

16.加工時(shí),一般加阻焊(表面為綠),絲?。@示器件標(biāo)識),板厚一般1.5-2mm。

17.畫PCB封裝圖要在TOP OverLayers(黃色)。

18.模擬電源和一般電源之間一般要加一個(gè)電感(10mH左右)消除信號的影響,加兩個(gè)0.1uf的電容濾波。

19.單片機(jī)的模擬參考輸入端AREF要接電解電容濾波,而且要接模擬地,模擬地(AGND)與一般地(GND)之間加一個(gè)電阻,并且正負(fù)模擬參考輸入端之間要加電容(0.1uf)濾波。

20.自動(dòng)標(biāo)號用Tools--Annotate Schematics。

21.畫器件原理圖的時(shí)候,善用器件排列規(guī)則來畫圖,比如輸入引腳在左邊,輸出在右邊,電源在上邊,地在下邊。

22.畫原理圖庫時(shí),可以用分部分(part)來設(shè)計(jì)引腳特別多的芯片。

23.低電平可以使字母頭上顯示一個(gè)橫線來表示。

24.先選擇多個(gè)焊盤,按S加上component connection,再加上Multiple traces,選擇器件,加上~鍵。

25.在布置PCB時(shí),必須先要設(shè)置規(guī)則(很重要),rule中要設(shè)置Via,Clearance等等。

26.Shift+S 看單層所有布線,Ctrl+鼠標(biāo)右鍵+拖動(dòng)=放大或者縮小,多層布線非常有用。

27.當(dāng)重復(fù)器件比較多時(shí)候,使用排列組合Align,選擇要排列的元器件,快捷鍵shift+ctrl+H,水平均勻排列,shift+ctrl+V,垂直均勻排列,shift+ctrl+T,shift+ctrl+B。

28.把元件放到底層:選中器件,按L。

29.畫PCB時(shí)候,出現(xiàn)器件或者過孔綠色時(shí),使用design->rule中設(shè)置規(guī)則,可以先用規(guī)則檢查查看是哪里出了問題。

30.群操作:選中你要操作的所有器件,使用Shift+鼠標(biāo)左鍵雙擊其中一個(gè)器件進(jìn)行屬性設(shè)置。

31.需要把原理圖或者PCB轉(zhuǎn)換為pdf格式:File->Smart PDF->選擇路徑和設(shè)置就可以得到原理圖pdf格式。

32.在一個(gè)工程中的所有原理圖中的網(wǎng)標(biāo)都是相通的,如果要用總圖和子圖,選擇Design->Creat Sheet Symbol From Sheet or HDL。

補(bǔ)充:

1、添加信號層用Design->Layer Stack Manager選中top Layer然后add;

2、扇出功能:FPGA多引腳可以Auto Route->Fanout->component然后選中你要扇出的器件,根據(jù)情況勾選;

3、改變PCB引腳順序后要反編譯到原理圖用Project->Project Option->options把其中的Changing Schematic Pins勾選項(xiàng)去掉,然后Design->Update Schmetics in xx.ProPCB。

4、交互式布線:就是改變其中的引腳順序需要注意:

首先要配置可以交換的管腳Tools->pin/Part Swapping->configure選中你要交換的芯片比如FPGA,然后選擇可以交換的IO管腳,不能選中時(shí)鐘和一些配置管腳比如nCSO,nCE,ASDO,DATA0等等,這些都不能交換,Show Assign IO pin Only,然后將他們選中后增加到一個(gè)組比如Type組;

Pin Swap勾選上這樣才允許交換引腳;

Tools->Pin/Part Swapping->Interactive Pin/Net swaping(快捷鍵TWI)。

5、布多層板注意:

FPGA內(nèi)部線寬6mil(這個(gè)要根據(jù)FPGA中引腳之間的最小間距來看!),通孔大小外圓20mil,內(nèi)圓8mil,電源類通孔外圓50內(nèi)圓20;

等長線:對時(shí)鐘同步嚴(yán)格要求的需要布等長線,查看PCB,view->Workspace Panels->PCB->PCB,將要布的網(wǎng)絡(luò)分成一組便于觀察線長(雙擊All Net添加一組網(wǎng)絡(luò)),Tools->Interactive Lenth Tuning(快捷鍵TR),選擇網(wǎng)絡(luò)中一根線后Tab可以設(shè)置增加網(wǎng)絡(luò),然后找到網(wǎng)絡(luò)中最長的線進(jìn)行等長布線,通過這個(gè)布線 ,之前要先連接好線,給出足夠空間c、差分線:對DVI接口需要布差分線,view->Workspace Panels->PCB->PCB然后選擇Differential Pairs Editor,新建你要布的差分線,也可以先在原理圖中標(biāo)注,然后用Tools->Interactive Diff Pair Lenth Tuning(快捷鍵TI),選中一根線后按Tab進(jìn)行你要布得最長的線為標(biāo)準(zhǔn)進(jìn)行布線;

按S+N可以選擇整條網(wǎng)絡(luò),有利于刪除;

使器件固定,雙擊后選擇locked。

補(bǔ)充:

1、必須要說的東西,板子最后的檢查非常重要,特別unrouted 檢查,板子焊接之前的電源和地檢查也是,不要釀成大錯(cuò);

2、在PCB中按L直接可以編輯各層的顯示和隱藏;

3、盡量十字叉交錯(cuò)布線,減小信號干擾。

?免責(zé)聲明:本文轉(zhuǎn)載于網(wǎng)絡(luò),轉(zhuǎn)載此文目的在于傳播相關(guān)技術(shù)知識,版權(quán)歸原作者所有,如涉及侵權(quán),請聯(lián)系小編刪除。

  • 審核編輯 黃宇
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1650

    文章

    22207

    瀏覽量

    626923
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4382

    文章

    23638

    瀏覽量

    417545
  • PCB布局
    +關(guān)注

    關(guān)注

    9

    文章

    194

    瀏覽量

    28622
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    三極管 PCB 布局問題與優(yōu)化建議

    的三極管,換一個(gè)PCB布局,性能差異竟然非常大。這說明三極管的PCB布局問題不容忽視。下面結(jié)合常見問題和優(yōu)化經(jīng)驗(yàn)進(jìn)行分析。一、三極管
    的頭像 發(fā)表于 09-25 14:00 ?248次閱讀
    三極管 <b class='flag-5'>PCB</b> <b class='flag-5'>布局</b>問題與優(yōu)化建議

    深度解讀PCB設(shè)計(jì)布局準(zhǔn)則

    。專業(yè)設(shè)計(jì)可能需要遵循額外的板級布局準(zhǔn)則,但此處展示的PCB設(shè)計(jì)和布局準(zhǔn)則,是大多數(shù)板設(shè)計(jì)的一個(gè)良好起點(diǎn)。
    的頭像 發(fā)表于 09-01 14:24 ?4843次閱讀
    深度解讀<b class='flag-5'>PCB</b>設(shè)計(jì)<b class='flag-5'>布局</b>準(zhǔn)則

    霍爾元件PCB布局的10個(gè)防干擾技巧

    在霍爾元件的PCB布局中,為有效防止干擾,需結(jié)合磁場特性、信號完整性及電磁兼容性設(shè)計(jì),以下是10個(gè)關(guān)鍵防干擾技巧: 定向高電流導(dǎo)體垂直布局 將高電流導(dǎo)體(如電源線、電機(jī)驅(qū)動(dòng)線)定向?yàn)榇?/div>
    的頭像 發(fā)表于 07-08 15:17 ?471次閱讀

    解決噪聲問題試試從PCB布局布線入手

    電阻保留空間,可以提高日后進(jìn)行評估的靈活性。增加的柵極電阻會延長柵極電荷上升和下降時(shí)間,導(dǎo)致 MOSFET的開關(guān)功率損耗提高。 總結(jié) 了解電流路徑、其敏感性以及適當(dāng)?shù)钠骷胖茫窍?PCB布局
    發(fā)表于 04-22 09:46

    GaN E-HEMTs的PCB布局經(jīng)驗(yàn)總結(jié)

    GaN E-HEMTs的PCB布局經(jīng)驗(yàn)總結(jié)
    的頭像 發(fā)表于 03-13 15:52 ?863次閱讀
    GaN E-HEMTs的<b class='flag-5'>PCB</b><b class='flag-5'>布局</b>經(jīng)驗(yàn)<b class='flag-5'>總結(jié)</b>

    如何做好非隔離式開關(guān)電源的PCB布局

    難。因此,開關(guān)電源設(shè)計(jì)初期的正確 PCB 布局就非常關(guān)鍵。 電源設(shè)計(jì)者要很好地理解技術(shù)細(xì)節(jié),以及最終產(chǎn)品的功能需求。因此,從電路板設(shè)計(jì)項(xiàng)目一開始,電源設(shè)計(jì)者應(yīng)就關(guān)鍵性電源布局,與
    發(fā)表于 03-13 14:13

    DC-DC 的 PCB布局設(shè)計(jì)小技巧

    恰當(dāng)?shù)?b class='flag-5'>PCB布局可能會導(dǎo)致整個(gè)芯片測試重新再來一次,多次改版耽誤時(shí)間。 那接下來我們就將討論一下DC-DC電源中PCB layout設(shè)計(jì)的六個(gè)小技巧。 1.高di/dt環(huán)路面積最小
    發(fā)表于 03-11 10:48

    可靠的6個(gè)PCB設(shè)計(jì)指南

    我們開始新設(shè)計(jì)時(shí),因?yàn)閷⒋蟛糠謺r(shí)間都花在了電路設(shè)計(jì)和元件的選擇上,在 PCB 布局布線階段往往會因?yàn)榻?jīng)驗(yàn)不足,考慮不夠周全。 如果沒有為 PCB 布局布線階段的設(shè)計(jì)提供充足的時(shí)間和精力
    的頭像 發(fā)表于 02-07 11:29 ?1433次閱讀
    可靠的6<b class='flag-5'>個(gè)</b><b class='flag-5'>PCB</b>設(shè)計(jì)指南

    GeneSiC MOSFETs的PCB布局建議

    電子發(fā)燒友網(wǎng)站提供《GeneSiC MOSFETs的PCB布局建議.pdf》資料免費(fèi)下載
    發(fā)表于 01-24 13:55 ?0次下載
    GeneSiC MOSFETs的<b class='flag-5'>PCB</b><b class='flag-5'>布局</b>建議

    華為PCB的EMC設(shè)計(jì)指南

    轉(zhuǎn)載一篇華為《PCB的EMC設(shè)計(jì)指南》,合計(jì)94頁P(yáng)DF,對PCB的EMC設(shè)計(jì)從布局、布線、背板的EMC設(shè)計(jì)、射頻PCB的EMC設(shè)計(jì)等方面做了系統(tǒng)的
    的頭像 發(fā)表于 01-15 10:09 ?1849次閱讀
    華為<b class='flag-5'>PCB</b>的EMC設(shè)計(jì)指南

    104條關(guān)于PCB布局布線的小技巧

    在電子產(chǎn)品設(shè)計(jì)中,PCB布局布線是重要的一步,PCB布局布線的好壞將直接影響電路的性能。 現(xiàn)在,雖然有很多軟件可以實(shí)現(xiàn)PCB自動(dòng)
    的頭像 發(fā)表于 01-07 09:21 ?1490次閱讀
    104條關(guān)于<b class='flag-5'>PCB</b><b class='flag-5'>布局</b>布線的小技巧

    PCB設(shè)計(jì)時(shí)別忽視,這11個(gè)細(xì)節(jié)!

    今天給大家分享PCB設(shè)計(jì)的11個(gè)細(xì)節(jié)。 1、SMD元器件之間的間距大小 SMD元件之間有足夠的間距是PCB Layout工程師需要注意的第一件事情,太小的間距會增加焊膏的難度,并在焊盤
    發(fā)表于 11-20 10:32

    buck電路PCB布局優(yōu)化經(jīng)驗(yàn)

    Buck電路的基本原理 在進(jìn)行PCB布局之前,了解Buck電路的基本原理是必要的。Buck電路通常包括一個(gè)開關(guān)元件(如MOSFET)、一個(gè)電感、一個(gè)
    的頭像 發(fā)表于 11-05 09:13 ?1632次閱讀

    TPS65950/30/20 32KHz振蕩器原理圖和PCB布局指南

    電子發(fā)燒友網(wǎng)站提供《TPS65950/30/20 32KHz振蕩器原理圖和PCB布局指南.pdf》資料免費(fèi)下載
    發(fā)表于 10-29 09:58 ?1次下載
    TPS65950/<b class='flag-5'>30</b>/20 32KHz振蕩器原理圖和<b class='flag-5'>PCB</b><b class='flag-5'>布局</b>指南

    TPS65921 PCB布局指南

    電子發(fā)燒友網(wǎng)站提供《TPS65921 PCB布局指南.pdf》資料免費(fèi)下載
    發(fā)表于 10-25 10:01 ?0次下載
    TPS65921 <b class='flag-5'>PCB</b><b class='flag-5'>布局</b>指南