無互鎖流水級微處理器 (Microprocessors without Interlocked Pipeline Stages,MIPS) 是流行的 RISC 架構(gòu)處理器之一。其原理是盡量利用軟件方法避免流水線競爭問題。1981年,美國斯坦福大學的 John L. Hennessy 科研小組研發(fā)了 MIPS架構(gòu)處理器。1984年 MIPS 公司成立。MIPS 公司在 MIPS 架構(gòu)處理器基礎(chǔ)上于1985 年發(fā)布了第一個32位的微處理器 R2000,于1991 年發(fā)布了第一個64位的微處理器 R4000。這些R系列產(chǎn)品在 20 世紀 90 年代被廣泛應用于 SGI公司的工作站、DEC 工作站和服務(wù)器等計算機系統(tǒng)領(lǐng)域。
MIPS 架構(gòu)有32 位和 64位兩種,如圖 2-25 所示。其指令集也存在 MIPSI、 MIPSⅡ、 MIPSⅢ、 MIPSⅣ、MIPS V、 MIPS 32、MIPS 64 多個版本。其中 MIPS 32 (32位)和MIPS 64(64 位)除各定義一組控制寄存器和指令集外,還有一些可擴展指令選項可供選擇,如 MIPS-3D。

MIPS 采用模塊化架構(gòu),支持4個協(xié)處理器 (COP0/1/2/3)。通常 COPO是系統(tǒng)控制協(xié)處理器,COP1 是可選浮點運算單元(Floating- Point Unit, FPU),COP2/COP3 是未定義的可選協(xié)處理器。例如,在索尼公司最早期的 PS 游戲機中,COPO 是系統(tǒng)控制協(xié)處理器,COP2 是幾何轉(zhuǎn)換引擎(Geometry TransferEngine, GTE)。在PS2中,COPO 采用的是東芝 R5900 芯片,COP1 采用的是FPU, COP2 采用的是 VPU0。
MIPS 處理器是20 世紀 80年代中期RISC CPU 設(shè)計的一大熱點,并得到了市場認可和廣泛應用。20 世紀90 年代中后期,約有三分之一的RISC 微處理器是基于 MIPS 架構(gòu)的,是當時最有市場競爭力的 RISC CPU 架構(gòu)。目前 ARM RISC 架構(gòu)、MIPS RISC 架構(gòu)、×86 CISC 架構(gòu)之間依然競爭激烈。
MIPS 架構(gòu)處理器主要應用于嵌入式系統(tǒng)、路由器、互聯(lián)網(wǎng)網(wǎng)關(guān)、視頻游戲控制臺等領(lǐng)域。MIPS公司 2013年被 Imagination 合 并,其 MIPS 架構(gòu)得到延續(xù),如采用 MIPS架構(gòu)的龍芯(Loongson)處理器應用在曙光 6000 超級計算機中。
-
處理器
+關(guān)注
關(guān)注
68文章
20329瀏覽量
254802 -
微處理器
+關(guān)注
關(guān)注
11文章
2440瀏覽量
86127 -
mips
+關(guān)注
關(guān)注
1文章
245瀏覽量
49595 -
RISC
+關(guān)注
關(guān)注
6文章
485瀏覽量
86826
原文標題:MIPS 架構(gòu)處理器,MIPS 架構(gòu)處理器,MIPS
文章出處:【微信號:Semi Connect,微信公眾號:Semi Connect】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
俄羅斯推出MIPS架構(gòu) 28nm工藝雙核處理器
處理器MIPS架構(gòu)的知識您都知道么?沒關(guān)系這篇文章告訴你
詳解MIPS架構(gòu)
MIPS架構(gòu)的發(fā)展
64位MIPS架構(gòu)為OCTEON III處理器提供處理能力
MIPS Technologies不再設(shè)計MIPS處理器。相反,它加入了RISC-V陣營
Sigma Designs新型高性能媒體處理器選用MIPS科
MIPS最適用于設(shè)計MCU的處理器
Cavium 新款多核處理器采用MIPS公司MIPS64TM 架構(gòu)
處理器系列之最全面的MIPS知識
使用MIPS架構(gòu)處理器學習如何編程_從移動類應用的角度來講圖形技術(shù)教學
簡單認識IA-64架構(gòu)處理器
簡單認識POWER系列架構(gòu)處理器
簡單認識高級處理器
簡單認識MIPS架構(gòu)處理器
評論