PCI-Express(PCIe)是一種高速串行計算機擴展總線標準,主要用于擴充計算機系統(tǒng)總線數(shù)據(jù)吞吐量以及提高設備通信速度。目前服務器等應用已集成越來越多的PCIe終端,矽力杰新一代高性能PCIe時鐘緩沖器SQ82100可以為系統(tǒng)提供20路超低附加抖動的LP-HCSL參考時鐘,能夠簡化系統(tǒng)布局,進一步提高終端系統(tǒng)性能和集成度。
PCIe接口
PCIe接口常用于服務器和高性能計算系統(tǒng)的高速數(shù)據(jù)接口,經(jīng)過多年發(fā)展,PCIe接口已經(jīng)從PCIe Gen1(2.5GT/s)演進到如今的PCIe Gen6(64GT/s),在個人計算機,服務器,工作站,輔助駕駛等電子設備終端中被廣泛應用。

PCIe接口的參考時鐘為100MHz的差分 HCSL/LP-HCSL 電平信號。最為常用和可靠的時鐘架構(gòu)是Common Clock Architecture (CC),即使用單一的時鐘緩沖器為多個PCIe終端設備提供點對點的參考時鐘,如下圖為服務器的主板上的PCIe接口。

矽力杰多通道時鐘緩沖器方案

矽力杰新一代時鐘緩沖器SQ82100提供20路超低附加抖動的LP-HCSL參考時鐘,輸出差分阻抗為85Ω。SQ82100高集成的輸出端口可以節(jié)省外部匹配的80個終端電阻從而優(yōu)化PCB布局。內(nèi)部集成OE,SMBus以及3線SBI (Side Band Interface) 功能以方便控制打開或關(guān)閉任何通道,調(diào)節(jié)輸出信號幅度、阻抗及默認下電電平。
SQ82100
高性能20路PCIe時鐘緩沖器
◆20路低功耗推挽式LP-HCSL PCIe 85Ω差分輸出時鐘
◆ 滿足Intel DB2000QL指標要求
◆ 差分輸出時鐘附加抖動:
?DB2000QL<30fs RMS
?PCIe Gen4 <30fs RMS
?PCIe Gen5 <20fs RMS
?PCIe Gen6 <10fs RMS
◆ 輸出頻率范圍: 1MHz to 400MHz
◆ 3.3V供電,典型功耗600mW
◆ 內(nèi)部集成LDO
◆ 通道間Skew<50ps
◆ SMBus接口和SBI接口
◆ 8個OE控制引腳
◆ 允許掉電情況下數(shù)字引腳有輸入信號(PDT), 確保在異常系統(tǒng)條件下的器件得到保護
◆可選的SMBus地址允許同時使用多個器件
◆ 緊湊型封裝: AQFN6x6-80

性能優(yōu)勢
超低附加抖動
隨著數(shù)據(jù)傳輸速率要求不斷提高,為了保證系統(tǒng)無碼傳輸,PCIe高速接口對參考時鐘的RMS抖動指標要求愈加苛刻,最新的PCIe Gen6要求100MHz參數(shù)時鐘在協(xié)議規(guī)定的積分帶寬內(nèi)低于100fs RMS的時鐘抖動。PCIe接口對參考時鐘的指標要求如下:

SQ82100 的超低附加抖動遠超PCIe Gen5.0, Gen6.0的性能指標要求,能夠有效簡化PCIe系統(tǒng)設計,為系統(tǒng)設計提供更多的設計余量。

下圖為SQ82100附加抖動測試:時鐘頻率122.88MHz,附加抖動測試值為48fs。

通道間skew<50ps

通道間skew將影響各PCIe終端之間的時鐘同步,甚至限制系統(tǒng)速率和PCIe速率。SQ82100通道間skew<50ps,實現(xiàn)了20路輸出時鐘的精確同步,可保證PCIe系統(tǒng)正常工作,充分發(fā)揮PCIe Gen5.0, Gen6.0傳輸速率。
-
時鐘緩沖器
+關(guān)注
關(guān)注
2文章
222瀏覽量
51870 -
計算機
+關(guān)注
關(guān)注
19文章
7787瀏覽量
92961 -
PCIe
+關(guān)注
關(guān)注
16文章
1437瀏覽量
87940 -
矽力杰
+關(guān)注
關(guān)注
4文章
108瀏覽量
2484
發(fā)布評論請先 登錄
深入解析RC190xx:PCIe Gen5/6高性能扇出緩沖器家族
深入解析 8P34S2106A:高性能雙路 1:6 LVDS 輸出扇出緩沖器
高性能PCIe Gen7 1.8V扇出緩沖器RC191xx:特性、應用與設計指南
?Microchip SYA7560系列PCIe時鐘緩沖器技術(shù)總結(jié)
矽力杰首屆車規(guī)MCU代理商技術(shù)培訓大會圓滿召開!
Diodes公司PCIe 6.0時鐘緩沖器介紹
矽力杰高性能20路PCIe時鐘緩沖器
評論