CMOS(Complementary Metal Oxide Semiconductor, 互補金屬氧化物半導體)工藝技術是當今集成電路制造的主流技術,99% 的 IC 芯片,包括大多數數字、模擬和混合信號IC,都是使用 CMOS 技術制造的。
什么是P型半導體與N型半導體?
P型半導體是將三價元素(如硼或鎵)摻雜到硅中產生的。三價原子的外層有3個電子,與相鄰的硅原子共享時,會形成一個空穴,當其他電子填補這個空穴時,空穴就會移動到新的位置,并形成電流。

N型半導體是將五價元素(如磷、砷)摻雜到硅中產生的。五價原子的外層有5個電子,其中4個與相鄰的硅原子共享,形成共價鍵,而第5個電子由于與核的結合力較弱,容易變?yōu)樽杂呻娮樱杂呻娮右苿觿t形成電流。

CMOS的發(fā)展歷程?
先由PMOS發(fā)展到NMOS,又發(fā)展為CMOS,目前CMOS技術漸漸不能勝任需求,又發(fā)展出BiCOMS、BCD 和HV-CMOS 等多個變種工藝技術。
在PMOS晶體管中,源極(Source)和漏極(Drain)是由p型半導體制成,襯底(Substrate)是n型半導體。當在柵極(Gate)和源極之間施加負電壓時,空穴被吸引到柵極下方形成導電通道,使電流能夠通過。

NMOS(N型金屬氧化物半導體)NMOS 晶體管采用相反的方法。源極和漏極采用n型半導體,襯底采用p型半導體。當柵極相對于源極呈正電壓時,會在N型硅基底和氧化層之間形成負電荷載流子導電的“溝道”,實現(xiàn)電流的導通。

CMOS技術是將NMOS和PMOS晶體管集成在同一個IC上的技術。在CMOS電路中,NMOS和PMOS晶體管是互相補充的關系,即當一個導通時,另一個關閉。

CMOS的優(yōu)點
1,功耗極低:在沒有信號變化時,一個CMOS邏輯門中要么是NMOS導通要么是PMOS導通。因此,靜態(tài)功耗很低,只有在信號切換時才有顯著功耗。較低的功耗意味著與單獨基于 PMOS 或 NMOS 的 IC 相比,基于CMOS 技術的 IC 產生的熱量更少。
2,高抗噪性
3,集成度更高:隨著工藝技術的發(fā)展,晶體管的尺寸不斷縮小。在同樣的芯片面積內集成更多的晶體管,從而提高了集成度。且CMOS技術支持模擬和數字電路的集成,這使得在單一芯片上實現(xiàn)復雜的系統(tǒng)級功能,例如系統(tǒng)級芯片(SoC)就是將處理器、內存、mems等多種功能集成在單一芯片上的技術。
CMOS的應用場景
CMOS技術用于構建集成電路(IC)芯片,包括微處理器、微控制器、存儲芯片和其他數字邏輯電路。CMOS 技術還用于模擬電路,例如圖像傳感器、數據轉換器、射頻電路( RF CMOS ) 等。
審核編輯:劉清
-
集成電路
+關注
關注
5464文章
12675瀏覽量
375646 -
半導體
+關注
關注
339文章
31208瀏覽量
266381 -
晶體管
+關注
關注
78文章
10437瀏覽量
148565 -
IC芯片
+關注
關注
8文章
266瀏覽量
28225 -
CMOS技術
+關注
關注
0文章
69瀏覽量
10731
原文標題:CMOS工藝制程介紹
文章出處:【微信號:bdtdsj,微信公眾號:中科院半導體所】歡迎添加關注!文章轉載請注明出處。
發(fā)布評論請先 登錄
CMOS工藝技術的概念、發(fā)展歷程、優(yōu)點以及應用場景介紹
評論