chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

巧了不是,原來你也不知道啥是去耦電容的“濾波半徑”??!

edadoc ? 來源:edadoc ? 作者:edadoc ? 2024-08-19 14:54 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

高速先生成員--黃剛

現(xiàn)在稍有經(jīng)驗的layout工程師都知道在BGA里面不同封裝的去耦電容從小到大應(yīng)該按下圖這樣放置:放置的順序是從小電容到大電容采取從近到遠的方式。

稍微具有SI,PI知識的工程師會說這樣有利于改善電源PDN系統(tǒng)的性能,理論上是電容都應(yīng)該離芯片引腳越近放置越好,尤其是小電容,比大電容更應(yīng)該靠近芯片端。為什么呢?專業(yè)用語叫小電容的去耦半徑更小。所謂去耦半徑,無非是研究噪聲源和電容補償電流之間的相位關(guān)系。當(dāng)芯片電流發(fā)生變化時,會在電源平面的一個局部區(qū)域內(nèi)產(chǎn)生電壓波動,由于信號在介質(zhì)中傳播需要一定的時間,因此從局部電壓波動到電容感知到這一波動之間有一個時間延遲。同樣,電容的補償電流到達波動區(qū)域也需要一個延遲,因此必然造成噪聲源和電容補償電流之間的相位上的不一致。在嚴謹?shù)膱龊现?,Chris就是會這樣來描述這個名詞!

說完上面這一段,相信有不少粉絲感覺Chris什么都沒說似的。行吧,下面就以Chris的理解給大家解釋(fan yi)一下。從應(yīng)用來說,就是每個電容在與它的自諧振頻率f(波長為λ)相同頻率下的噪聲補償效果最好,相位差越小越好,λ/4時電容失效,出現(xiàn)反諧振。在實際應(yīng)用中,我們一般取小于λ/50比較穩(wěn)妥。

例如下面這個0402封裝的10nf的一款電容,它的真實阻抗如下所示:

wKgaombC7DeADydaAAAe7Mvljjg390.jpg

從它自身的Z阻抗曲線來看,諧振頻率在65MHz,也就是我們通俗說的這個電容的去耦頻段在65MHz以內(nèi)。

wKgZombC7DiAeL3SAABHB_0hDEo333.jpg

然而實際情況是電容到達Pin或多或少都會有一定的距離,這里假設(shè)距離為50ps(大概300mil左右),如下:

wKgaombC7DmAXWLBAAAlL8HOgZA892.jpg

這樣的話,這兩者的z阻抗曲線對比就有差別了,經(jīng)過傳輸線之后的z阻抗諧振點提前,在原諧振點的位置阻抗增加到了0.813歐姆。諧振點頻率也會相應(yīng)的往前提了,就相當(dāng)于這個電容的去耦頻段就不能達到那么高頻段了。Chris稍微計算一下去耦半徑:諧振頻率為65MHz,波長為92.7inch(假設(shè)在fr4中傳輸),那么λ/50=1.85inch(約300ps),然而從結(jié)果上看到50ps的時候變化都已經(jīng)比較明顯了。

wKgZombC7DmAVytaAABUipCHK3w223.jpg

當(dāng)然上面說的還是理論,只是對比于文字來說有點數(shù)字顯得沒那么理論。那應(yīng)用到具體的PCB設(shè)計項目中會是怎么樣的呢?行!Chris大概做了一個簡單的仿真case,如下所示:1個用于仿真的4層板,一個小的BGA和一個0402-100nF的小電容都放在top層。

其中中間L3層是電源層,通過仿真看看電容放在距離BGA不同距離情況下PDN阻抗曲線的變化。

wKgaombC7DqAfSaUAABKX3iklTw218.jpg

首先看到我們用的這個0402-100nF電容本身的PDN阻抗曲線如下所示:所以看到這個電容本身的諧振頻段在25MHz。這是一個初始的基準,也就是不放在PCB上的情況下,這個電容自己的特性展示。

wKgZombC7DqAHylPAAB5G5BAFhY366.jpg

那么我們把電容放在距離BGA最近的位置上,距離BGA大概3mm的樣子。

wKgaombC7DuAF8u6AAC3_cNuggw224.jpg

在這個case下,BGA芯片的PDN阻抗曲線(藍)和單純電容的PDN阻抗曲線(綠)相比,就有了明顯的惡化,去耦的頻段大概變差了7MHz,這個是非常大的惡化了。

wKgZombC7DuACq4lAAB-jQR_l3U572.jpg

當(dāng)然,單純理想的電容和放到PCB板上兩者肯定會變差不少。為了讓大家更好的感覺下擺放距離和PDN阻抗曲線的惡化程度,我們分別在距離BGA從上面的3mm,再拉大5mm和10mm的距離,如下所示:

wKgaombC7DyAJA2IAABjPx0beIQ054.jpg

從仿真結(jié)果來看,放遠5mm(橘)和原來放在3mm的距離(藍)的PDN阻抗曲線對比,去耦頻段減少了2MHz。再放遠5mm(紅)和放遠5mm(橘)又減少了1.4MHz的樣子。電容本身可以去到25MHz多的去耦頻段,隨著距離越來越遠,有效頻段直接快打了個骨折!

wKgZombC7D2ACx6qAABahu_kJ54009.jpg

當(dāng)然這個只是一個很簡單的仿真case,BGA很小,疊層也只有4層,電容也才1個。Chris只是大概通過這個仿真case讓大家形象的看到具體項目中電容隨著位置放遠之后的惡化。不同項目的分析方法其實也是一樣,只不過電容和層數(shù)更多,BGA或者PCB板更大,萬變不離其宗。一名優(yōu)秀的工程師不僅要知道理論,更要知道理論怎么用于實際,從而來解決實際的問題哈!

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 濾波
    +關(guān)注

    關(guān)注

    10

    文章

    699

    瀏覽量

    57813
  • 去耦電容
    +關(guān)注

    關(guān)注

    12

    文章

    325

    瀏覽量

    23459
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    【「高速數(shù)字設(shè)計(基礎(chǔ)篇)」閱讀體驗】第六章 電容的容量需求分析

    電容容量別瞎猜!《高速數(shù)字設(shè)計》第6章教你量化計算,精準選型 在高速數(shù)字電路設(shè)計中,電容
    發(fā)表于 11-19 20:48

    【「高速數(shù)字設(shè)計(基礎(chǔ)篇)」閱讀體驗】第五章 電容

    ,成本高一些。 而且每個電容都有“自諧振頻率”,只有在這個頻率下它的阻抗最低,效果最好,選的時候得根據(jù)實際的噪聲頻率來匹配。 對設(shè)計的實際幫助 以前總搞不懂為啥有的電路要在IC旁
    發(fā)表于 11-19 20:35

    如何從電容區(qū)分電容的類型及使用范圍

    、溫度變化)。 一個實戰(zhàn)推理例子 場景:需要為一個5V的CPU核心電源選擇濾波電容。 高頻
    發(fā)表于 11-13 15:20

    【「高速數(shù)字設(shè)計(基礎(chǔ)篇)」閱讀體驗】+第五章電容閱讀體驗

    。 案例參考:合理布局可使電源噪聲降低30%以上。 總結(jié) 電容通過濾波、儲能和優(yōu)化回流路徑提升電源完整性,其布局需遵循“就近原則”和“最小環(huán)路”原則,并結(jié)合多
    發(fā)表于 11-06 17:01

    PCB設(shè)計如何用電源電容改善高速信號質(zhì)量

    先生的朋友,一定還記得前不久的一篇文章《瞧不起誰!“縫合電容”我怎么可能不知道》,此時會不會突發(fā)靈感:同樣是電容,電源
    發(fā)表于 05-19 14:28

    PCB設(shè)計如何用電源電容改善高速信號質(zhì)量

    PCB設(shè)計電源電容改善高速信號質(zhì)量?!What?Why? How?
    的頭像 發(fā)表于 05-19 14:27 ?488次閱讀
    PCB設(shè)計如何用電源<b class='flag-5'>去</b><b class='flag-5'>耦</b><b class='flag-5'>電容</b>改善高速信號質(zhì)量

    高速PCB設(shè)計中揭秘DC-BIAS效應(yīng):電容“縮水”對電源噪聲的影響

    高速先生成員--黃剛 ? 不可能吧?電容不還是那個電容嗎?為什么接到1V的直流電壓時和接到3.3V的直流電壓效果會不一樣?相信大多數(shù)粉絲都不知道這個point吧。的確,如果大家沒聽過DC-Bias
    的頭像 發(fā)表于 05-12 14:02 ?704次閱讀
    高速PCB設(shè)計中揭秘DC-BIAS效應(yīng):<b class='flag-5'>電容</b>“縮水”對電源噪聲的影響

    不知道怎么畫原理圖了

    某天,某實驗室,幾位工程師在討論《原理圖設(shè)計規(guī)范》。一秒之前還很和諧,下一秒討論原理圖怎么畫的時候,大家的意見就分歧很大了。類似于“豆?jié){是喝甜的還是咸的”、“粽子里面是放棗子還是放肉”。原來畫電路圖
    的頭像 發(fā)表于 04-30 18:40 ?787次閱讀
    <b class='flag-5'>不知道</b>怎么畫原理圖了

    PCB設(shè)計仿真,“縫合電容”我怎么可能不知道

    高速先生成員--黃剛 作為三大分立元器件之一的電容,的確身上掛滿了title,之前的高速先生文章中部分描述過它的用途,例如用作電源網(wǎng)絡(luò)的電容
    發(fā)表于 04-28 15:44

    PCB設(shè)計仿真,“縫合電容”我怎么可能不知道

    說到“縫合電容”,雖然我已經(jīng)聽你們說過800多遍了,但是還是忍不住問一個很簡單的問題:額,它到底是。。。
    的頭像 發(fā)表于 04-28 15:43 ?452次閱讀
    PCB設(shè)計仿真,“縫合<b class='flag-5'>電容</b>”我怎么可能<b class='flag-5'>不知道</b>

    面試??迹簽槭裁葱酒娫匆_的電容一般選100nF?

    就掰開揉碎講講,盡量說得明白點。 Part 02電容是干啥的? 咱們先說清楚電容的工作
    發(fā)表于 04-22 11:38

    干貨推薦!電容的基本知識

    “ 如何穩(wěn)定數(shù)字電路的供電電壓?為什么說大部分網(wǎng)上的建議都不太靠譜?本文將理論結(jié)合實際,介紹電容的使用方法?!? 二十年前,要制造一臺便攜式音樂播放器,必須把幾百個電子元件拼湊在
    發(fā)表于 02-17 11:21

    電容的基本知識

    “ ?如何穩(wěn)定數(shù)字電路的供電電壓?為什么說大部分網(wǎng)上的建議都不太靠譜?本文將理論結(jié)合實際,介紹電容的使用方法。 ” 二十年前,要制造一臺便攜式音樂播放器,必須把幾百個電子元件拼湊
    的頭像 發(fā)表于 02-13 11:14 ?1205次閱讀
    <b class='flag-5'>去</b><b class='flag-5'>耦</b><b class='flag-5'>電容</b>的基本知識

    想用AMC1203做電流采樣,用AMC1210做SINC濾波,不知道這樣可不可行?

    想用AMC1203做電流采樣,用AMC1210做SINC濾波,不知道這樣可不可行? 網(wǎng)上有帖子說AMC1210有問題,你們不推薦采用AMC1210做SINC濾波,而是推薦采用CPLD做SINC
    發(fā)表于 01-14 07:22

    什么是?為什么要選什么是?

    通過添加電容器減少電源噪聲,陶瓷電容因其高頻響應(yīng)好、ESR和ESL低,適合作為
    的頭像 發(fā)表于 01-03 10:29 ?1715次閱讀
    什么是<b class='flag-5'>去</b><b class='flag-5'>耦</b>?為什么<b class='flag-5'>去</b><b class='flag-5'>耦</b>要選什么是<b class='flag-5'>去</b><b class='flag-5'>耦</b>?