chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

XCVU13P板卡設(shè)計原理圖:509-基于XCVU13P的4路QSFP28光纖PCIeX16收發(fā)卡

hexiaoyan510 ? 來源:hexiaoyan510 ? 作者:hexiaoyan510 ? 2024-11-23 17:06 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

XCVU13P板卡設(shè)計原理圖:509-基于XCVU13P的4路QSFP28光纖PCIeX16收發(fā)卡

一、板卡概述
基于XCVU13P的4路QSFP28光纖PCIeX16收發(fā)卡。北京太速科板卡要求符合PCIe 3.0標(biāo)準(zhǔn),包含一片XCVU13P-2FLGA2014I、4組64-bit/8GB DDR4;4路QSFP28 4X光纖,每路光纖支持4X25Gbps,雙向;支持32路IO。板卡工作溫度范圍0到60℃,板卡設(shè)計加工包含散熱裝置,支持服務(wù)器風(fēng)冷散熱。軟件包括接口測試軟件,支持甲方應(yīng)用開發(fā)。

二、硬件組成

2.1 板卡邏硬件圖如圖所示:

wKgZomc9Qj-AI47nAABlRp1qzfA755.png

2.2功能指標(biāo)

●主芯片使用XCVU13P-2FLGA2014I 工業(yè)級芯片。

●板卡符合PCIe 3.0規(guī)范,采用x16模式硬件設(shè)計,理論帶寬高達64Gbps,支持PCIex8模式使用,在Linux系統(tǒng)下測試速率可達5000MByte/s。

●支持2路QSFP+ 4X光纖,每路光纖支持4X25Gbps,雙向;

●支持32路IO,電平為1.8V,雙向可設(shè)置。

●板載四組64-bit DDR4,每組總?cè)萘恐С?GB,可穩(wěn)定工作于1200MHz(2400MT/s)。

●一片BPI Flash 用于程序配置 ,1片SPI x4 NorFlash,可用于參數(shù)存儲,1片I2C的E2PROM,可用于程序加密。

●外置FPGA JTAG調(diào)試接口。

●四個LED指示燈,四個用戶按鍵。

●JTAG調(diào)試口位于板卡上邊沿,方便板卡插入機箱后調(diào)試使用。

●板卡結(jié)構(gòu) 全高PCIe標(biāo)準(zhǔn)卡,長度控制在2/3全長以內(nèi),加散熱板,機箱風(fēng)冷散熱,提供前面擋板。

●板卡工作溫度范圍 0到+60℃。

●板卡供電12V(±10%), PCIe槽位可單獨供電,也可單獨使用外置電源;典型功耗75W。

三、軟件內(nèi)容

本板卡開發(fā)軟件主要完成硬件的接口測試、程序加載。主要為FPGA配置程序的加載測試,參數(shù)存儲Flash的讀寫測試,DDR4的讀寫測試,光纖收發(fā)數(shù)據(jù)測試,GPIO測試。本測試說明書使用到的軟件包括:

●FPGA軟件開發(fā)工具Vivado2018.3 , Verilog語言開發(fā),運行在 Linux系統(tǒng)的PC機下;

●接口軟件內(nèi)容包括如下:

●板卡硬件測試;

●Flash加載測試代碼;

●DDR4測試代碼,兩組同時工作、單獨工作;

●光纖ibert回環(huán)測試;

●PCIe3.0 x8模式XDMA測試,包含F(xiàn)PGA代碼,在 Linux系統(tǒng)的PC機下的驅(qū)動;

●觸發(fā)信號測試代碼;

●其它GPIO測試代碼。

以上程序提供測試用例,測試方法,測試報告及使用說明書

(備注:甲方提供軟件測試驗收的服務(wù)器,以保證后續(xù)使用的兼容性)

標(biāo)簽: PCIeX16收發(fā)卡 , XCVU9P卡 , XCVU13P , XCVU13P板卡 , QSFP28光纖

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 光纖
    +關(guān)注

    關(guān)注

    20

    文章

    4310

    瀏覽量

    77462
  • 板卡
    +關(guān)注

    關(guān)注

    3

    文章

    165

    瀏覽量

    17424
  • QSFP28
    +關(guān)注

    關(guān)注

    0

    文章

    12

    瀏覽量

    7833
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    【PCIE725G】青翼凌云科技基于 PCIe x16 總線架構(gòu)的 JFM9VU9P FPGA 高性能數(shù)據(jù)預(yù)處理平臺(100%國產(chǎn)化)

    (HPC)接口,1 PCIe x16主機接口、1 個 RJ45 千兆以太網(wǎng)口、2 個 QSFP28 100G 光纖接口。
    的頭像 發(fā)表于 11-05 17:30 ?513次閱讀
    【PCIE725G】青翼凌云科技基于 PCIe x<b class='flag-5'>16</b> 總線架構(gòu)的 JFM9VU9<b class='flag-5'>P</b> FPGA 高性能數(shù)據(jù)預(yù)處理平臺(100%國產(chǎn)化)

    算力躍升!可嵌入整機的 6U VPX 異構(gòu)高性能射頻信號處理平臺 AXW23

    采用? Zynq UltraScale+ RFSoC (XCZU47DR) 與? Virtex UltraScale+ FPGA (XCVU13P) ,兩塊頂尖芯片強強聯(lián)手,各司其職
    的頭像 發(fā)表于 10-30 17:06 ?406次閱讀
    算力躍升!可嵌入整機的 6U VPX 異構(gòu)高性能射頻信號處理平臺 AXW23

    【VPX650 】青翼凌云科技基于 VPX 系統(tǒng)架構(gòu)的 VU13P FPGA+ZYNQ SOC 超寬帶信號處理平臺

    系列 FPGA(XCVU13P)作為主處理器,完成復(fù)雜的數(shù) 據(jù)采集、回放以及數(shù)據(jù)預(yù)處理。采用 1 片 ZYNQ SOC 來完成信號處 理算法。?
    的頭像 發(fā)表于 10-16 10:48 ?253次閱讀
    【VPX650 】青翼凌云科技基于 VPX 系統(tǒng)架構(gòu)的 VU<b class='flag-5'>13P</b> FPGA+ZYNQ SOC 超寬帶信號處理平臺

    五大主流光模塊(SFP/SFP+/SFP28/QSFP+/QSFP28)核心差異的專業(yè)解析

    在高速光互連系統(tǒng)中,光模塊作為電信號與光信號的轉(zhuǎn)換樞紐,其性能參數(shù)直接決定了網(wǎng)絡(luò)的傳輸帶寬、鏈距離與部署密度。SFP、SFP+、SFP28、QSFP + 和 QSFP28 作為當(dāng)前數(shù)
    的頭像 發(fā)表于 08-13 11:52 ?1314次閱讀

    【PZ-VU13P-KFB】——Virtex UltraScale + 架構(gòu)下的超高速信號處理標(biāo)桿,實現(xiàn)高性能系統(tǒng)的部署。

    璞致電子推出PZ-VU13P-KFB高端FPGA開發(fā)板,基于Xilinx Virtex UltraScale+ XCVU13P芯片,集成3780K邏輯單元和4100G
    的頭像 發(fā)表于 07-24 09:05 ?572次閱讀
    【PZ-VU<b class='flag-5'>13P</b>-KFB】——Virtex UltraScale + 架構(gòu)下的超高速信號處理標(biāo)桿,實現(xiàn)高性能系統(tǒng)的部署。

    國產(chǎn)化板卡設(shè)計原理圖:2295-基于 JFM7K325T的半高PCIe x4萬兆光纖收發(fā)卡

    JFM7K325T, JFM7VX690T板卡, Ultrasacle萬兆網(wǎng)絡(luò)光纖, 高速數(shù)據(jù)采集系統(tǒng), 光纖隔離網(wǎng)閘
    的頭像 發(fā)表于 07-11 10:15 ?445次閱讀
    國產(chǎn)化<b class='flag-5'>板卡</b>設(shè)計<b class='flag-5'>原理圖</b>:2295-基于 JFM7K325T的半高PCIe x<b class='flag-5'>4</b>雙<b class='flag-5'>路</b>萬兆<b class='flag-5'>光纖</b><b class='flag-5'>收發(fā)卡</b>

    QSFP28到SFP28的轉(zhuǎn)換連接方案

    RH-QSFP28-SFP28),將QSFP28端口轉(zhuǎn)換為4個SFP28端口,無需外部供電。 連接步驟: 將轉(zhuǎn)換模塊插入交換機/設(shè)備的QSFP28
    的頭像 發(fā)表于 06-20 15:27 ?691次閱讀

    設(shè)計原理圖:U200E 基于VU9P4QSFP28光纖PCIeX16收發(fā)卡

    基于XCVU9P4QSFP28光纖PCIeX16收發(fā)卡
    的頭像 發(fā)表于 05-29 11:02 ?557次閱讀
    設(shè)計<b class='flag-5'>原理圖</b>:U200E 基于VU9<b class='flag-5'>P</b>的<b class='flag-5'>4</b><b class='flag-5'>路</b><b class='flag-5'>QSFP28</b><b class='flag-5'>光纖</b><b class='flag-5'>PCIeX16</b><b class='flag-5'>收發(fā)卡</b>

    410?基于?XCVU9P+?C6678?的?100G?光纖的加速卡

    基于 XCVU9P+ C6678 的 100G 光纖的加速卡
    的頭像 發(fā)表于 05-08 08:32 ?527次閱讀
    410?基于?<b class='flag-5'>XCVU9P</b>+?C6678?的?100G?<b class='flag-5'>光纖</b>的加速卡

    XCVU080-2FFVB1760的Cadence17.4原理圖求助,謝謝!

    XCVU080-2FFVB1760的Cadence17.4原理圖求助,謝謝!
    發(fā)表于 03-31 20:14

    AI 應(yīng)用場景全覆蓋!解碼超高端 VU+ FPGA 開發(fā)平臺 AXVU13F

    UltraScale+ XCVU13P16nm工藝)FPGA 芯片,但從原先最大支持 16G DDR4 SODIMM 內(nèi)存條插槽升級為最大支持 32G ,并且支持多達
    的頭像 發(fā)表于 02-13 17:56 ?903次閱讀
    AI 應(yīng)用場景全覆蓋!解碼超高端 VU+ FPGA 開發(fā)平臺 AXVU<b class='flag-5'>13</b>F

    南京芯麒電子-基于KU15P的雙100G光纖加速卡

    UltraScale+?XCKU15P-2FFVE1517E3991?; 支持2通道72bit-DDR4,每通道容量4GB,總?cè)萘?GB; 2x100G QSFP28 光口;
    的頭像 發(fā)表于 01-15 10:11 ?992次閱讀
    南京芯麒電子-基于KU15<b class='flag-5'>P</b>的雙<b class='flag-5'>路</b>100G<b class='flag-5'>光纖</b>加速卡

    Coherent高意發(fā)布100G ZR QSFP28數(shù)字相干光收發(fā)

    近日,高性能光網(wǎng)絡(luò)解決方案領(lǐng)域的全球領(lǐng)導(dǎo)者Coherent高意,正式宣布其首款能在-40℃至85℃工業(yè)溫度范圍(I-temp)內(nèi)穩(wěn)定運行的100G ZR QSFP28數(shù)字相干光(DCO)收發(fā)器已全面
    的頭像 發(fā)表于 12-30 11:14 ?1125次閱讀

    ALINX 發(fā)布 AXVU13P:AMD Virtex UltraScale+ 高端 FPGA PCle 3.0 綜合開發(fā)平臺

    ALINX 正式發(fā)布 AMD Virtex UltraScale+ 系列 FPGA PCIe 3.0 綜合開發(fā)平臺?AXVU13P! 這款搭載 AMD 16nm 工藝 XCVU13P 芯片的高性能
    的頭像 發(fā)表于 12-20 16:46 ?1310次閱讀
    ALINX 發(fā)布 AXVU<b class='flag-5'>13P</b>:AMD Virtex UltraScale+ 高端 FPGA PCle 3.0 綜合開發(fā)平臺

    XC7A100T板卡設(shè)計原理圖:297-基于XC7A100T的PCIe千兆電口以太網(wǎng)收發(fā)卡

    XCVU13P , 光電脈沖采集處理 , 模擬計算板卡 , 千兆電口以太網(wǎng)收發(fā)卡 , XC7A100T板卡
    的頭像 發(fā)表于 12-02 18:19 ?1378次閱讀
    XC7A100T<b class='flag-5'>板卡</b>設(shè)計<b class='flag-5'>原理圖</b>:297-基于XC7A100T的PCIe千兆電口以太網(wǎng)<b class='flag-5'>收發(fā)卡</b>