chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

AD9574以太網(wǎng) 千兆以太網(wǎng)時(shí)鐘發(fā)生器技術(shù)手冊

要長高 ? 2025-04-10 10:43 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

概述
AD9574具有多路輸出時(shí)鐘發(fā)生器功能,內(nèi)置專用鎖相環(huán)(PLL)內(nèi)核,針對以太網(wǎng)和千兆以太網(wǎng)線路卡應(yīng)用進(jìn)行了優(yōu)化。 整數(shù)N PLL設(shè)計(jì)基于ADI公司成熟的高性能、低抖動(dòng)頻率合成器產(chǎn)品系列,確保實(shí)現(xiàn)高的網(wǎng)絡(luò)性能。 AD9574還適合要求低相位噪聲和抖動(dòng)性能的其他應(yīng)用。
數(shù)據(jù)表:*附件:AD9574以太網(wǎng) 千兆以太網(wǎng)時(shí)鐘發(fā)生器技術(shù)手冊.pdf

配置AD9574以用于特定應(yīng)用時(shí),只需將外部上拉或下拉電阻連接到適當(dāng)?shù)囊_編程讀取器引腳(PPRx)即可。 通過這些引腳可以控制內(nèi)部分頻器,以建立所需的頻率轉(zhuǎn)換、時(shí)鐘輸出功能和輸入?yún)⒖脊δ堋?將外部19.44 MHz或25 MHz振蕩器連接到參考輸入REF0_P/REF0_N和REF1_P/REF1_N或其中之一時(shí),便可得到PPRx引腳規(guī)定的一組輸出頻率。 將穩(wěn)定的時(shí)鐘源(8 kHz/10 MHz/19.44 MHz/25 MHz/38.88 MHz)連接到監(jiān)控器時(shí)鐘輸入時(shí),可選監(jiān)控器電路便可提供REF0或REF1的服務(wù)質(zhì)量(QoS)狀態(tài)。

PLL部分由低噪聲鑒頻鑒相器(PFD)、精密電荷泵(CP)、部分集成環(huán)路濾波器(LF)、低相位噪聲電壓控制振蕩器(VCO)、反饋分頻器和輸出分頻器組成。 分頻器值取決于PPRx引腳。 集成環(huán)路濾波器只要求將單個(gè)外部電容連接到LF引腳。

AD9574采用48引腳7 mm × 7 mm LFCSP封裝,只需3.3 V單電源, 工作溫度范圍為?40°C至+85°C。

應(yīng)用

  • 以太網(wǎng)線路卡、交換機(jī)和路由器
  • SATA 和 PCI Express
  • 低抖動(dòng)、低相位噪聲時(shí)鐘產(chǎn)生

特性

  • 冗余輸入?yún)⒖紩r(shí)鐘功能
  • 參考監(jiān)控功能
  • 全集成式VCO/PLL內(nèi)核
  • 抖動(dòng)(rms)
    0.234 ps rms抖動(dòng)(10 kHz至10 MHz,156.25 MHz時(shí))
    0.243 ps rms抖動(dòng)(12 kHz至20 MHz,156.25 MHz時(shí))
  • 輸入頻率: 19.44 MHz或25 MHz
  • 預(yù)設(shè)頻率轉(zhuǎn)換
    • 采用19.44 MHz輸入?yún)⒖?br /> 19.44 MHz、38.88 MHz、77.76 MHz、155.52 MHz
    • 采用25 MHz輸入?yún)⒖?br /> 25 MHz、33.33 MHz、50 MHz、66.67 MHz、80 MHz、100 MHz、125 MHz、133.3 MHz、156.25 MHz、160 MHz、312.5 MHz

框圖
image.png

引腳配置描述
image.png

image.png

image.png

典型性能特征
image.png

操作理論
image.png

圖20展示了AD9574的框圖。AD9574可接收19.44 MHz或25 MHz的參考時(shí)鐘(REF0_x和/或REF1_x輸入)。它還支持0.08 MHz、10 MHz、19.44 MHz、25 MHz或38.88 MHz的監(jiān)控器時(shí)鐘輸入(MCLK_x輸入)。監(jiān)控器時(shí)鐘作為器件內(nèi)部參考頻率的穩(wěn)定頻率參考。輸入接收器可提供差分或單端輸入配置。

AD9574可提供多達(dá)六個(gè)輸出通道時(shí)鐘(OUT0至OUT6)。OUT0和OUT1通道提供REF0或REF1通道頻率的復(fù)制,或通過OUT2至OUT6通道實(shí)現(xiàn)頻率加倍。OUT2至OUT6通道通過集成鎖相環(huán)(PLL)和分頻器鏈提供各種輸出頻率。輸出時(shí)鐘驅(qū)動(dòng)器可提供多種模式,包括LVDS、HSTL、HCSL、1.8 V CMOS和3.3 V CMOS,不過并非所有模式在每個(gè)輸出上都可用。

集成鎖相環(huán)可實(shí)現(xiàn)必要的頻率轉(zhuǎn)換。鎖相環(huán)輸入端的分頻器模塊由一個(gè)×2乘法器、一個(gè)二分頻器和一個(gè)乘法器組成,配置為實(shí)現(xiàn)圖20中可能的分頻值(1/2、1、1/5、2或5)。

PPRx引腳

AD9574利用七個(gè)PPRx引腳對器件進(jìn)行配置。內(nèi)部電路會掃描PPRx引腳,以確定電阻終端情況,并相應(yīng)地配置器件。PPRx引腳掃描會在加電或復(fù)位序列(即POWER_ON_RESET (POR)部分)期間自動(dòng)進(jìn)行,或在RESET引腳置位后進(jìn)行。

每個(gè)PPRx引腳可控制特定功能或功能模塊內(nèi)的器件(見圖19)。功能模塊的配置取決于相應(yīng)PPRx引腳的掃描狀態(tài)。掃描基于外部上拉或下拉電阻(最大10%容差)設(shè)置的七個(gè)可能狀態(tài)之一。
image.png

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 以太網(wǎng)
    +關(guān)注

    關(guān)注

    41

    文章

    5866

    瀏覽量

    178604
  • pll
    pll
    +關(guān)注

    關(guān)注

    6

    文章

    966

    瀏覽量

    137250
  • 時(shí)鐘發(fā)生器

    關(guān)注

    1

    文章

    266

    瀏覽量

    69694
  • ad9574
    +關(guān)注

    關(guān)注

    0

    文章

    4

    瀏覽量

    4041
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    基于Xilinx FPGA的千兆以太網(wǎng)控制的開發(fā)

    千兆以太網(wǎng)利用了原以太網(wǎng)標(biāo)準(zhǔn)所規(guī)定的全部技術(shù)規(guī)范,其中包括CSMA/CD協(xié)議、以太網(wǎng)幀、全雙工、流量控制以及IEEE 802.3標(biāo)準(zhǔn)中所定義
    發(fā)表于 01-23 11:13 ?3.1w次閱讀
    基于Xilinx FPGA的<b class='flag-5'>千兆</b><b class='flag-5'>以太網(wǎng)</b>控制<b class='flag-5'>器</b>的開發(fā)

    簡談基于FPGA的千兆以太網(wǎng)

    各種以吉比特每秒速率進(jìn)行以太網(wǎng)幀傳輸技術(shù)的術(shù)語,由IEEE 802.3-2005標(biāo)準(zhǔn)定義。該標(biāo)準(zhǔn)允許通過集線器連接的半雙工千兆連接,但是在市場上利用交換機(jī)的全雙工連接所達(dá)到的速度才真正符合標(biāo)準(zhǔn)。當(dāng)今
    發(fā)表于 02-03 15:11

    簡談基于FPGA的千兆以太網(wǎng)設(shè)計(jì)

    以太網(wǎng)是一個(gè)描述各種以吉比特每秒速率進(jìn)行以太網(wǎng)幀傳輸技術(shù)的術(shù)語,由IEEE 802.3-2005標(biāo)準(zhǔn)定義。該標(biāo)準(zhǔn)允許通過集線器連接的半雙工千兆連接,但是在市場上利用交換機(jī)的全雙工連接所
    發(fā)表于 06-01 18:39

    基于VxWorks的以太網(wǎng)流量發(fā)生器的實(shí)現(xiàn)

    基于VxWorks的以太網(wǎng)流量發(fā)生器的實(shí)現(xiàn)
    發(fā)表于 03-29 12:28 ?23次下載

    ATM與千兆以太網(wǎng)的區(qū)別

    ATM與千兆以太網(wǎng)的區(qū)別 1.快速以太網(wǎng)擋住了ATM向桌面擴(kuò)張?jiān)贠SI網(wǎng)絡(luò)體系結(jié)構(gòu)的七層模式中,ATM和千兆以太網(wǎng)只涉及低二層,而第
    發(fā)表于 05-25 08:48 ?5518次閱讀

    以太網(wǎng)千兆以太網(wǎng)時(shí)鐘發(fā)生器ad9574數(shù)據(jù)表

    The AD9574 provides a multiple output clock generator function comprising a dedicated phase-locked
    發(fā)表于 10-19 15:15 ?17次下載
    <b class='flag-5'>以太網(wǎng)</b><b class='flag-5'>千兆</b><b class='flag-5'>以太網(wǎng)</b><b class='flag-5'>時(shí)鐘發(fā)生器</b><b class='flag-5'>ad9574</b>數(shù)據(jù)表

    AD9574 以太網(wǎng)/千兆以太網(wǎng)時(shí)鐘發(fā)生器

    電子發(fā)燒友網(wǎng)為你提供(adi)AD9574相關(guān)數(shù)據(jù)表資料,例如:AD9574的引腳圖、接線圖、封裝手冊、中文資料、英文資料,AD9574真值
    發(fā)表于 02-15 18:39
    <b class='flag-5'>AD9574</b> <b class='flag-5'>以太網(wǎng)</b>/<b class='flag-5'>千兆</b><b class='flag-5'>以太網(wǎng)</b><b class='flag-5'>時(shí)鐘發(fā)生器</b>

    以太網(wǎng)的傳播速率_以太網(wǎng)的傳輸介質(zhì)

    本文首先介紹了以太網(wǎng)的傳播速率,其次介紹了千兆以太網(wǎng)的傳輸速度,最后介紹了以太網(wǎng)的傳輸介質(zhì)。
    發(fā)表于 03-20 10:12 ?8042次閱讀

    千兆以太網(wǎng)發(fā)展現(xiàn)狀_千兆以太網(wǎng)前景

    千兆以太網(wǎng)是建立在基礎(chǔ)以太網(wǎng)標(biāo)準(zhǔn)之上的技術(shù)。千兆以太網(wǎng)和大量使用的
    發(fā)表于 04-20 11:07 ?2466次閱讀

    千兆以太網(wǎng)發(fā)展現(xiàn)狀 千兆以太網(wǎng)技術(shù)優(yōu)勢

    以太網(wǎng)其實(shí)是我們?nèi)粘I钪卸紩玫降模热绱蠹倚^(qū)里的千兆以太網(wǎng)等。為增進(jìn)大家對以太網(wǎng)的了解,本文講對千兆
    的頭像 發(fā)表于 03-21 11:30 ?8387次閱讀
    <b class='flag-5'>千兆</b><b class='flag-5'>以太網(wǎng)</b>發(fā)展現(xiàn)狀 <b class='flag-5'>千兆</b><b class='flag-5'>以太網(wǎng)技術(shù)</b>優(yōu)勢

    AD9571:以太網(wǎng)時(shí)鐘發(fā)生器,10個(gè)時(shí)鐘輸出

    AD9571:以太網(wǎng)時(shí)鐘發(fā)生器,10個(gè)時(shí)鐘輸出
    發(fā)表于 04-16 10:21 ?3次下載
    AD9571:<b class='flag-5'>以太網(wǎng)</b><b class='flag-5'>時(shí)鐘發(fā)生器</b>,10個(gè)<b class='flag-5'>時(shí)鐘</b>輸出

    AD9574以太網(wǎng)/Gigabit Ethernet Clock數(shù)據(jù)Sheet

    AD9574以太網(wǎng)/Gigabit Ethernet Clock數(shù)據(jù)Sheet
    發(fā)表于 05-12 18:41 ?4次下載
    <b class='flag-5'>AD9574</b>:<b class='flag-5'>以太網(wǎng)</b>/Gigabit Ethernet Clock數(shù)據(jù)Sheet

    如何快速分辨以太網(wǎng)千兆以太網(wǎng)

    本文解釋并比較了兩種類型的以太網(wǎng):快速以太網(wǎng)千兆以太網(wǎng)??焖?b class='flag-5'>以太網(wǎng)和千兆
    的頭像 發(fā)表于 05-06 16:35 ?5492次閱讀
    如何快速分辨<b class='flag-5'>以太網(wǎng)</b>與<b class='flag-5'>千兆</b><b class='flag-5'>以太網(wǎng)</b>

    FPGA如何為以太網(wǎng)千兆以太網(wǎng)解決低功耗問題

    探索新的中檔 FPGA 如何為以太網(wǎng)千兆以太網(wǎng) (GbE) 鏈路執(zhí)行橋接功能,同時(shí)解決低功耗問題。
    的頭像 發(fā)表于 05-07 16:54 ?5171次閱讀
    FPGA如何為<b class='flag-5'>以太網(wǎng)</b>和<b class='flag-5'>千兆</b><b class='flag-5'>以太網(wǎng)</b>解決低功耗問題

    千兆以太網(wǎng)發(fā)展現(xiàn)狀 千兆以太網(wǎng)技術(shù)優(yōu)勢

    以太網(wǎng)其實(shí)是我們?nèi)粘I钪卸紩玫降模热绱蠹倚^(qū)里的千兆以太網(wǎng)等。為增進(jìn)大家對以太網(wǎng)的了解,本文講對千兆
    的頭像 發(fā)表于 12-08 16:40 ?1834次閱讀