chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高頻高速PCB測試解決方案

羅德與施瓦茨中國 ? 來源:羅德與施瓦茨中國 ? 2025-05-20 09:13 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

01.測試背景與產(chǎn)業(yè)鏈

高頻高速PCB廣泛應用于AI、高速通信、數(shù)據(jù)中心消費電子等領(lǐng)域。其性能的穩(wěn)定性和可靠性決定了整個系統(tǒng)的信號完整性和運行效率。高速PCB產(chǎn)業(yè)鏈中的各環(huán)節(jié)緊密相連,共同確保最終產(chǎn)品的質(zhì)量。

1上游:材料供應商提供高性能基板材料,這些材料的介電常數(shù)(Dk/Df)和銅箔表面粗糙度(SR)等關(guān)鍵參數(shù)直接影響了PCB的信號傳輸性能。

2中游:PCB電路制造商利用上游提供的板材,通過先進的生產(chǎn)工藝制造出多層高頻高速電路板,以滿足各種復雜的應用需求。

1下游:終端客戶將高頻高速PCB集成到各種電子設備中,如AI服務器、數(shù)據(jù)中心、通信設備和智能終端等。

02.高速PCB關(guān)鍵測試指標

PCB測試的主要項目包括頻域S參數(shù)、時域阻抗、Rise Time、Skew、眼圖和材料特性等。這些測試項目可以全面評估PCB的傳輸性能、阻抗特性、時序特性以及信號完整性等。

76d5f7d2-320b-11f0-afc8-92fbcf53809c.png

1S參數(shù)測試

S參數(shù)測試是高速PCB的常規(guī)測試項目,設計人員可以通過S參數(shù)來評估PCB線路的傳輸和反射性能。高速PCB特別關(guān)注插入損耗的性能指標,即Sdd21。Sdd21反映了信號在傳輸過程中的衰減情況,是評估PCB線路性能的關(guān)鍵指標。

76e38e88-320b-11f0-afc8-92fbcf53809c.png

2時域阻抗測試

時域阻抗測試是評估高速PCB阻抗特性的重要手段。通過測量PCB的阻抗值,可以了解PCB的傳輸線特性阻抗和阻抗匹配情況等。進行時域阻抗測試時,需要選擇與DUT相匹配的TDR阻抗探頭。探頭型號的選取由測量頻段和PCB走線間距等因素綜合決定。TDR測量的最小時間分辨率近似等于1/(2fmax)。R&S ZNA和R&S ZNB網(wǎng)絡分析儀都具有時域分析選件(R&S ZNx-K2),用于時域阻抗的測量。

77098eda-320b-11f0-afc8-92fbcf53809c.png

3Rise Time測試和Skew測試

Rise Time測試和Skew測試是評估高速PCB時序特性的重要手段。Rise Time測試可以測量信號的上升時間,從而反映信號的傳輸速度和響應時間。Skew測試則可以測量不同信號線之間的時間延遲差異,從而評估信號的同步性和時序準確性。

771753d0-320b-11f0-afc8-92fbcf53809c.jpg

4眼圖測試

眼圖測試是評估高速PCB信號完整性的重要手段之一。它可以通過觀察信號的眼圖來評估信號的噪聲、抖動和失真等問題。R&S ZNA和R&S ZNB網(wǎng)絡分析儀的時域分析擴展選件(R&S ZNx-K20)可以實現(xiàn)PCB的眼圖測量,該選件也具有標準的Rise Time測試和Skew測試功能項。

7722fc12-320b-11f0-afc8-92fbcf53809c.png

5PCB覆銅板材的Dk/Df測試

PCB覆銅板材的Dk(介電常數(shù))和Df(損耗因子)測試是評估材料介電性能和能量損耗特性的重要手段。測量PCB板材 Dk/Df的常用方法是諧振腔法。根據(jù)測量頻段的不同,諧振腔法又細分為分離式諧振腔(SPDR)和法布里-珀羅開放式諧振腔 (FPOR)等。SPDR法通常適合于20GHz以下的特性測試,F(xiàn)POR可以實現(xiàn)20-110GHz的特性測試。

1介電常數(shù)(Dk):反映PCB基材的介電性能,是影響信號傳輸速度和損耗的重要指標。信號的傳輸速率與材料介電常數(shù)的平方根成反比。

2損耗因子(Df):用于評估PCB基材的能量損耗,直接影響高頻信號的傳輸性能。介質(zhì)損耗越小,傳輸信號的損耗也越小。

7730b15e-320b-11f0-afc8-92fbcf53809c.png

6基于PCB傳輸線路的Dk/Df/SR測試

PCB的Dk/Df指標,除了通過上述所述的諧振腔法之外,還可以通過測量PCB傳輸線段的S參數(shù)特性,再用算法(例如Djordjevic-Sarkar model)反推層壓板材的介電常數(shù)(Dk)和介質(zhì)損耗因子(Df),為覆銅板廠商和PCB制造商提供關(guān)鍵驗收指標。

PCB的SR(表面粗糙度)指標測試,可以基于Huray表面粗糙度模型對PCB傳輸線段的S參數(shù)進行算法解析得到。Huray粗糙度模型(Huray Surface Roughness Model)是一種用于描述導體表面粗糙度對高頻信號完整性影響的數(shù)學模型,它主要用于預測由導體表面粗糙度導致的趨膚效應增強和信號損耗增加的問題。

03.去嵌的應用和典型去嵌方法

1去嵌的重要性

對于網(wǎng)絡分析儀測試PCB,夾具去嵌至關(guān)重要。在進行高速PCB測試時,通常需要借助夾具轉(zhuǎn)接或探頭點測才能完成。因此需要通過去嵌技術(shù)來消除夾具對DUT測試結(jié)果的影響。

7743244c-320b-11f0-afc8-92fbcf53809c.png

2典型去嵌方法

VNA常見的去嵌方法包括基本去嵌方法、高級時域去嵌方法和專用去嵌方法。基本去嵌方法是網(wǎng)絡分析儀的基本功能,只適用于較低頻率的應用。高級去嵌方法,本質(zhì)上是基于時域的算法軟件。R&S 提供了三種時域去嵌選件:R&SZNx-K210 (EZD)、R&SZNx-K220 (ISD) 和 R&SZNx-K230 (SFD)。通過這些去嵌方法,可對夾具的影響進行精確去除。

對于PCB產(chǎn)品的測試,還有一些專用的去嵌方法,例如TRL和Delta-L法等。TRL方法相對成熟,在此不再贅述。Delta-L法是由Intel提出的一種基于本征模算法的去嵌方法,當前廣泛地用于PCB的插入損耗測試。R&S聯(lián)合Packet micro推出了Delta-L+測量選件R&S ZNx-K231,全面支持Delta-L 4.0測試。該選件支持高達40GHz的測試,滿足Intel的PCB驗證標準。使用Delta-L 4.0測量PCB時,通常需要專用的Delta-L 4.0測量探頭。目前該類探頭的理論上限工作頻率為40GHz。

774d2514-320b-11f0-afc8-92fbcf53809c.png

3測試夾具設計

IEEE P370標準規(guī)定了夾具設計準則、去嵌驗證步驟與S參數(shù)驗證流程等,以確保去嵌結(jié)果的準確性和可靠性。測試夾具的設計對于確保去嵌精度至關(guān)重要。為了保證去嵌精度,夾具的插損和回損的差值需要滿足一定的條件。下表摘自IEEE Std 370-2020規(guī)范。

776636ee-320b-11f0-afc8-92fbcf53809c.png

04.新的挑戰(zhàn)與測試需求

隨著高速技術(shù)的不斷發(fā)展,高頻高速PCB的測試面臨新的挑戰(zhàn)。

挑戰(zhàn)一

PCB的高頻諧振問題

當PCB線路在高頻出現(xiàn)諧振時,傳統(tǒng)Delta-L 4.0算法的插損擬合結(jié)果不確定度大幅增加。R&S ZNA-K231 Delta-L+ 選件將在新的固件版本中更新算法,增加PCB抗諧振測試功能,以解決這一問題。當DUT在高頻段出現(xiàn)諧振時,新算法將會對諧振頻率以上頻段的測量數(shù)據(jù)重新進行數(shù)學加權(quán)后再進行擬合,以獲得更更高的擬合精度。下圖為同一DUT(16GHz左右出現(xiàn)諧振)條件下,標準Delta-L 4.0算法和改進算法的擬合結(jié)果對比。

7772f3c0-320b-11f0-afc8-92fbcf53809c.png

挑戰(zhàn)二

224Gbps 高速PCB的去嵌問題

隨著224Gbps高速互連系統(tǒng)的推出,高速PCB的最高測量頻率將超過67GHz。當前Delta-L 4.0標準方法理論上限頻率是40GHz,實際32GHz以上的去嵌精度開始下降。對于40GHz以上的PCB測試,目前較好的去嵌方法還是時域去嵌軟件,例如R&S ISD。但鑒于Delta-L法在PCB行業(yè)的用戶基礎極為廣泛,現(xiàn)在業(yè)界正在致力于67GHz Delta-L測量方案的研究。在更高頻率下,夾具和PCB走線的設計對測試結(jié)果的影響將更加顯著,67GHz Delta-L測量方案推出前需要解決以下問題。

◆現(xiàn)有的Delta-L4.0探頭工作頻段不夠,需要67GHz新型號

◆2*THRU(短線)的長度需要更短以實現(xiàn)損耗更小,從而滿足IEEE P370規(guī)范

◆2*THRU的EM結(jié)構(gòu)進行仿真優(yōu)化,尤其是跨層過孔的設計,以獲取更好的匹配

◆改進當前算法,以優(yōu)化高頻抗諧振問題

總 結(jié)

高頻高速PCB測試需綜合考慮材料特性、信號完整性和標準合規(guī)性三大維度。通過依托高精度儀器(如R&S ZNA)和定制化夾具(如Delta-L 4.0專用針座),結(jié)合S參數(shù)、TDR、眼圖等綜合分析方法,以確保PCB的設計滿足5G、AI及超算等高速應用的需求。同時,面對不斷變化的挑戰(zhàn)和趨勢,我們還需要不斷創(chuàng)新和優(yōu)化測試方案,以適應未來的技術(shù)發(fā)展和應用需求。

羅德與施瓦茨業(yè)務涵蓋測試測量、技術(shù)系統(tǒng)、網(wǎng)絡與網(wǎng)絡安全,致力于打造一個更加安全、互聯(lián)的世界。成立90 年來,羅德與施瓦茨作為全球科技集團,通過發(fā)展尖端技術(shù),不斷突破技術(shù)界限。公司領(lǐng)先的產(chǎn)品和解決方案賦能眾多行業(yè)客戶,助其獲得數(shù)字技術(shù)領(lǐng)導力。羅德與施瓦茨總部位于德國慕尼黑,作為一家私有企業(yè),公司在全球范圍內(nèi)獨立、長期、可持續(xù)地開展業(yè)務。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4381

    文章

    23632

    瀏覽量

    417297
  • 測試
    +關(guān)注

    關(guān)注

    8

    文章

    5892

    瀏覽量

    130237
  • 信號
    +關(guān)注

    關(guān)注

    11

    文章

    2870

    瀏覽量

    79270
  • 數(shù)據(jù)中心
    +關(guān)注

    關(guān)注

    16

    文章

    5417

    瀏覽量

    74312

原文標題:【儀測高下】高頻高速PCB測試

文章出處:【微信號:羅德與施瓦茨中國,微信公眾號:羅德與施瓦茨中國】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    高頻pcb干擾問題及解決方案

    在實際的研究中 ,我們歸納起來 ,主要有四方面的干擾存在,主要有電源噪聲、傳輸線干擾、耦合、電磁干擾(EMI)四個方面。通過分析高頻PCB的各種干擾問題,結(jié)合工作中實踐,提出了有效的解決方案。
    發(fā)表于 01-18 17:10 ?5227次閱讀
    <b class='flag-5'>高頻</b><b class='flag-5'>pcb</b>干擾問題及<b class='flag-5'>解決方案</b>

    TopFast高速電源測試軟件解決方案

    TopFast高速電源測試軟件解決方案[/td]TopFast ATE軟件測試平臺主要特性:? 完全支持TopFer 6000, Chroma 6000/8000, FD-8000等主
    發(fā)表于 01-11 16:25

    高頻高速PCB設計之實用大全(轉(zhuǎn)載分享)

    1、PCB設計做完后,如何選擇PCB 板材?選擇PCB 板材必須在滿足設計需求和可量產(chǎn)性及成本中間取得平衡點。設計需求包含電氣和機構(gòu)這兩部分。通常在設計非常高速
    發(fā)表于 01-20 10:29

    高頻pcb干擾問題及解決方案

    在實際的研究中 ,我們歸納起來 ,主要有四方面的干擾存在,主要有電源噪聲、傳輸線干擾、耦合、電磁干擾(EMI)四個方面。通過分析高頻PCB的各種干擾問題,結(jié)合工作中實踐,提出了有效的解決方案?! ∫?/div>
    發(fā)表于 04-28 14:36

    CADENCE PCB設計解決方案提供完整的設計環(huán)境

    ,以及至關(guān)重要的高速信號,同時,他們還要確保最終的PCB滿足傳統(tǒng)制造以及測試規(guī)格所能達到的性能目標?! ADENCE PCB設計解決方案
    發(fā)表于 08-30 10:49

    高頻pcb干擾問題及解決方案

      在實際的研究中 ,我們歸納起來 ,主要有四方面的干擾存在,主要有電源噪聲、傳輸線干擾、耦合、電磁干擾(EMI)四個方面。通過分析高頻PCB的各種干擾問題,結(jié)合工作中實踐,提出了有效的解決方案
    發(fā)表于 09-18 15:44

    信號分析儀和無線測試儀中的射頻采樣高速ADC時鐘解決方案

    描述TIDA-01016 是一款適合高動態(tài)范圍高速 ADC 的時鐘解決方案。射頻輸入信號由高速 ADC 直接采用射頻取樣法捕獲。ADC32RF80 是一款雙通道 14 位 3GSPS 射頻取樣
    發(fā)表于 09-30 09:26

    PCB測試和檢測全球支持解決方案

    PCB測試和檢測全球支持解決方案
    發(fā)表于 08-28 09:23

    高頻高速PCB設計技巧精選

    高頻高速PCB設計之實用大全(2).pdf(128.59 KB)
    發(fā)表于 09-16 08:54

    AGC 高頻/高速 PCB 材料選材指南

    年6月11日對Taconic 完成收購,高性能PTFE樹脂體系CCL及PP AGC 復合材料部門專注于高頻高速線路板(PCB)材料的研發(fā)與生產(chǎn)。其產(chǎn)品廣泛的應用于無線網(wǎng)絡通信、固定網(wǎng)絡通信、智能汽車
    發(fā)表于 12-06 10:59

    泰克展示最新的高速串行測試解決方案

    泰克展示最新的高速串行測試解決方案   全球示波器市場的領(lǐng)導廠商-- 泰克公司日前宣布,在2010年1月29日-30日舉行的富士康儀器設備展和研討會上展示了最新
    發(fā)表于 02-11 10:21 ?937次閱讀

    安捷倫推出測試高速數(shù)字通信系統(tǒng)解決方案

      安捷倫科技公司日前宣布推出一系列新型儀表級時鐘恢復解決方案,非常適合對高速數(shù)字通信元器件和系統(tǒng)進行光和電測試。該解決方案以顯著低于同類產(chǎn)品的價格提供業(yè)界最高帶
    發(fā)表于 03-27 17:04 ?833次閱讀

    安捷倫經(jīng)典方案:如何應對高速串行測試?

    安捷倫科技推出了多款新的儀器,幫助用戶構(gòu)建完整的高速串行測試解決方案。
    發(fā)表于 12-27 10:41 ?1631次閱讀

    PCB高頻板材有哪些?pcb高頻板材分類

    本文首先介紹了PCB高頻板的定義,其次介紹了PCB高頻板材的分類,最后介紹了高頻高速板材材料以及
    發(fā)表于 05-03 16:31 ?4.7w次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>高頻</b>板材有哪些?<b class='flag-5'>pcb</b><b class='flag-5'>高頻</b>板材分類

    在FPGA高速AD采集設計中的PCB布線解決方案淺析

    在FPGA高速AD采集設計中,PCB布線差會產(chǎn)生干擾。今天小編為大家介紹一些布線解決方案。
    發(fā)表于 03-07 14:52 ?7194次閱讀