chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

全新AMD Vitis統(tǒng)一軟件平臺2025.1版本發(fā)布

XILINX開發(fā)者社區(qū) ? 來源:XILINX開發(fā)者社區(qū) ? 2025-06-24 11:44 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

全新 AMD Vitis 統(tǒng)一軟件平臺 2025.1 版正式上線!此最新版本為使用 AMD Versal AI 引擎的高性能 DSP 應用提供了改進后的設計環(huán)境。

利用 Versal AI 引擎增強設計流程

全新加強的 DSP 庫函數(shù)、AI 引擎 API 以及對新數(shù)據(jù)類型的支持

本地內(nèi)存的平鋪參數(shù)規(guī)范

縮短更換測試平臺時的編譯時間

使用 DDR 中的乒乓緩沖區(qū)加快設計流水線速度

Versal AI Edge 系列 (AIE-ML) 中的其他內(nèi)存訪問增強功能

更容易驗證 Versal AI 引擎設計

使用 MATLABPython 對 Vitis 子系統(tǒng)進行功能仿真

使用 Vitis 分析器增強延遲和吞吐量測量

獨立 AI 引擎分區(qū)的運行時控制

加強了 Vitis Model Composer 針對 AIE DSP 設計的功能

支持頂層 AI 引擎子系統(tǒng),提升模塊化開發(fā)能力

Vitis IDE 嵌入式開發(fā)更新

支持外部第三方工具鏈

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • amd
    amd
    +關注

    關注

    25

    文章

    5706

    瀏覽量

    140395
  • AI
    AI
    +關注

    關注

    91

    文章

    40999

    瀏覽量

    302542
  • 軟件平臺
    +關注

    關注

    0

    文章

    39

    瀏覽量

    10630
  • Vitis
    +關注

    關注

    0

    文章

    158

    瀏覽量

    8424

原文標題:AMD Vitis? 統(tǒng)一軟件平臺 2025.1 現(xiàn)已推出

文章出處:【微信號:gh_2d1c7e2d540e,微信公眾號:XILINX開發(fā)者社區(qū)】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    如何使用AMD Vitis硬件在環(huán)功能運行Vitis子系統(tǒng)設計

    到目前為止,本文關于 AMD Versal AIE 驗證和 AMD Vitis 新的驗證功能的研究,所有內(nèi)容都基于仿真完成。
    的頭像 發(fā)表于 04-02 10:29 ?7087次閱讀
    如何使用<b class='flag-5'>AMD</b> <b class='flag-5'>Vitis</b>硬件在環(huán)功能運行<b class='flag-5'>Vitis</b>子系統(tǒng)設計

    AMD Power Design Manager 2025.2版本現(xiàn)已發(fā)布

    AMD Power Design Manager 2025.2 版本現(xiàn)已發(fā)布,并正式支持第二代 AMD Versal AI Edge 系列器件和第二代 Prime 系列器件。
    的頭像 發(fā)表于 12-24 11:08 ?780次閱讀

    全新AMD Vitis統(tǒng)一軟件平臺2025.2版本發(fā)布

    AMD Vitis統(tǒng)一軟件平臺 2025.2 版現(xiàn)已推出,此版本為使用 AMD Versal A
    的頭像 發(fā)表于 12-12 15:06 ?844次閱讀

    AMD Vivado Design Suite 2025.2版本現(xiàn)已發(fā)布

    AMD Vivado Design Suite 2025.2 版本現(xiàn)已發(fā)布,新增對 AMD Versal 自適應 SoC 的設計支持,包含新器件支持、QoR 功能及易用性增強。
    的頭像 發(fā)表于 12-09 15:11 ?1297次閱讀

    AMD Vitis AI 5.1測試版現(xiàn)已開放下載

    AMD Vitis AI 5.1全新發(fā)布——新增了對 AMD Versal AI Edge 系列神經(jīng)網(wǎng)絡處理單元( NPU )的支持。Vitis
    的頭像 發(fā)表于 11-08 09:24 ?1433次閱讀

    AMD Vitis AI 5.1測試版發(fā)布

    AMD Vitis AI 5.1全新發(fā)布——新增了對 AMD Versal AI Edge 系列神經(jīng)網(wǎng)絡處理單元 (NPU) 的支持。Vitis
    的頭像 發(fā)表于 10-31 12:46 ?979次閱讀

    如何在應用程序調(diào)試期間分析棧和堆使用情況

    隨著 AMD Vitis 統(tǒng)一軟件平臺 2021.2 的發(fā)布Vitis 引入了
    的頭像 發(fā)表于 10-24 16:54 ?1036次閱讀
    如何在應用程序調(diào)試期間分析棧和堆使用情況

    AMD Vivado設計套件2025.1版本的功能特性

    隨著 AMD Spartan UltraScale+ 系列現(xiàn)已投入量產(chǎn),解鎖其功能集的最快途徑便是采用最新 AMD Vivado 工具版本2025.1 或更高
    的頭像 發(fā)表于 09-23 09:15 ?1836次閱讀
    <b class='flag-5'>AMD</b> Vivado設計套件<b class='flag-5'>2025.1</b><b class='flag-5'>版本</b>的功能特性

    代嵌入式開發(fā)平臺 AMD嵌入式軟件和工具2025.1版現(xiàn)已推出

    AMD 2025.1 版嵌入式軟件和工具是面向新代嵌入式系統(tǒng)開發(fā)而打造的綜合平臺,全面加速概念構想到部署落地。
    的頭像 發(fā)表于 08-20 09:15 ?4196次閱讀

    AMD 2025.1版嵌入式軟件和工具的新增功能

    AMD 2025.1 版嵌入式軟件和工具是面向新代嵌入式系統(tǒng)開發(fā)而打造的綜合平臺,全面加速概念構想到部署落地。
    的頭像 發(fā)表于 08-15 15:32 ?1424次閱讀

    AMD Power Design Manager 2025.1現(xiàn)已推出

    AMD Power Design Manager 2025.1 版(PDM)現(xiàn)已推出——增加了對第二代 AMD Versal AI Edge 和 第二代 Versal Prime 系列的支持,并支持已量產(chǎn)的
    的頭像 發(fā)表于 07-09 14:33 ?1384次閱讀

    使用AMD Vitis Unified IDE創(chuàng)建HLS組件

    這篇文章在開發(fā)者分享|AMD Vitis HLS 系列 1 - AMD Vivado IP 流程(Vitis 傳統(tǒng) IDE) 的基礎上撰寫,但使用的是
    的頭像 發(fā)表于 06-20 10:06 ?2532次閱讀
    使用<b class='flag-5'>AMD</b> <b class='flag-5'>Vitis</b> Unified IDE創(chuàng)建HLS組件

    AMD Vivado Design Suite 2025.1現(xiàn)已推出

    AMD Vivado Design Suite 2025.1 現(xiàn)已推出,支持 AMD Spartan UltraScale+ 和新代 Versal 器件。這
    的頭像 發(fā)表于 06-16 15:16 ?1658次閱讀

    如何使用AMD Vitis HLS創(chuàng)建HLS IP

    本文逐步演示了如何使用 AMD Vitis HLS 來創(chuàng)建個 HLS IP,通過 AXI4 接口從存儲器讀取數(shù)據(jù)、執(zhí)行簡單的數(shù)學運算,然后將數(shù)據(jù)寫回存儲器。接著會在 AMD Viva
    的頭像 發(fā)表于 06-13 09:50 ?2224次閱讀
    如何使用<b class='flag-5'>AMD</b> <b class='flag-5'>Vitis</b> HLS創(chuàng)建HLS IP

    Helix QAC 2025.1 重磅發(fā)布!MISRA C:2025? 100%覆蓋

    Helix QAC 2025.1新增功能 Helix QAC 2025.1實現(xiàn)了對新版MISRA C:2025?標準的 100% 覆蓋,并提供對應的合規(guī)模塊。此版本還擴展了對 CERT C
    的頭像 發(fā)表于 05-13 16:48 ?1587次閱讀
    Helix QAC <b class='flag-5'>2025.1</b> 重磅<b class='flag-5'>發(fā)布</b>!MISRA C:2025? 100%覆蓋