聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
-
Altera
+關注
關注
37文章
805瀏覽量
156045 -
SignalTap
+關注
關注
0文章
9瀏覽量
9621
發(fā)布評論請先 登錄
相關推薦
熱點推薦
SignalTap II 采樣時鐘????
請問各位大俠 SignalTap II的采樣時鐘大概需要多大的驅(qū)動電流呀?可以用PLL生成的時鐘么?我用外部總線的時鐘作為采樣時鐘,好像把外部芯片時鐘輸出電路給燒壞了。。。懷疑SignalTa
發(fā)表于 09-12 10:06
【鋯石A4 FPGA試用體驗】IP核之FIFO(三)SignalTap II仿真
本帖最后由 jinyi7016 于 2016-10-15 15:08 編輯
SignalTap II全稱SignalTap II Lo
發(fā)表于 10-11 22:24
勇敢的芯伴你玩轉Altera FPGA連載75:基于SignalTap II的超聲波測距調(diào)試之SignalTap II源文件創(chuàng)建
`勇敢的芯伴你玩轉Altera FPGA連載75:基于SignalTap II的超聲波測距調(diào)試之SignalTap II源文件創(chuàng)建特權同學,
發(fā)表于 06-09 21:30
Intel arria10 FPGA芯片&開發(fā)板
因客戶退單,有900顆 Intel Arria10芯片,料號:10AX066N2F40I2LG有意請聯(lián)系 QQ/郵箱:22101076
發(fā)表于 03-13 23:10
關于alterra 公司Arria10系列萬兆網(wǎng)程序移植的問題,請設計過萬兆網(wǎng)的大俠指點
。根據(jù)設計只要時鐘輸入正確,加載程序后就能通過光口發(fā)送數(shù)據(jù)。該程序在開發(fā)板上能夠正常輸出數(shù)據(jù),在設計板上沒有任何反應。問題:1、兩種芯片都是Arria10 系列,程序移植是否存在問題?程序編譯沒報錯
發(fā)表于 08-15 16:21
Altera宣布Altera 40-nm Arria II
Altera宣布Altera 40-nm Arria II GX FPGA通過PCI-SIG的PCIe Express 2.0規(guī)范測試
Altera公司宣布,其40-nm Arria II
發(fā)表于 07-30 08:13
?803次閱讀
Altera 40-nm Arria II GX FPGA轉
Altera 40-nm Arria II GX FPGA轉入量產(chǎn)
Altera公司今天宣布,開始量產(chǎn)發(fā)售40-nm Arria® II GX FPGA系列的第一款器件。
發(fā)表于 02-25 09:21
?1189次閱讀
基于Arria II GX FPGA的開發(fā)方案
介紹了Arria II GX FPGA亮點,高速收發(fā)器特性,Arria II GX FPGA架構以及Arria
發(fā)表于 07-27 17:03
?3367次閱讀

Altera的Arria 10版Quartus II軟件為立即開始20 nm設計提供支持
2013年12月3號,北京——Altera公司(Nasdaq: ALTR)今天發(fā)布了Arria 10版Quartus II軟件,這是業(yè)界第一款支持20 nm FPGA和SoC的開發(fā)工具。基于TSMC
發(fā)表于 12-03 10:48
?1944次閱讀
Altera發(fā)布Quartus II軟件Arria 10版v14.0
2014年8月19號,北京——Altera公司(Nasdaq: ALTR)今天發(fā)布Quartus? II軟件Arria? 10版v14.0——業(yè)界最先進的20 nm FPGA和SoC設計環(huán)境。
發(fā)表于 08-19 15:53
?2825次閱讀
介紹Arria II GX的特點性能及應用
您是否需要不斷提供越來越多的設計功能,同時還要跟上新標準的變化,降低成本和功耗?請觀看這一新的7分鐘視頻,看看在我們具有高端功能的低成本收發(fā)器FPGA——Arria II GX上實現(xiàn)各種協(xié)議。您將
正點原子開拓者FPGA視頻:SignalTap II軟件的使用
SignalTap II全稱SignalTap II Logic Analyzer是第二代系統(tǒng)級調(diào)試工具,可以捕獲和顯示實時信號,觀察在系統(tǒng)設計中的硬件和軟件之間的互相作用。Quart

如何輕松掌握SignalTAP II工具的使用方法
SignalTap II獲取實時數(shù)據(jù)的原理是在工程中引入Megafunction中的ELA(Embedded Logic Analyzer),以預先設定的時鐘采樣實時數(shù)據(jù),并存儲于FPGA片上ram
英特爾發(fā)布最新Arria10 GX 1150 FPGA內(nèi)核
英特爾至強6138P包括一個Arria10 GX 1150 FPGA內(nèi)核,和高達160Gbps的I/O吞吐量的帶寬和高速緩存接口,可實現(xiàn)緊耦合加速。
發(fā)表于 09-16 17:48
?7664次閱讀
評論