chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

PCIe 7.0技術細節(jié)曝光

FPGA技術江湖 ? 來源:EETOP ? 2025-09-08 10:43 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

來源:EETOP

6 月 11 日 PCI SIG官宣 PCI Express 7.0(PCIe 7.0)規(guī)范最終版已制定完畢,但幾乎沒有公開任何技術細節(jié)。不過,在 7 月 16 日,PCI-SIG 通過 BrightTalk 公開了一些更詳細的技術信息,下面就為大家介紹這些內容。

PCI Express 7.0 的設計目標

wKgZPGi-QweACzqsAAPNMCkQ4ow596.png

首先是PCI Express 7.0 的設計目標(圖 1)。

圖1:關注延遲(Latency)和帶寬效率低下(Bandwidth Inefficiency)

從根本上來說,PCI Express 7.0 的帶寬是 PCI Express 6.0 的兩倍,并且具有向后兼容性,這一點沒什么問題。但需要注意的是,與 PCI Express 5.0(即采用 NRZ 編碼)相比,其帶寬效率下降了不到 2%,同時延遲也有所增加(雖不到 10ns)。

不過,這其中約一半原因是由于實現(xiàn)了FLIT(幀單元),因此這并非 PCI Express 7.0 獨有的問題,PCI Express 6.0 也存在類似情況(延遲方面還有其他因素,后文會提及)。

PCI Express 6.0 引入了 PAM4 編碼,導致信號眼高(Eye Height)降至 NRZ 的約 1/3(圖 2),PCI Express 7.0 也是如此。

b04b1c80-8c4d-11f0-8c8f-92fbcf53809c.jpg

圖2:后續(xù)會展示 PCI Express 7.0 的眼圖,其情況看起來相當嚴峻,讓人不禁擔心是否可行

如圖1 所示,使用 PAM4 會導致眼高大幅降低,從而惡化誤碼率(BER)。為解決這一問題,若采用以太網(wǎng)中使用的強前向糾錯(FEC)技術,會極大增加延遲(可達 100ns)。因此,PCI Express 7.0 仍沿用了 FLIT 技術,在將延遲開銷降至最低的同時,將誤碼率控制在 1FIT 以下(圖 3),這一點與 PCI Express 6.0 一致。

b0b13650-8c4d-11f0-8c8f-92fbcf53809c.jpg

圖3:與 PCI Express 6.0 的指標對比后,差異便一目了然

PCI Express 7.0 新增了指標

值得注意的是,PCI Express 6.0 的指標僅包括重試概率(Retry Probability)和 FIT,而 PCI Express 7.0 新增了延遲(Latency)和帶寬開銷(Bandwidth Overhead),可見其設計已接近極限。

講解中還提到了FLIT 模式的實現(xiàn),但這與之前介紹的 PCI Express 6.0 的 FLIT 模式完全相同,這里便不再贅述。

不過,PCI Express 7.0 的重試概率本身翻了一倍(圖 4)。

b10d0ab6-8c4d-11f0-8c8f-92fbcf53809c.jpg

圖4:這是理所當然的,因為單位時間內的數(shù)據(jù)量翻倍,即使單位數(shù)據(jù)量的錯誤率相同,表面上錯誤發(fā)生的頻率也會翻倍

即便如此,PCI Express 7.0 的 FIT 為 4.6×10?1?,足以滿足低于 1FIT 的要求。

作為PCI Express 6.1 特性新增的 UIO

接下來談談無序I/O(Unordered IO,簡稱 UIO)。這是去年 10 月作為 PCI Express 6.1 的特性新增的功能。PCI Express 原本采用的是加載 - 存儲訪問(Load-Store Access)模式,或者說生產者 - 消費者(Producer-Consumer)模式。簡單來說,當某個設備生成數(shù)據(jù)后,通過通知其他設備,使后者能夠使用該數(shù)據(jù)。這里所說的設備不僅包括 PCI Express 設備,還包括根聯(lián)合體(Root Complex)后端的 CPU。為保障這一機制,PCI Express 實現(xiàn)了 Posted(非應答)、Non-Posted(應答)、Completion(完成)等流控制(Flow Control)類別(圖 05)。

b1675af2-8c4d-11f0-8c8f-92fbcf53809c.jpg

圖5:這似乎與 PCI Express 原本作為 I/O 設備(因此應處于主機側管理之下)的設計理念有關

通過信用(Credit,用于流控制的管理數(shù)據(jù))來保障生產者 - 消費者的順序(圖 6)。

b1c38bd8-8c4d-11f0-8c8f-92fbcf53809c.jpg

圖6:實際上,這種排序規(guī)則以層級結構為前提,因此也帶來了一些問題,但這部分屬于未來的工作,本次暫不討論非層級結構

然而,這也導致了一個問題:即使多個傳輸同時進行,也必須按照順序依次處理事務(圖7、8)。

b2218f30-8c4d-11f0-8c8f-92fbcf53809c.jpg

圖7:在 PCI Express 設備向 CPU 傳輸時,CPU 向內存寫入數(shù)據(jù)后,必須 “隨后” 寫入 Write flag f。但實際上,由于緩存的存在,順序可能會顛倒,而這屬于違規(guī)行為

b2826fbc-8c4d-11f0-8c8f-92fbcf53809c.png

圖8:同樣,在 PCI Express 設備向 CPU 傳輸時,CPU 向內存的寫入可能會亂序執(zhí)行,因此事務未必會按順序處理。但如果按照內存寫入順序發(fā)送完成事務,可能會與 PCI Express 的原始順序不一致,因此完成事務必須符合 PCI Express 的順序

如圖8 所示,PCI Express 雖實現(xiàn)了放寬排序(Relaxed Ordering,簡稱 RO)功能,可在一定程度上緩解上述限制,但僅靠 RO 無法解決的情況正逐漸增多。

為此,新引入了無序I/O(UIO)機制(圖 09)。

b2e2297a-8c4d-11f0-8c8f-92fbcf53809c.jpg

圖9:與 PCI 的延遲事務類似,簡單來說,就是可以亂序發(fā)送多個事務

簡言之,這是一種去除上述限制、允許事務亂序完成的機制。利用這一機制,例如在雙插槽(2 Socket)系統(tǒng)中,可提高傳輸效率(圖 10)。

b341a51c-8c4d-11f0-8c8f-92fbcf53809c.jpg

圖10:在這個例子中,CPU 0 后端的 PCIe 設備 A 向 CPU 1 傳輸數(shù)據(jù)。不支持 UIO 時需要執(zhí)行 10 個處理步驟,而使用 UIO 只需 4 個

據(jù)PCI-SIG 介紹,UIO 的優(yōu)勢包括:即使在大規(guī)模系統(tǒng)中也易于擴展(圖 11)等(圖 12)。

b39e14be-8c4d-11f0-8c8f-92fbcf53809c.jpg

圖11:從下圖可以看出,即便是 CPU×2 + 多個 PCIe 設備 + PCIe 交換機這樣的場景,訪問開銷也會大幅降低,可在與上圖中簡單場景(CPU×2 + PCIe 設備)相近的開銷下使用

b4024aba-8c4d-11f0-8c8f-92fbcf53809c.jpg

圖12:如前所述,非樹形拓撲預計未來將支持

需要說明的是,UIO 僅能在 FLIT 模式下使用,不支持非 FLIT 模式。目前,UIO 仍屬于可選功能,還存在一些問題,例如空閑時延遲增加、編程環(huán)境尚未完善、支持 UIO 的原子指令尚未定義等。因此,未來或許會逐漸向 UIO 過渡,但初期的 PCI Express 7.0 控制器 / 設備是否支持 UIO,還存在不確定性。

PCI Express 7.0 的物理層

接下來談談物理層。如前次報道所述,配合PCI Express 7.0,已發(fā)布了 Optical Aware Retimer(光感知重定時器)的 ECN(工程變更通知),而 ReDriver(重驅動器)的規(guī)范正在制定中,預計 2025 年末發(fā)布 ECN(圖 13)。

b45e4568-8c4d-11f0-8c8f-92fbcf53809c.jpg

圖13:從這張圖來看,Optical Aware Retimer 或許是指可集成到光互聯(lián)(OCI)中的重定時器

此外,關于CopperLink(銅纜連接),預計 2026 年末發(fā)布線纜規(guī)范(圖 14)。

b4b9adae-8c4d-11f0-8c8f-92fbcf53809c.png

圖14:這里的 “PCIe 7.0 CopperLink cable solution demonstrated”,想必是在 2025 年 PCI-SIG 開發(fā)者大會(DevCon 2025)的展示環(huán)節(jié)中演示的

下面總結一下電氣層的情況(圖15)。

b51c305a-8c4d-11f0-8c8f-92fbcf53809c.jpg

圖15:誤碼率(BER)需控制在 1×10??以下,因為結合 FLIT 可實現(xiàn)低于 1FIT 的目標

PCB 損耗在 32GHz 時需控制在 1dB / 英寸以下,這一要求相當嚴格。而接收端采用 FFE(前饋均衡器)+DFE(判決反饋均衡器)的結構,也在預料之中。由于信號頻率翻倍,所有損耗都會增加,這是不可避免的。但為了平衡損耗而控制 PCB 損耗,或許需要采用玻璃基板(圖 16)。

b57d1fe6-8c4d-11f0-8c8f-92fbcf53809c.jpg

圖16:通道長度其實與 PCI Express 6.0 相同。若不做任何改進、使用相同材料構建通道,損耗會增加,因此轉向在 PCB 側控制損耗的方針

此外,各種組件的要求也更加嚴苛。參考時鐘的抖動需控制在0.067ps(圖 17),而數(shù)據(jù)眼圖若不使用二階前導(2nd Pre-cursor),情況會相當嚴峻(圖 18)。

b5de8448-8c4d-11f0-8c8f-92fbcf53809c.jpg

圖17:不過,例如瑞薩電子(Renesas Electronics)已推出抖動低至 55fs 的鎖相環(huán)(PLL)產品,因此雖嚴苛但并非不可能實現(xiàn)

b63c9f10-8c4d-11f0-8c8f-92fbcf53809c.jpg

圖18:與圖 2 對比,便能看出 PCI Express 7.0 的嚴苛程度

發(fā)送端參數(shù)如圖19 所示,接收端參數(shù)如圖 20 所示。

b69ff4ac-8c4d-11f0-8c8f-92fbcf53809c.jpg

圖19:從這些數(shù)值可以看出,整體要求相當嚴苛。發(fā)射端均衡(Tx Equalization)仍保持 4 抽頭,可能是因為轉向由接收端解決問題

b7041892-8c4d-11f0-8c8f-92fbcf53809c.jpg

圖20:眼高從 6mV 提升至 10mV,這想必是以使用發(fā)射端二階前導(TX 2nd Pre-cursor)為前提。若不使用發(fā)射端二階前導,能否達到 10mV,讓人有些懷疑

合規(guī)眼寬(Compliance Eye Width)僅為 1.5625ps,這一數(shù)值十分驚人。而 PCI Express 6.0 僅需 16 抽頭 DFE,PCI Express 7.0 則強化為 29 抽頭 FFE+1 抽頭 DFE,其升級幅度相當大。前文提到延遲最多增加約 10ns,這大半或許是由強化后的 FFE+DFE 導致的。

以上就是目前公開的PCI Express 7.0 相關信息。不得不說,其已接近電信號的極限。但正如之前的文章所述,PCI Express 7.0 預計 2028-2029 年左右投入市場。到那時,組件質量能否提升到足以輕松實現(xiàn)這一標準的水平,還是仍會處于勉強達標的狀態(tài),筆者目前也難以判斷。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 帶寬
    +關注

    關注

    3

    文章

    1006

    瀏覽量

    42748
  • PCIe
    +關注

    關注

    16

    文章

    1403

    瀏覽量

    86872
  • 眼圖
    +關注

    關注

    1

    文章

    73

    瀏覽量

    21583

原文標題:太瘋狂了!PCIe 7.0 技術細節(jié)曝光:眼圖已到極限!

文章出處:【微信號:HXSLH1010101010,微信公眾號:FPGA技術江湖】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    PCIe 7.0發(fā)布:16通道雙向512GB/s,擁抱光纖未來

    電子發(fā)燒友網(wǎng)報道(文 / 吳子鵬)日前,PCI-SIG 宣布正式推出 PCIe 7.0 規(guī)范。PCIe 7.0 繼續(xù)沿用自 PCIe 6.0
    的頭像 發(fā)表于 06-13 00:07 ?6790次閱讀
    <b class='flag-5'>PCIe</b> <b class='flag-5'>7.0</b>發(fā)布:16通道雙向512GB/s,擁抱光纖未來

    PCIe 8.0規(guī)范開發(fā)更新!

    的 1.0 版本。 ? PCI Express 8.0 規(guī)范開發(fā)計劃于今年8月公布,該標準將繼續(xù)采用PAM4脈沖幅度調制信號技術,并在PCIe 7.0的基礎上實現(xiàn)傳輸速率翻倍,達到每
    的頭像 發(fā)表于 09-25 09:21 ?1975次閱讀

    瑞薩電子RUHMI工具集的技術細節(jié)

    蘇勇(Andrew SU)是瑞薩電子中國市場部的在AI產品方向上的高級技術專家,負責瑞薩電子的AI相關產品和技術方案面向中國市場的產品定義和運營。
    的頭像 發(fā)表于 09-23 10:25 ?1230次閱讀
    瑞薩電子RUHMI工具集的<b class='flag-5'>技術細節(jié)</b>

    PCIe 6.0 SSD主控芯片狂飆!PCIe 7.0規(guī)范到來!

    通道的帶寬達到256 GB / s,并且延遲相比上一代更低。PCIe 6.0 采用 PAM4(四電平脈沖幅度調制)編碼技術,將每個符號編碼為四個不同的電平,在同一信號周期內可攜帶更多比特的數(shù)據(jù),無需增加
    的頭像 發(fā)表于 09-07 05:41 ?7232次閱讀
    <b class='flag-5'>PCIe</b> 6.0 SSD主控芯片狂飆!<b class='flag-5'>PCIe</b> <b class='flag-5'>7.0</b>規(guī)范到來!

    PCIe 7.0 Samtec已為您準備好N種互連解決方案

    年光通信大會(OFC)現(xiàn)場演示內容,簡要介紹了 六種Samtec連接器系統(tǒng),均能運行于PCIe 7.0數(shù)據(jù)速率 。 演示細節(jié) 演示包含 板對板連接器組件
    的頭像 發(fā)表于 09-04 11:38 ?1171次閱讀
    <b class='flag-5'>PCIe</b> <b class='flag-5'>7.0</b>   Samtec已為您準備好N種互連解決方案

    揭秘徐工新能源重卡的技術細節(jié)

    對于一臺新能源重卡而言,無論在安全方面多做多少努力都不為過。徐工汽車將新能源重卡的“安全”筑入整車的結構設計中,融進控制系統(tǒng)每一個響應邏輯里,更深藏技術細節(jié)的每一行代碼之后。
    的頭像 發(fā)表于 08-11 11:45 ?788次閱讀

    PCIe 8.0 規(guī)范公布:1TB/s 帶寬、256GT/s 速率

    將使速率在 PCIe 7.0 的基礎上翻倍至 256.0 GT/s,通過 x16 配置實現(xiàn) 1TB/s 的雙向帶寬。 ? 從 PCI-SIG 目前公布的細節(jié)來看,PCIe 8.0 首
    的頭像 發(fā)表于 08-08 09:14 ?6822次閱讀

    SMA連接器名稱由來:SubMiniature Version A 的技術細節(jié)

    SMA連接器名稱中的“SubMiniature Version A”,精準概括了其小型化、開創(chuàng)性的設計理念,而德索精密工業(yè)以卓越的技術細節(jié)和嚴謹?shù)闹圃旃に嚕瑸镾MA連接器的高性能連接提供了有力支撐,讓這一經典連接器在射頻與微波連接領域持續(xù)煥發(fā)新的光彩。
    的頭像 發(fā)表于 06-24 11:30 ?371次閱讀
    SMA連接器名稱由來:SubMiniature Version A 的<b class='flag-5'>技術細節(jié)</b>

    PCIe 7.0最終版草案發(fā)布,傳輸速率128 GT/s,PCIe 6.0加速商業(yè)化

    ,這是PCIe 7.0規(guī)范正式版本發(fā)布前的最后一個草案版本,而正式版將于2025年晚些時候發(fā)布。 ? 其核心技術參數(shù)目標包括:傳輸速率128 GT/s,x16 配置下雙向帶寬達 512 GB/s;采用
    發(fā)表于 03-29 00:07 ?949次閱讀

    索尼IP編碼板:技術細節(jié)與應用探索

    索尼IP編碼板的技術細節(jié),并探討其在不同領域的應用價值。 技術細節(jié):卓越性能與高效傳輸 索尼IP編碼板作為連接硬件與軟件的橋梁,集成了精密的電路設計與先進的芯片技術。它不僅能夠接收并處理來自傳感器、攝像頭等外部設備
    的頭像 發(fā)表于 03-20 10:10 ?710次閱讀

    PCIe 7.0 互連— PCIe的盡頭會是光嗎?

    伴隨大語言模型和相關訓練系統(tǒng)迅猛增長、對非結構化數(shù)據(jù)處理的需求急劇上升,市場對算力的需求也是呈指數(shù)級增加。PCIe作為計算機和服務器中使用廣泛的高速數(shù)據(jù)傳輸技術發(fā)展迅猛,今年4月份PCI-SIG已經
    的頭像 發(fā)表于 02-10 10:03 ?637次閱讀
    <b class='flag-5'>PCIe</b> <b class='flag-5'>7.0</b> 互連— <b class='flag-5'>PCIe</b>的盡頭會是光嗎?

    SONY編碼板測試:技術細節(jié)與性能評估

    和信號轉換,其性能優(yōu)劣直接影響到整個產品的運行效率和穩(wěn)定性。本文將深入探討SONY編碼板的測試過程,從技術細節(jié)到性能評估,全面解析這一關鍵組件的重要性。 一、SONY編碼板概述 SONY編碼板,作為連接硬件與軟件的橋梁,集成了復
    的頭像 發(fā)表于 01-15 16:37 ?595次閱讀

    是德科技PCIe 7.0測試解決方案

    伴隨大語言模型和相關訓練系統(tǒng)迅猛增長、對非結構化數(shù)據(jù)處理的需求急劇上升,市場對算力的需求也是呈指數(shù)級增加。PCIe作為計算機和服務器中使用廣泛的高速數(shù)據(jù)傳輸技術發(fā)展迅猛,今年4月份PCI-SIG已經批準 Draft 0.5版基礎規(guī)范,目前0.7版本基礎規(guī)范正在審核中,預計
    的頭像 發(fā)表于 11-06 13:37 ?1096次閱讀

    深入解析Zephyr RTOS的技術細節(jié)

    ,Zephyr OS在嵌入式開發(fā)中的知名度逐漸增加,新的微控制器和開發(fā)板都支持Zephyr。本文將深入討論Zephyr RTOS的技術細節(jié)
    的頭像 發(fā)表于 10-22 16:47 ?3602次閱讀
    深入解析Zephyr RTOS的<b class='flag-5'>技術細節(jié)</b>