chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

?74SSTUB32868 28位至56位帶地址奇偶校驗(yàn)的注冊(cè)緩沖器技術(shù)文檔總結(jié)

科技綠洲 ? 2025-09-18 18:10 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

這款 28 位 1:2 可配置寄存器緩沖器設(shè)計(jì)用于 1.7V 至 1.9V VCC操作。每個(gè) DIMM 需要一個(gè)設(shè)備來(lái)驅(qū)動(dòng)多達(dá) 18 個(gè) SDRAM 負(fù)載,或者每個(gè) DIMM 需要兩個(gè)設(shè)備來(lái)驅(qū)動(dòng)多達(dá) 36 個(gè) SDRAM 負(fù)載。

除芯片選擇柵極使能 (CSGEN)、控制 (C) 和復(fù)位 (RESET) 輸入外,所有輸入均SSTL_18。 它們是 LVCMOS。所有輸出都是邊沿控制電路,針對(duì)未端接的DIMM負(fù)載進(jìn)行了優(yōu)化,符合SSTL_18規(guī)格,但漏極開(kāi)路誤差(QERR)輸出除外。
*附件:74sstub32868.pdf

74SSTUB32868 采用差分時(shí)鐘(CLK 和 CLK)供電。數(shù)據(jù)在 CLK 走高和 CLK 走低的交叉點(diǎn)上記錄。

74SSTUB32868 在奇偶校驗(yàn)位 (PAR_IN) 輸入端接受來(lái)自存儲(chǔ)器控制器的奇偶校驗(yàn)位,將其與獨(dú)立于 DIMM 的 D 輸入(C = 0 時(shí)為 D1-D5、D7、D9-D12、D17-D28;C = 1 時(shí)為 D1-D12、D17-D20、D22、D24-D28)上接收到的數(shù)據(jù)進(jìn)行比較,并指示 漏極開(kāi)路 QERR 引腳(低電平有效)。約定是偶數(shù)奇偶校驗(yàn),即有效奇偶校驗(yàn)定義為 與 DIMM 無(wú)關(guān)的數(shù)據(jù)輸入與奇偶校驗(yàn)輸入位相結(jié)合的 1 個(gè)數(shù)。要計(jì)算奇偶校驗(yàn),所有與 DIMM 無(wú)關(guān)的 D 輸入都必須連接到已知的邏輯狀態(tài)。

74SSTUB32868 包括奇偶校驗(yàn)功能。奇偶校驗(yàn)在應(yīng)用到的數(shù)據(jù)輸入后一個(gè)周期到達(dá),在設(shè)備的PAR_IN輸入上進(jìn)行檢查。數(shù)據(jù)注冊(cè)后兩個(gè)時(shí)鐘周期,生成相應(yīng)的 QERR 信號(hào)。

如果發(fā)生錯(cuò)誤并且 QERR 輸出被驅(qū)動(dòng)為低電平,則它將保持低電平鎖存至少兩個(gè)時(shí)鐘周期或 直到RESET被驅(qū)動(dòng)為低電平。如果發(fā)生兩個(gè)或多個(gè)連續(xù)奇偶校驗(yàn)錯(cuò)誤,則QERR輸出被驅(qū)動(dòng)為低電平并鎖存為低電平,時(shí)鐘持續(xù)時(shí)間等于奇偶校驗(yàn)錯(cuò)誤持續(xù)時(shí)間,或者直到RESET被驅(qū)動(dòng)為低電平。如果在器件進(jìn)入低功耗模式(LPM)之前,時(shí)鐘周期上發(fā)生奇偶校驗(yàn)錯(cuò)誤,并且QERR輸出被驅(qū)動(dòng)為低電平,則在LPM持續(xù)時(shí)間加上兩個(gè)時(shí)鐘周期內(nèi)或直到RESET被驅(qū)動(dòng)為低電平。與 DIMM 相關(guān)的信號(hào)(DCKE0、DCKE1、DODT0、DODT1、DCS0 和 DCS1)不包括在奇偶校驗(yàn)計(jì)算中。

C輸入控制從寄存器A配置(低電平時(shí))到寄存器B配置(高電平時(shí))的引腳配置。正常工作期間不應(yīng)切換 C 輸入。它應(yīng)該硬連線到有效的低電平或高電平,以將寄存器配置為所需模式。

DDR2 RDIMM應(yīng)用中,RESET被指定為相對(duì)于CLK和CLK完全異步的 時(shí)鐘。因此,無(wú)法保證兩者之間的時(shí)間關(guān)系。進(jìn)入復(fù)位時(shí),寄存器被清除,數(shù)據(jù)輸出相對(duì)于禁用差分輸入接收器的時(shí)間快速驅(qū)動(dòng)為低電平。然而,當(dāng)復(fù)位出來(lái)時(shí),寄存器相對(duì)于時(shí)間迅速激活 啟用差分輸入接收器。只要數(shù)據(jù)輸入為低電平,并且時(shí)鐘在從RESET的低到高轉(zhuǎn)換到輸入接收器完全使能期間保持穩(wěn)定,74SSTUB32868的設(shè)計(jì)就必須確保輸出保持低電平,從而確保輸出上沒(méi)有毛刺。

為確保在提供穩(wěn)定時(shí)鐘之前從寄存器獲得定義的輸出,在上電期間必須將RESET保持在低電平狀態(tài)。

該器件支持低功耗待機(jī)作。當(dāng)RESET為低電平時(shí),差分輸入接收器為: 禁用和未驅(qū)動(dòng)(浮動(dòng))數(shù)據(jù)、時(shí)鐘和基準(zhǔn)電壓 (V 裁判 ) 輸入。此外,當(dāng)RESET為低電平時(shí),所有寄存器都被復(fù)位,除QERR外,所有輸出都強(qiáng)制為低電平。LVCMOS RESET和C輸入必須始終保持在有效的邏輯高電平或低電平。

該器件還通過(guò)監(jiān)控系統(tǒng)芯片選擇(DCS0和DCS1)和CSGEN輸入來(lái)支持低功耗有源作,并在CSGEN、DCS0和DCS1輸入為高電平時(shí)將門(mén)控Qn輸出的狀態(tài)變化。如果 CSGEN、DCS0 或 DCS1 輸入為低電平,則 Qn 輸出工作正常。此外,如果 DCS0 和 DCS1 輸入均為高電平,則器件將阻止 QERR 輸出發(fā)生狀態(tài)變化。如果 DCS0 或 DCS1 為低電平,則 QERR 輸出正常工作。RESET輸入優(yōu)先于DCS0和DCS1控制,當(dāng)驅(qū)動(dòng)低電平時(shí),Qn輸出為低電平,QERR輸出為高電平。如果芯片選擇控制 不需要功能,則CSGEN輸入可以硬接線到地,在這種情況下,DCS0和DCS1的建立時(shí)間要求將與其他D數(shù)據(jù)輸入相同??刂频凸?模式,則 CSGEN 輸入應(yīng)上拉至 VCC通過(guò)上拉電阻器。

兩個(gè)V裁判引腳(A5 和 AB5)在內(nèi)部連接在一起大約 150 個(gè)。但是,只需連接兩個(gè) V 中的一個(gè)裁判引腳連接到外部V裁判電源。未使用的 V裁判引腳應(yīng)以 V 結(jié)尾裁判耦合電容器。

特性

  • 德州儀器TI) Widebus+ ? 系列成員
  • 引腳排列優(yōu)化了 DDR2 DIMM PCB 布局
  • 1 對(duì) 2 輸出支持堆疊式 DDR2 DIMM
  • 每個(gè) DIMM 需要一個(gè)設(shè)備
  • 芯片選擇輸入可控制數(shù)據(jù)輸出的狀態(tài)變化,并最大限度地降低系統(tǒng)功耗
  • 輸出邊沿控制電路可最大限度地降低未端接線路中的開(kāi)關(guān)噪聲
  • 支持SSTL_18數(shù)據(jù)輸入
  • 差分時(shí)鐘(CLK和CLK)輸入
  • 支持芯片選擇柵極使能、控制和RESET輸入上的LVCMOS開(kāi)關(guān)電平
  • 檢查與 DIMM 無(wú)關(guān)的數(shù)據(jù)輸入上的奇偶校驗(yàn)
  • 支持工業(yè)溫度范圍(-40°C 至 85°C)
  • 重置輸入禁用差分輸入接收器,復(fù)位所有寄存器,并強(qiáng)制所有輸出為低電平,QERR除外
  • 應(yīng)用
    • DDR2 寄存器 DIMM

參數(shù)
image.png

?1. 核心特性?

  • 屬于德州儀器Widebus+?系列,專(zhuān)為DDR2寄存式雙列直插內(nèi)存模塊(RDIMM)設(shè)計(jì)。
  • 采用1:2輸出配置,支持堆疊式DDR2 DIMM布局優(yōu)化,每個(gè)DIMM僅需1片器件即可驅(qū)動(dòng)18個(gè)SDRAM負(fù)載(2片可驅(qū)動(dòng)36個(gè))。
  • 支持SSTL_18數(shù)據(jù)輸入和LVCMOS控制信號(hào)(CSGEN、C、RESET),差分時(shí)鐘輸入(CLK/CLK)。
  • 集成地址奇偶校驗(yàn)功能:通過(guò)PAR_IN引腳接收控制器奇偶位,與DIMM獨(dú)立數(shù)據(jù)輸入(D1-D28)比對(duì),通過(guò)QERR引腳輸出錯(cuò)誤指示(偶校驗(yàn)規(guī)則)。

?2. 關(guān)鍵功能模塊?

  • ?低功耗控制?:
    • 通過(guò)RESET禁用差分接收器并復(fù)位寄存器(輸出強(qiáng)制為低,QERR除外)。
    • 芯片選擇(DCS0/DCS1)和CSGEN輸入可門(mén)控輸出狀態(tài)以降低動(dòng)態(tài)功耗。
  • ?配置模式?:
    • C引腳控制寄存器配置(A模式:C=0;B模式:C=1),影響數(shù)據(jù)輸入/輸出引腳映射。
  • ?時(shí)序要求?:
    • 最高時(shí)鐘頻率410MHz,CLK/CLK上升/下降時(shí)間最小1ns。
    • 奇偶校驗(yàn)延遲:數(shù)據(jù)輸入后2個(gè)時(shí)鐘周期生成QERR信號(hào)。

?3. 電氣參數(shù)?

  • 工作電壓:1.7V至1.9V(VCC),參考電壓VREF=0.5×VCC。
  • 工業(yè)級(jí)溫度范圍:-40°C至85°C。
  • 輸出驅(qū)動(dòng)能力:支持SSTL_18規(guī)范(除開(kāi)漏QERR引腳)。

?4. 封裝與訂購(gòu)信息?

  • 封裝:176引腳TFBGA-ZRH(型號(hào)74SSTUB32868ZRHR)。
  • 頂部標(biāo)記:SB868,符合RoHS標(biāo)準(zhǔn),MSL3級(jí)濕度敏感等級(jí)。

?5. 應(yīng)用場(chǎng)景?

  • 主要用于DDR2 RDIMM,優(yōu)化信號(hào)完整性和功耗,適用于高密度內(nèi)存系統(tǒng)設(shè)計(jì)。
聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 寄存器
    +關(guān)注

    關(guān)注

    31

    文章

    5493

    瀏覽量

    127708
  • 緩沖器
    +關(guān)注

    關(guān)注

    6

    文章

    2168

    瀏覽量

    48169
  • 控制電路
    +關(guān)注

    關(guān)注

    83

    文章

    1742

    瀏覽量

    137922
  • DIMM
    +關(guān)注

    關(guān)注

    0

    文章

    38

    瀏覽量

    9901
  • LVCMOS
    +關(guān)注

    關(guān)注

    1

    文章

    142

    瀏覽量

    11843
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    UART中有奇偶校驗(yàn)位和無(wú)奇偶校驗(yàn)位的數(shù)據(jù)傳輸是怎樣的?

    例如,我使用 8 位數(shù)據(jù)傳輸類(lèi)型。奇偶校驗(yàn)位共有 3 種類(lèi)型無(wú)奇偶校驗(yàn)校驗(yàn)校驗(yàn)----------------------偶校驗(yàn)我假設(shè)
    發(fā)表于 12-08 07:24

    奇偶校驗(yàn),奇偶校驗(yàn)是什么意思

    奇偶校驗(yàn),奇偶校驗(yàn)是什么意思 奇偶校驗(yàn)定義 為了系統(tǒng)的可靠性,對(duì)于位數(shù)
    發(fā)表于 03-08 17:32 ?2479次閱讀

    奇偶校驗(yàn)碼,奇偶校驗(yàn)碼原理是什么?

    奇偶校驗(yàn)碼,奇偶校驗(yàn)碼原理是什么? 奇偶校驗(yàn)碼是奇校驗(yàn)碼和偶校驗(yàn)碼的統(tǒng)稱(chēng),是一種最基本的檢錯(cuò)碼。它是由n-1
    發(fā)表于 03-17 17:39 ?6.3w次閱讀

    奇偶校驗(yàn)_奇偶校驗(yàn)設(shè)計(jì)程序

    本內(nèi)容提供了奇偶校驗(yàn)_奇偶校驗(yàn)設(shè)計(jì)的程序代碼,希望對(duì)大家有幫助
    發(fā)表于 11-11 10:04 ?5951次閱讀

    DES使用一個(gè)56的密鑰以及附加的8奇偶校驗(yàn)位詳細(xì)資料說(shuō)明

    文檔的主要內(nèi)容詳細(xì)介紹的是DES使用一個(gè)56的密鑰以及附加的8奇偶校驗(yàn)位詳細(xì)資料說(shuō)明。
    發(fā)表于 03-29 14:26 ?4次下載

    stm32 usart奇偶校驗(yàn)如何配置

    stm32 usart奇偶校驗(yàn)如何配置?或許你在stm32 usart奇偶校驗(yàn)過(guò)程中會(huì)遇到如下一些坑,stm32 usart偶校驗(yàn)錯(cuò)誤標(biāo)志以及出現(xiàn)偶
    的頭像 發(fā)表于 07-23 09:55 ?8354次閱讀
    stm32 usart<b class='flag-5'>奇偶校驗(yàn)</b>如何配置

    單片機(jī)串口分析起始停止奇偶校驗(yàn)位

    串口解析串口配置1.波特率2.停止3.數(shù)據(jù)4.奇偶校驗(yàn)位比特率:通訊的頻率停止:可以選擇1/1.5/2三個(gè)選擇數(shù)據(jù):可以選擇5/6/
    發(fā)表于 11-20 10:36 ?16次下載
    單片機(jī)串口分析起始<b class='flag-5'>位</b>停止<b class='flag-5'>位</b><b class='flag-5'>奇偶校驗(yàn)位</b>

    什么是奇偶校驗(yàn) 奇偶校驗(yàn)的基本原理 奇偶校驗(yàn)電路什么意思

    什么是奇偶校驗(yàn) 奇偶校驗(yàn)的基本原理 奇偶校驗(yàn)電路什么意思? 奇偶校驗(yàn)是一種用于檢測(cè)二進(jìn)制數(shù)據(jù)中錯(cuò)誤的方法。它的基本原理是在二進(jìn)制數(shù)據(jù)的末尾添加一個(gè)額外的
    的頭像 發(fā)表于 10-17 16:16 ?5244次閱讀

    什么是奇偶校驗(yàn)電路?奇偶校驗(yàn)是時(shí)序邏輯電路嗎?

    什么是奇偶校驗(yàn)電路?奇偶校驗(yàn)是時(shí)序邏輯電路嗎? 奇偶校驗(yàn)電路是一種數(shù)字電路,在數(shù)據(jù)傳輸過(guò)程中用于檢測(cè)數(shù)據(jù)是否發(fā)生錯(cuò)誤。在每個(gè)數(shù)據(jù)字節(jié)(通常是8
    的頭像 發(fā)表于 10-17 16:16 ?4552次閱讀

    8到9奇偶校驗(yàn)總線收發(fā)SN74BCT29854數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《8到9奇偶校驗(yàn)總線收發(fā)SN74BCT29854數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 05-29 09:50 ?0次下載
    8<b class='flag-5'>位</b>到9<b class='flag-5'>位</b><b class='flag-5'>奇偶校驗(yàn)</b>總線收發(fā)<b class='flag-5'>器</b>SN<b class='flag-5'>74</b>BCT29854數(shù)據(jù)表

    奇偶校驗(yàn)和雙3態(tài)輸出的3.3-V 12通用總線驅(qū)動(dòng)SN74ALVCH16903數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《奇偶校驗(yàn)和雙3態(tài)輸出的3.3-V 12通用總線驅(qū)動(dòng)SN74ALVCH
    發(fā)表于 05-29 09:31 ?0次下載
    <b class='flag-5'>帶</b><b class='flag-5'>奇偶校驗(yàn)</b><b class='flag-5'>器</b>和雙3態(tài)輸出的3.3-V 12<b class='flag-5'>位</b>通用總線驅(qū)動(dòng)<b class='flag-5'>器</b>SN<b class='flag-5'>74</b>ALVCH16903數(shù)據(jù)表

    74SSTUB32868A 2856寄存緩沖器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《74SSTUB32868A 2856寄存
    發(fā)表于 08-21 11:53 ?0次下載
    <b class='flag-5'>74SSTUB32868</b>A <b class='flag-5'>28</b><b class='flag-5'>位</b><b class='flag-5'>至</b><b class='flag-5'>56</b><b class='flag-5'>位</b>寄存<b class='flag-5'>器</b><b class='flag-5'>緩沖器</b>數(shù)據(jù)表

    74SSTUB32868 2856寄存緩沖器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《74SSTUB32868 2856寄存
    發(fā)表于 08-21 11:54 ?0次下載
    <b class='flag-5'>74SSTUB32868</b> <b class='flag-5'>28</b><b class='flag-5'>位</b><b class='flag-5'>至</b><b class='flag-5'>56</b><b class='flag-5'>位</b>寄存<b class='flag-5'>器</b><b class='flag-5'>緩沖器</b>數(shù)據(jù)表

    ?SN74SSTUB32866 25可配置寄存緩沖器地址奇偶校驗(yàn)技術(shù)文檔摘要

    這款 25 1:1 或 14 1:2 可配置寄存緩沖器設(shè)計(jì)用于 1.7V 1.9V VCC 工作。在 1:1引腳配置,每個(gè)DI
    的頭像 發(fā)表于 09-18 16:52 ?592次閱讀
    ?SN<b class='flag-5'>74SSTUB</b>32866 25<b class='flag-5'>位</b>可配置寄存<b class='flag-5'>緩沖器</b>(<b class='flag-5'>帶</b><b class='flag-5'>地址</b><b class='flag-5'>奇偶校驗(yàn)</b>)<b class='flag-5'>技術(shù)</b><b class='flag-5'>文檔</b>摘要

    ?74SSTUB32868A 2856地址奇偶校驗(yàn)注冊(cè)緩沖器技術(shù)文檔總結(jié)

    這款 28 1:2 可配置寄存緩沖器設(shè)計(jì)用于 1.7V 1.9V V~CC~操作。每個(gè) DIMM 需要一個(gè)設(shè)備來(lái)驅(qū)動(dòng)多達(dá) 18 個(gè)
    的頭像 發(fā)表于 09-18 17:02 ?574次閱讀
    ?<b class='flag-5'>74SSTUB32868</b>A <b class='flag-5'>28</b><b class='flag-5'>位</b><b class='flag-5'>至</b><b class='flag-5'>56</b><b class='flag-5'>位</b><b class='flag-5'>帶</b><b class='flag-5'>地址</b><b class='flag-5'>奇偶校驗(yàn)</b>的<b class='flag-5'>注冊(cè)</b><b class='flag-5'>緩沖器</b><b class='flag-5'>技術(shù)</b><b class='flag-5'>文檔</b><b class='flag-5'>總結(jié)</b>