chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

CDCU877 用于DDR2 SDRAM應用的1.8V鎖相環(huán)時鐘驅動器技術手冊

科技綠洲 ? 2025-09-19 15:31 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

該CDCU877是一款高性能、低抖動、低偏斜、零延遲緩沖器,可分配差分時鐘輸入 對(CK、CK)到十個差分時鐘輸出對(Yn、Yn)和一個差分對反饋時鐘輸出 (FBOUT,FBOUT)。時鐘輸出由輸入時鐘(CK、CK)、反饋時鐘(FBIN、FBIN)、 LVCMOS 控制引腳(OE、OS)和模擬電源輸入(AV DD ).當OE為低電平時,時鐘輸出,除了 FBOUT/FBOUT被禁用,而內部PLL繼續(xù)保持其鎖定頻率。作系統(輸出選擇) 是必須連接到 GND 或 V 的程序引腳 DD .當作系統為高電平時,OE 功能如前所述。什么時候 OS和OE都較低,OE對Y7/Y7沒有影響,它們是自由運行的。當 AVDD接地,PLL 接動 關閉并繞過測試目的。
*附件:cdcu877.pdf

當兩個時鐘輸入(CK、CK)邏輯低電平時,器件進入低功耗模式。輸入邏輯檢測電路 在差分輸入上,獨立于輸入緩沖器,檢測邏輯低電平并在低功耗狀態(tài)下運行 其中所有輸出、反饋和 PLL 均處于關閉狀態(tài)。當時鐘輸入從邏輯低電平轉換為邏輯低電平 差分信號,PLL 重新導通,輸入和輸出使能,PLL 獲得鎖相 反饋時鐘對(FBIN、FBIN)和時鐘輸入對(CK、CK)在規(guī)定的穩(wěn)定時間內。

該CDCU877能夠跟蹤擴頻時鐘 (SSC) 以降低 EMI。該器件工作溫度范圍為 -40°C 至 85°C。

特性

  • 用于雙倍數據速率 (DDR II) 應用的 1.8V 鎖相環(huán)時鐘驅動器
  • 兼容擴頻時鐘
  • 工作頻率:10 MHz 至 400 MHz
  • 電流消耗:<135 mA
  • 低抖動(周期-周期):±30 ps
  • 低輸出偏斜:35 ps
  • 低周期抖動:±20 ps
  • 低動態(tài)相位偏移:±15 ps
  • 低靜態(tài)相位偏移:±50 ps
  • 將一個差分時鐘輸入分配給十個差分輸出
  • 52 引腳 μBGA(MicroStar? Junior BGA,0.65 mm 間距)和 40 引腳 MLF
  • 外部反饋引腳(FBIN、FBIN)用于將輸出與輸入時鐘同步
  • 達到或超過PC2-3200/4300的JESD82-8 PLL標準
  • 故障安全輸入

參數

image.png
?一、核心特性?

  • ?應用場景?:專為DDR II設計的1.8V鎖相環(huán)時鐘驅動器,支持10 MHz至400 MHz工作頻率。
  • ?性能參數?:
    • 低功耗:靜態(tài)電流<135 mA
    • 低抖動:周期抖動±30 ps,周期周期抖動±20 ps
    • 低偏移:輸出偏移35 ps,動態(tài)相位偏移±15 ps
    • 兼容擴頻時鐘(SSC),支持PC2-3200/4300標準

?二、功能描述?

  1. ?信號分配?:
    • 將1對差分輸入時鐘(CK/CK)分配至10對差分輸出(Yn/Yn)及1對反饋輸出(FBOUT/FBOUT)。
    • 通過FBIN/FBIN引腳實現輸入與輸出的同步。
  2. ?控制邏輯?:
    • ? OE(輸出使能) ?:低電平時禁用輸出(FBOUT除外),PLL保持鎖定狀態(tài)。
    • ? OS(輸出選擇) ?:需接地或接VDD,與OE配合控制Y7/Y7的自由運行模式。
    • ?低功耗模式?:當CK/CK均為低電平時,關閉所有輸出及PLL。

?三、封裝與型號?

  • ?封裝選項?:
    • 52球μBGA(0.65mm間距)
    • 40引腳MLF(6.0×6.0mm)
  • ?型號后綴?:如CDCU877ZQL(-40°C至85°C)、CDCU877ARHA(工業(yè)級)等。

?四、電氣特性?

  • ?工作電壓?:1.7V至1.9V(VDDQ/AVDD)。
  • ?時序參數?:
    • 穩(wěn)定時間≤12 μs
    • 輸出使能/禁用延遲≤8 ns
    • 靜態(tài)相位偏移±50 ps

?五、設計注意事項?

  • ?ESD防護?:需短接引腳或使用導電泡沫存儲。
  • ?AVDD濾波?:推薦使用4.7μF+2200pF電容組合,靠近PLL布局。
  • ?散熱設計?:需將封裝熱焊盤焊接至PCB以優(yōu)化散熱。

?六、測試與驗證?

  • ?負載電路?:提供兩種測試電路(圖2/圖3)用于測量差分交叉電壓及動態(tài)參數。
  • ?抖動測試?:包括周期抖動(±115 ps@160-190MHz)、半周期抖動(±70 ps@190-250MHz)。
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯系本站處理。 舉報投訴
  • 鎖相環(huán)

    關注

    36

    文章

    630

    瀏覽量

    90504
  • 緩沖器
    +關注

    關注

    6

    文章

    2168

    瀏覽量

    48167
  • 低電平
    +關注

    關注

    1

    文章

    231

    瀏覽量

    13836
  • 時鐘驅動器
    +關注

    關注

    0

    文章

    95

    瀏覽量

    14308
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    CDCVF25081 3.3V鎖相環(huán)時鐘驅動器數據表

    電子發(fā)燒友網站提供《CDCVF25081 3.3V鎖相環(huán)時鐘驅動器數據表.pdf》資料免費下載
    發(fā)表于 08-20 10:35 ?0次下載
    CDCVF25081 3.3<b class='flag-5'>V</b><b class='flag-5'>鎖相環(huán)</b><b class='flag-5'>時鐘驅動器</b>數據表

    CDCVF2505-Q1時鐘鎖相環(huán)時鐘驅動器數據表

    電子發(fā)燒友網站提供《CDCVF2505-Q1時鐘鎖相環(huán)時鐘驅動器數據表.pdf》資料免費下載
    發(fā)表于 08-21 12:17 ?0次下載
    CDCVF2505-Q1<b class='flag-5'>時鐘</b><b class='flag-5'>鎖相環(huán)</b><b class='flag-5'>時鐘驅動器</b>數據表

    CDCVF2505時鐘鎖相環(huán)時鐘驅動器數據表

    電子發(fā)燒友網站提供《CDCVF2505時鐘鎖相環(huán)時鐘驅動器數據表.pdf》資料免費下載
    發(fā)表于 08-21 12:17 ?0次下載
    CDCVF2505<b class='flag-5'>時鐘</b><b class='flag-5'>鎖相環(huán)</b><b class='flag-5'>時鐘驅動器</b>數據表

    CDCU877,CDCU877A鎖相環(huán)時鐘驅動器數據表

    電子發(fā)燒友網站提供《CDCU877,CDCU877A鎖相環(huán)時鐘驅動器數據表.pdf》資料免費下載
    發(fā)表于 08-21 11:43 ?0次下載
    <b class='flag-5'>CDCU877</b>,<b class='flag-5'>CDCU877</b>A<b class='flag-5'>鎖相環(huán)</b><b class='flag-5'>時鐘驅動器</b>數據表

    CDCU2A877鎖相環(huán)時鐘驅動器數據表

    電子發(fā)燒友網站提供《CDCU2A877鎖相環(huán)時鐘驅動器數據表.pdf》資料免費下載
    發(fā)表于 08-21 11:45 ?0次下載
    <b class='flag-5'>CDCU2A877</b><b class='flag-5'>鎖相環(huán)</b><b class='flag-5'>時鐘驅動器</b>數據表

    CDCVF2509 3.3V鎖相環(huán)時鐘驅動器數據表

    電子發(fā)燒友網站提供《CDCVF2509 3.3V鎖相環(huán)時鐘驅動器數據表.pdf》資料免費下載
    發(fā)表于 08-22 11:07 ?0次下載
    CDCVF2509 3.3<b class='flag-5'>V</b><b class='flag-5'>鎖相環(huán)</b><b class='flag-5'>時鐘驅動器</b>數據表

    CDCV857A 2.5V鎖相環(huán)時鐘驅動器數據表

    電子發(fā)燒友網站提供《CDCV857A 2.5V鎖相環(huán)時鐘驅動器數據表.pdf》資料免費下載
    發(fā)表于 08-22 11:11 ?0次下載
    CDCV857A 2.5<b class='flag-5'>V</b><b class='flag-5'>鎖相環(huán)</b><b class='flag-5'>時鐘驅動器</b>數據表

    CDCVF2510A鎖相環(huán)(PLL)時鐘驅動器數據表

    電子發(fā)燒友網站提供《CDCVF2510A鎖相環(huán)(PLL)時鐘驅動器數據表.pdf》資料免費下載
    發(fā)表于 08-22 09:27 ?0次下載
    CDCVF2510A<b class='flag-5'>鎖相環(huán)</b>(PLL)<b class='flag-5'>時鐘驅動器</b>數據表

    CDC2510C鎖相環(huán)時鐘驅動器數據表

    電子發(fā)燒友網站提供《CDC2510C鎖相環(huán)時鐘驅動器數據表.pdf》資料免費下載
    發(fā)表于 08-23 10:40 ?0次下載
    CDC2510C<b class='flag-5'>鎖相環(huán)</b><b class='flag-5'>時鐘驅動器</b>數據表

    ?CDCU877/CDCU877A 1.8V鎖相環(huán)時鐘驅動器技術文檔總結

    CDCU877是一款高性能、低抖動、低偏斜、零延遲緩沖,可分配差分時鐘輸入 對(CK、CK)到十個差分時鐘輸出對(Yn、Yn)和一個差分對反饋
    的頭像 發(fā)表于 09-19 14:17 ?430次閱讀
    ?<b class='flag-5'>CDCU877</b>/<b class='flag-5'>CDCU877</b>A <b class='flag-5'>1.8V</b><b class='flag-5'>鎖相環(huán)</b><b class='flag-5'>時鐘驅動器</b><b class='flag-5'>技術</b>文檔總結

    ?CDCVF2510A 3.3V鎖相環(huán)時鐘驅動器技術文檔總結

    該CDCVF2510A是一款高性能、低偏斜、低抖動、鎖相環(huán) (PLL) 時鐘驅動器。該CDCVF2510A使用鎖相環(huán) (PLL) 將反饋 (FBOUT) 輸出在頻率和相位上精確對齊到時鐘
    的頭像 發(fā)表于 09-22 09:21 ?192次閱讀
    ?CDCVF2510A 3.3<b class='flag-5'>V</b><b class='flag-5'>鎖相環(huán)</b><b class='flag-5'>時鐘驅動器</b><b class='flag-5'>技術</b>文檔總結

    ?CDCVF25081 3.3-V 鎖相環(huán)時鐘驅動器技術文檔總結

    CDCVF25081是一款高性能、低偏斜、低抖動、鎖相環(huán)時鐘驅動器。它使用 PLL 將輸出時鐘在頻率和相位上精確對齊輸入時鐘信號。輸出分為 2
    的頭像 發(fā)表于 09-22 15:39 ?457次閱讀
    ?CDCVF25081 3.3-<b class='flag-5'>V</b> <b class='flag-5'>鎖相環(huán)</b><b class='flag-5'>時鐘驅動器</b><b class='flag-5'>技術</b>文檔總結

    ?CDCVF2509 3.3V鎖相環(huán)時鐘驅動器技術文檔總結

    該CDCVF2509是一款高性能、低偏斜、低抖動、鎖相環(huán) (PLL) 時鐘驅動器。該器件使用 PLL 將反饋 (FBOUT) 輸出與時鐘 (CLK) 輸入信號在頻率和相位上精確對齊。該器件專為與同步
    的頭像 發(fā)表于 09-22 16:22 ?564次閱讀
    ?CDCVF2509 3.3<b class='flag-5'>V</b><b class='flag-5'>鎖相環(huán)</b><b class='flag-5'>時鐘驅動器</b><b class='flag-5'>技術</b>文檔總結

    ?CDCVF2510 3.3V鎖相環(huán)時鐘驅動器技術文檔總結

    該CDCVF2510是一款高性能、低偏斜、低抖動、鎖相環(huán) (PLL) 時鐘驅動器。它使用鎖相環(huán) (PLL) 將反饋 (FBOUT) 輸出與時鐘 (CLK) 輸入信號在頻率和相位上精確對
    的頭像 發(fā)表于 10-08 10:00 ?381次閱讀
    ?CDCVF2510 3.3<b class='flag-5'>V</b><b class='flag-5'>鎖相環(huán)</b><b class='flag-5'>時鐘驅動器</b><b class='flag-5'>技術</b>文檔總結

    ?CDC2536 鎖相環(huán)時鐘驅動器技術文檔總結?

    CDC2536是一款高性能、低偏斜、低抖動的時鐘驅動器。它使用鎖相環(huán) (PLL) 將時鐘輸出信號在頻率和相位上精確對齊到時鐘輸入 (CLKIN) 信號。它專門設計
    的頭像 發(fā)表于 09-24 14:10 ?401次閱讀
    ?CDC2536 <b class='flag-5'>鎖相環(huán)</b><b class='flag-5'>時鐘驅動器</b><b class='flag-5'>技術</b>文檔總結?