chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何在模擬電路PCB板上做好信號線的布局走線?

PE5Z_PCBTech ? 來源:未知 ? 作者:工程師郭婷 ? 2018-07-17 08:57 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

有一個公認的準(zhǔn)則就是在所有模擬電路印制電路板中,信號線應(yīng)盡可能的短,這是因為信號線越長,電路中的感應(yīng)和電容捐合就越多,這是不希望看到的?,F(xiàn)實情況是,不可能將所有的信號線都做成最短,因而,布線時首先要考慮的就是最容易產(chǎn)生干擾的信號線。

在模擬電路印制電路板中,信號線能完成各種功能,如信號輸入、反饋、輸出以及提供基準(zhǔn)信號等。因此,對于不同的應(yīng)用,信號線都必須以各種方式進行優(yōu)化。但是,有一個公認的準(zhǔn)則就是在所有模擬電路印制電路板中,信號線應(yīng)盡可能的短,這是因為信號線越長,電路中的感應(yīng)和電容捐合就越多,這是不希望看到的。現(xiàn)實情況是,不可能將所有的信號線都做成最短,因而,布線時首先要考慮的就是最容易產(chǎn)生干擾的信號線。

特別是在下列電路中信號線的布線需格外引起注意:

1) 高頻放大器/振蕩器;

2) 多級放大器,特別是輸出功率較高的放大器;

3) 高增益直流放大器;

4) 小信號放大器;

5) 差動放大器。

1.高頻放大器/振蕩器

如果高頻放大器印制電路板布線不合理,就會導(dǎo)致放大器帶寬的降低。這是因為兩條靠近的地線和信號線之間會形成一個大電容,這個電容與輸出電阻一起構(gòu)成一個低通濾波器。這個低通濾波器使放大器帶寬降低。同時,如果輸入信號線和輸出信號線彼此接近,反饋信號就會引起振蕩。為了避免這些問題的產(chǎn)生,上述導(dǎo)線之間應(yīng)該留有足夠的空間間隔 。

電子電路設(shè)計者通常都有這樣一個共同的經(jīng)歷,那就是如果設(shè)計一個高頻放大器,實際上它卻會產(chǎn)生振蕩。在振蕩器的布局中也會遇到類似的問題,它不按照所設(shè)計的頻率振蕩。這種問題的產(chǎn)生是由于信號線之間存在電容藕合,因此,在印制電路板布局時很重要的一點就是減小信號線之間的藕合電容。

2.具有高功率輸出的多級放大器

如果電源線和地線太長,多級放大器很容易產(chǎn)生低頻振蕩。由于導(dǎo)線自身具有電阻率,由高功率輸出引起的大電流將會流過這些導(dǎo)線。在電源和地之間加一個足夠大的電容,形成電源去藕電路,就可以解決這個問題?;蛘?,對于不同的放大級分別提供獨立的電源和地線,這樣就不會有公共的電源和地線通路了。

如何在模擬電路PCB板上做好信號線的布局走線?

3.高增益直流放大器

高增益直流放大器通常用于小信號放大。當(dāng)晶體管或直流放大器等器件被焊接在印制電路板上時,就會在銅筒和器件引腳的連接處形成熱電偶,從而產(chǎn)生不同的交變電壓,對放大器形成一個干擾信號。為了使直流放大器輸入級周圍的溫度變化率達到最小,并且保持恒定,建議將輸入級用一個隔離裝置包圍起來,以避免其周圍空氣流動所造成的影響。

4. 微小信號放大器

該信號放大器處理的是微小信號,包括以下兩種類型。

(1)高阻抗(低電流)放大器

這種放大器中,兩個相鄰的信號線間存在電容藕合,這會嚴(yán)重影響電路的性能,甚至導(dǎo)致低電平信號被覆蓋。高阻抗電路中,兩導(dǎo)線間的電容藕合。為了減小藕合,建議在高阻抗的信號線之間,以及其他干擾信號之間保持足夠的距離。一般情況下,該距離至少為信號線寬度的40 倍。

無論如何,低電平信號線的對地電容應(yīng)該很高,以便減小耦合電壓。這就是說,低電平信號導(dǎo)線應(yīng)當(dāng)靠近地線。如果不能保證低電平信號線之間有足夠的寬度,可在它們之間布一條地線,以降低藕合。

當(dāng)放大器使用光電池或化學(xué)電池作為電源時,電源阻抗可達到數(shù)百萬甚至是數(shù)億歐姆。如果蝕刻后印制電路板沒有進行充分地清理,殘留在電路板表面的電解液就會在鄰近的導(dǎo)線間產(chǎn)生較大的電阻,甚至即使電路板完全清理干凈了,仍有不大于10 12 0 的漏電阻存在。而且,這些電阻不可能是等方性分布的,以致于兩條鄰近導(dǎo)線間的電阻可能比距離較遠的兩條導(dǎo)線間的電阻更高。因此,低電平I1 V (電流/電壓)轉(zhuǎn)換器的輸入應(yīng)當(dāng)在印制電路板兩面都用防護環(huán)路保護起來,防護環(huán)路應(yīng)連接到與總的連接點等電位的點上。如果做到這些,漏電阻的精確值就不那么重要了,因為加在它上面的差值電壓己很小了。

高阻抗放大器印制電路板不能使用鍍通孔。印制電路板材料的體積電阻率比表面電阻率更低,在基板上很難安裝防護環(huán)。最好的方法就是把高阻抗放大器的終端連接到聚四氟乙烯絕緣體上,而不是印制電路板導(dǎo)線上。

(2) 低阻抗(低電壓)放大器

在低阻抗電路中,有可能產(chǎn)生感應(yīng)電壓,這是因為電路中有感應(yīng)藕合或磁場存在。這種干擾可通過以下方法減小到一定程度:

1)將高電平交流信號線與低電平信號線保持足夠的距離;

2) 在信號線附近布設(shè)地線;

3) 避免形成接地環(huán)路,以防外部磁場干擾低電平信號。

5. 差動放大器

差動放大器只對兩個信號的差值進行放大,而對其公共的電壓信號將不予放大。如果差動放大器和印制電路板設(shè)計不合理,當(dāng)信號電平較低時,公共電壓就會產(chǎn)生一個小的差動干擾信號。差動放大器的輸入阻抗高,輸入端任何參數(shù)的不平衡都會給電路造成很大的干擾。所以,在印制電路板設(shè)計時必須確保放大器在物理結(jié)構(gòu)上完全對稱。

在差動放大器的輸入端存在一個確定的漏電阻,它可以造成不平衡的電壓偏移。這個問題可以通過在輸入電路增加防護裝置加以解決。防護裝置將信號線包圍,如果它能和兩個輸入信號線的低電平端保持相同的電壓,就會引起有效電阻的增加。這種裝置能夠確保信號源終端和防護體與信號源的低電平端電平相同。防護線要形成一個圈,將信號線從輸入端到放大器的輸入連接點都包圍起來,并且和設(shè)備的防護裝置相連,這對于處理低電平差動信號是一種行之有效的方法。另外,小信號差動放大器的印制電路板基材更適合使用環(huán)氧玻璃材料,這有助于減小漏電流。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4398

    文章

    23820

    瀏覽量

    422467
  • 模擬電路
    +關(guān)注

    關(guān)注

    126

    文章

    1605

    瀏覽量

    105215
  • eda
    eda
    +關(guān)注

    關(guān)注

    72

    文章

    3096

    瀏覽量

    182061

原文標(biāo)題:如何做好模擬電路PCB信號線布局走線

文章出處:【微信號:PCBTech,微信公眾號:EDA設(shè)計智匯館】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    機房布線,、下走,哪個好?

    在數(shù)據(jù)中心布線系統(tǒng)方式時,很多朋友比較關(guān)心的是好,還是下走好?這個問題一直都有討論,
    的頭像 發(fā)表于 12-15 11:21 ?382次閱讀
    機房布線,<b class='flag-5'>上</b><b class='flag-5'>走</b><b class='flag-5'>線</b>、下走<b class='flag-5'>線</b>,哪個好?

    PCB雙面布局的DDR表底居然不一樣

    看到這個例子,瞬間就明白緣由了。按照目前很多地址控制信號線主干道走到了18和20層的這個原始版本,我們SI團隊進行了全通道的仿真,發(fā)現(xiàn)信號質(zhì)量的確不怎么樣,如下所示: 如果能把這把地址控制信號
    發(fā)表于 12-11 10:43

    驅(qū)動PCB布線的注意事項

    電阻靠近 MOS 管本體放置。 ●● NTC 溫度傳感器貼近 MOS 管放置。 2)關(guān)鍵信號: ●● 敏感弱電信號線與強電或高頻信號線
    發(fā)表于 12-02 07:40

    PCB布局布線的相關(guān)基本原理和設(shè)計技巧

    和阻抗匹配的作用,提高電路的抗干擾能力。計算機主機板中的蛇形,主要用在一些時鐘信號中,如PCI-Clk,AGPCIK,IDE,DIMM等信號線
    發(fā)表于 11-14 06:11

    高扇出信號線優(yōu)化技巧(下)

    該屬性會將每個驅(qū)動程序的扇出限制告知工具,并通過指示布局器了解扇出限制來指引該工具對高扇出的負載進行分配。此屬性可同時應(yīng)用于 FF 與 LUT 驅(qū)動程序。當(dāng) MAX_FANOUT 值小于約束的信號線的實際扇出時,將對該信號線進行
    的頭像 發(fā)表于 08-28 10:47 ?1725次閱讀
    高扇出<b class='flag-5'>信號線</b>優(yōu)化技巧(下)

    高扇出信號線優(yōu)化技巧(

    高扇出信號線 (HFN) 是具有大量負載的信號線。作為用戶,您可能遇到過高扇出信號線相關(guān)問題,因為將所有負載都連接到 HFN 的驅(qū)動程序需要使用大量布線資源,并有可能導(dǎo)致布線擁塞。鑒于負載分散,導(dǎo)致進一步增大
    的頭像 發(fā)表于 08-28 10:45 ?2008次閱讀
    高扇出<b class='flag-5'>信號線</b>優(yōu)化技巧(<b class='flag-5'>上</b>)

    4500字,講述DC/DC電源PCB布局

    。 布局對于大型系統(tǒng)的嵌入式 DC /DC電源,電源輸出應(yīng)位于負載設(shè)備附近,以最大程度地減小互連阻抗和整個系統(tǒng)的傳導(dǎo)電壓降 PCB
    發(fā)表于 04-29 14:00

    信號線和屏蔽有什么區(qū)別

    信號線和屏蔽是電子系統(tǒng)中常用的兩種線纜,它們在功能、結(jié)構(gòu)、應(yīng)用場景等方面存在顯著差異。以下是兩者的詳細對比: 1. 功能與作用 信號線 功能:傳輸電信號或數(shù)據(jù),用于設(shè)備之間的信息交互
    的頭像 發(fā)表于 04-24 10:05 ?2343次閱讀
    <b class='flag-5'>信號線</b>和屏蔽<b class='flag-5'>線</b>有什么區(qū)別

    信號線和光纖的區(qū)別是什么

    信號線和光纖是兩種完全不同的傳輸介質(zhì),它們在傳輸原理、結(jié)構(gòu)特性、性能表現(xiàn)及應(yīng)用場景均有顯著差異。以下從五個核心維度為您詳細對比: 1、傳輸原理: 信號線:通過電
    的頭像 發(fā)表于 03-25 10:09 ?1472次閱讀

    如何做好非隔離式開關(guān)電源的PCB布局

    一個良好的布局設(shè)計可優(yōu)化效率,減緩熱應(yīng)力,并盡量減小與元件之間的噪聲與作用。這一切都源于設(shè)計人員對電源中電流傳導(dǎo)路徑以及信號流的理解。 當(dāng)一塊原型電源
    發(fā)表于 03-13 14:13

    PCB Layout中的三種策略

    都可以直角,注意細節(jié)是每個優(yōu)秀工程師必備的基本素質(zhì),而且,隨著數(shù)字電路的飛速發(fā)展,PCB工程師處理的信號頻率也會不斷提高,到10GHz以
    發(fā)表于 03-13 11:35

    PCB】四層電路板PCB設(shè)計

    布線 抗干擾 1 布局 所謂布局就是把電路圖中所有元器件都合理地安排在面積有限的PCB。從信號
    發(fā)表于 03-12 13:31

    PCB,盲目拉線,拉了也是白拉!

    的參考平面,需要對前面的布線工作做大修改才能完成,費時費力。如果將PCB比作我們的城市,元器件就像鱗次櫛比的各類建筑,信號線便是城里的大街小巷、天橋環(huán)島,每條道路的出現(xiàn)都是有它的詳細規(guī)劃,布線亦是如此。 1
    發(fā)表于 03-06 13:53

    高速信號線線規(guī)則有哪些

    在高速數(shù)字電路設(shè)計中,信號完整性(SI)是確保系統(tǒng)性能和可靠性的核心要素。高速信號線線規(guī)則對于維持信號質(zhì)量、減少噪聲干擾以及優(yōu)化時序性能
    的頭像 發(fā)表于 01-30 16:02 ?2534次閱讀

    高速信號越短越好嗎為什么

    在高速數(shù)字電路設(shè)計中,信號的長度是一個至關(guān)重要的考量因素。隨著數(shù)據(jù)傳輸速率的不斷提升,信號完整性、時序準(zhǔn)確性和系統(tǒng)可靠性等方面的挑戰(zhàn)也隨
    的頭像 發(fā)表于 01-30 15:56 ?1623次閱讀