chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

EDA未來的的設計主流與三代仿真技術的發(fā)展

h1654155971.7596 ? 來源:未知 ? 作者:工程師郭婷 ? 2018-07-22 10:47 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

工欲善其事,必先利其器?,F(xiàn)今的芯片設計已經(jīng)達到億門級集成度,即便經(jīng)驗最豐富的設計工程師也無法憑手工完成。在芯片設計過程中,仿真驗證是十分重要的一個環(huán)節(jié),以確保芯片進入流片生產(chǎn)環(huán)節(jié)前符合預期設計性能要求。專門為芯片設計工程師提供仿真和驗證工具的EDA細分行業(yè)是整個半導體行業(yè)生態(tài)鏈中最上游,最高端的節(jié)點。全球EDA市場基本上被三家公司霸占:Cadence、Synopsys和Mentor Graphics,其中規(guī)模最小的Mentor Graphics已經(jīng)被西門子收購。經(jīng)過30多年的行業(yè)發(fā)展和市場競爭,這三家主要的EDA供應商各有自己的獨特優(yōu)勢,在全球半導體技術和市場的動態(tài)變化中保持相對平衡的格局。

Cadence Protium驗證平臺大顯身手

專注于數(shù)字娛樂系統(tǒng)的晶晨半導體(AmLogic)最近推出一款新的多媒體系統(tǒng)級芯片(SoC),其設計周期比傳統(tǒng)設計流程縮短2個月。在競爭異常激烈的消費電子市場,比同行提前2個月上市新產(chǎn)品意味著什么,業(yè)界人士應該都很清楚。而實現(xiàn)這一芯片設計背后的功臣就是來自Cadence的FPGA原型驗證平臺Protium S1。

新推出的Protium S1是Cadence基于FPGA的原型驗證平臺,晶晨是該驗證平臺的早期測試參與者之一。受益于該平***有的設計實現(xiàn)和原型驗證加速能力,晶晨可以比以往更早啟動SoC設計的軟件開發(fā)。

據(jù)晶晨半導體軟件工程總監(jiān)Jerry Cao稱,使用Protium S1平臺可以同時執(zhí)行多個設計實例,大大提高了生產(chǎn)力。此外,該平臺與Cadence Palladium Z1企業(yè)級硬件仿真加速器共享同一個通用編譯流程,可以充分利用現(xiàn)有Cadence驗證環(huán)境,保持平臺間的功能一致性,進一步提高了設計效率。

圖1:Protium S1平臺的完整套件

在最近的深圳新產(chǎn)品媒體發(fā)布會上,Cadence公司全球副總裁石豐瑜,以及系統(tǒng)與驗證事業(yè)部產(chǎn)品管理與運營副總裁Michal Siwinski,詳細介紹了該公司新推出的這款FPGA原型驗證平臺。Protium S1平臺具有如下性能優(yōu)勢:

1、高速原型設計:Protium S1平臺具備先進的存儲單元建模和實現(xiàn)能力,可將原型設計啟動時間從數(shù)月降至數(shù)日,大幅提前固件開發(fā)日程。

2、創(chuàng)新的軟件調(diào)試能力:Protium S1平臺提供多種提高固件和軟件生產(chǎn)力的功能,包括存儲單元后門讀寫、跨分區(qū)轉存波形、force-release語句,以及運行時鐘控制。

3、方便使用與部署:Protium S1平臺和Palladium Z1共享一套通用編譯流程,現(xiàn)有編譯環(huán)境的重復利用率最高可達80%,兩個平臺之間可保持前端流程高度一致。

Protium S1采用Xilinx Virtex Ultra Scale FPGA技術,設計容量比上一代平臺提升6倍,性能提高2倍。它與Cadence Palladium Z1企業(yè)級仿真平臺前端保持一致,使得初始設計啟動速度較傳統(tǒng)FPGA原型平臺提升80%。除晶晨半導體外,Protium S1已被網(wǎng)絡、消費者類和存儲類市場多家廠商先期采用。相信在大規(guī)模SoC設計中,它將成為芯片設計工程師的得力助手。

并行仿真已成今年的EDA設計主流

在硬件仿真和FPGA原型驗證的推動下,軟件環(huán)境下的驗證已經(jīng)成為EDA的關鍵增長領域之一。芯片開發(fā)流程越來越需要考慮特定應用的專門需求,現(xiàn)今EDA設計領域的一大主題就是“物聯(lián)網(wǎng)IoT)”。物聯(lián)網(wǎng)跨越多個應用領域,包括與移動設備相連的可穿戴電子產(chǎn)品、與機頂盒相連的智能家居、駕駛員輔助系統(tǒng)(ADAS)和車輛互聯(lián)等聯(lián)網(wǎng)汽車應用,以及用于實現(xiàn)自動化的智能工業(yè)、醫(yī)療保健、城市和能源管理等。

設計驗證的四大核心引擎包括仿真、形式驗證、硬件加速器和FPGA原型驗證,除了繼續(xù)改善這些核心引擎外,并行仿真也已經(jīng)成為今年的EDA主流趨勢。為滿足這一設計需求,Cadence推出了基于多核并行運算技術的并行仿真平臺Xcelium。

Xcelium是已經(jīng)通過產(chǎn)品流片驗證的第三代并行仿真平臺,其單核版本的性能較Cadence上一代仿真平臺平均可提高2倍,多核版本性能平均可提高5倍以上。這一并行仿真平臺可以大幅加速系統(tǒng)開發(fā),縮短系統(tǒng)級芯片(SoC)的設計時間,其主要亮點如下:

1、多核仿真:Xcelium源于Cadence收購的Rocketick帶來的技術,是基于產(chǎn)品流片的并行仿真平臺。利用Xcelium可顯著縮短執(zhí)行時間,在寄存器傳輸級(RTL)仿真可平均提速3倍,門級仿真可提高5倍,DFT仿真可提高10倍,節(jié)約項目時間達數(shù)周至數(shù)月。

2、應用廣泛:Xcelium支持多種設計方式和IEEE標準,工程師無需重新編碼即可提升性能。

3、使用方便:Xcelium的編譯流程將設計與驗證測試環(huán)境代碼分配至最優(yōu)引擎,并自動選取最優(yōu)CPU內(nèi)核數(shù)目,提高執(zhí)行速度。

4、采用多項專利技術:優(yōu)化整個SoC驗證時間的新技術包括為達到快速驗證收斂的System Verilog Testbench覆蓋率和多核并行編譯。

EDA未來的的設計主流與三代仿真技術的發(fā)展

圖2:Xcelium的并行仿真架構

Xcelium仿真平臺適用于移動、圖像、服務器、消費電子、物聯(lián)網(wǎng)(IoT)和汽車等多個領域,已經(jīng)在ARM和ST等早期用戶中得到了成功應用,并通過了產(chǎn)品流片驗證。ARM公司技術服務產(chǎn)品部總經(jīng)理Hobson Bullman表示,Xcelium并行仿真平臺對于基于ARM的SoC設計,在門級仿真可獲得4倍的性能提升,在RTL仿真可獲得5倍的性能提升。基于這些早期試用結果,他相信Xcelium可以幫助ARM及其客戶更快和更可靠地交付復雜的SoC。

“針對智能汽車和工業(yè)物聯(lián)網(wǎng)應用中復雜的28nm FD-SOI SoC和ASIC設計,快速和可擴展的仿真是滿足嚴苛開發(fā)周期的關鍵!”意法半導體公司CPU團隊經(jīng)理Francois Oswald說,“我們使用Cadence Xcelium并行仿真平臺,在串行模式DFT仿真中得到8倍的速度提升,所以數(shù)字和混合信號SoC驗證團隊選擇Xcelium作為標準的仿真解決方案?!?/p>

芯片設計仿真技術的發(fā)展歷史和未來趨勢

針對芯片設計的第一代商用仿真技術出現(xiàn)于上世紀80年代后期,以Verilog-XL和Rapid Sim等解釋代碼仿真器為代表。其工作機制是先編譯成p代碼再將其解釋執(zhí)行,因此運行速度極為緩慢,但足夠應付當時的小型設計。

隨著設計規(guī)模慢慢變大,90年代中期出現(xiàn)了編譯代碼仿真器來滿足設計對速度、容量的要求。其工作原理是在運行仿真之前,將源代碼轉化為機器代碼。這是第二代仿真技術,開發(fā)比較復雜,用了大概三年時間實現(xiàn)對當時的語言和使用模型仿真的支持。自此第二代仿真器一直是業(yè)內(nèi)主流仿真器,并實現(xiàn)了對e、SystemC、SystemVerilog、CPF和UPF等多種新標準的支持。

然而,隨著芯片設計尺寸變得越來越大,越來越復雜,第二代仿真技術已無法滿足市場需求?,F(xiàn)在的SoC普遍包含百萬門級以上的多核設計,測試這些芯片可能耗費數(shù)周之久。幸運的是,為了適應SoC尺寸的增長和復雜度的提升,仿真技術也在迅速發(fā)展。最近出現(xiàn)的并行仿真正是這樣一種通過加快測試速度來提高驗證效率的技術。

EDA未來的的設計主流與三代仿真技術的發(fā)展

圖3:三代仿真技術的發(fā)展

Cadence推出的Xcelium并行仿真平臺支持標準多核服務器(多達64核)且采用細粒多進程技術,可以將編譯代碼仿真平臺上運行的仿真分解成可加速和不可加速兩個部分??杉铀俚牟糠郑ㄈ玳T級網(wǎng)標或SystemVerilog RTL部分)由并行引擎處理,驗證工程師無需改變測試平臺、設計或斷言。Xcelium在語言層運作,因此不依賴于工藝節(jié)點,也無所謂設計是一個CPU、處理器,還是一個數(shù)據(jù)通路設計。此外,設計層次也不會造成影響。

EDA未來的的設計主流與三代仿真技術的發(fā)展

圖4:第三代并行仿真技術將成為未來20年的主流

前兩代仿真技術都各自發(fā)展了20年左右。我們有理由相信,全新的并行仿真技術將成為未來20年的仿真基礎。

附錄

SoC設計中的主要仿真和驗證工具

三大EDA供應商都能提供全套的芯片設計解決方案,包括模擬、數(shù)字前端、后端、DFT、Signoff等一整套設計工具。Cadence的強項在于模擬和混合信號的模擬仿真和版圖設計,但其Signoff的工具偏弱。Synopsys的優(yōu)勢在于數(shù)字前端、數(shù)字后端和PTsignoff,而Mentor的優(yōu)勢是Calibre signoff和DFT。

此外,Candence和Synopsys還提供IP授權(硬核和軟核),這對中小規(guī)模的設計公司很具吸引力。授權的IP通常有memory、Serdes和Power management之類的研發(fā)成本或門檻相對較高的硬核。

下表列出了一些SOC設計中常用的主要仿真和驗證工具,供大家參考。

EDA未來的的設計主流與三代仿真技術的發(fā)展

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 仿真
    +關注

    關注

    52

    文章

    4400

    瀏覽量

    137628
  • eda
    eda
    +關注

    關注

    72

    文章

    3045

    瀏覽量

    181428

原文標題:未來EDA設計的主流是什么?

文章出處:【微信號:Anxin-360ic,微信公眾號:芯師爺】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    三代移動通信過渡技術—EDGE

    三代移動通信過渡技術——EDGE作者:項子GSM和TDMA/136現(xiàn)在是全球通用的第二蜂窩移動通信標準。當前有100多個國家的1億多人采用GSM,有近100個國家的約9500萬用戶采用 TDMA
    發(fā)表于 11-13 21:32

    什么是IR-III技術(第三代紅外)?

    IR-III技術定義(IR-III Technology Definition)IR-III技術即紅外夜視第三代技術,根植于上世紀60年
    發(fā)表于 02-19 09:34

    三代紅外技術(IR-III)并不是陣列式

    (PATRO)高解析強光抑制攝像機、帕特羅(PATRO)遠距離紅外一體攝像機、帕特羅(PATRO)紅外防雷攝像機 正當IR-III技術以新臉孔出現(xiàn)在紅外夜視市場時,市場上也出現(xiàn)了第三代陣列式紅外攝像機,造成
    發(fā)表于 02-19 09:35

    三代紅外(IR3)技術與激光紅外差別

    ,到目前全球首推的第三代紅外技術,紅外夜視領域經(jīng)歷了一場場紅外技術新革命,引領著夜視監(jiān)控行業(yè)向更深更遠的方向發(fā)展,給安防市場制造著一個又一個亮點。紅外
    發(fā)表于 02-19 09:38

    三代半導體科普,國產(chǎn)任重道遠

    ?(8)新能源各種新能源逆變器和輔助設備(9)高鐵央視報道的IGBT,號稱高鐵的中國芯。未來隨著三代半導體技術發(fā)展,硅的IGBT被替代的日子應該不遠了??傊?,
    發(fā)表于 05-15 17:09

    EDA技術從何而來?EDA技術發(fā)展歷程

    (applicationspecificintegratedcircuit)得到了極大的發(fā)展,將集成電路工業(yè)推入了ASIC時代。20世紀90年以來,由于微電子技術的迅猛發(fā)展,出現(xiàn)了以
    發(fā)表于 02-21 09:41

    三代半導體材料氮化鎵/GaN 未來發(fā)展技術應用

    器件產(chǎn)業(yè)鏈重點公司及產(chǎn)品進展:歐美出于對我國技術發(fā)展速度的擔憂及遏制我國新材料技術發(fā)展想法,在第三代半導體材料方面,對我國進行幾乎全面技術
    發(fā)表于 04-13 22:28

    移動通信向第三代標準的演化與發(fā)展討論

      本文討論了移動通信向第三代(3G)標準的演化與發(fā)展,給出了范圍廣泛的3G發(fā)射機關鍵技術與規(guī)范要求的概述。文章提供了頻分復用(FDD)寬帶碼分多址(WCDMA)系統(tǒng)發(fā)射機的設計和測得的性能數(shù)據(jù),以Maxim現(xiàn)有的發(fā)射機IC進行
    發(fā)表于 06-14 07:23

    微波EDA仿真軟件

    電子產(chǎn)品生產(chǎn)過程中期望由計算機提供的各種輔助功能。一方面EDA技術可為系統(tǒng)級、電路級和物理實現(xiàn)級個層次上的輔助設計過程,另一方面EDA技術
    發(fā)表于 06-19 07:13

    三代移動通信技術定義

    3G定義 3G是英文3rd Generation的縮寫,至第三代移動通信技術。相對于第一模擬制式手機(1G)和第二GSM、TDMA等數(shù)字手機(2G)來說,第
    發(fā)表于 07-01 07:19

    什么是射頻EDA仿真軟件?

    電子產(chǎn)品生產(chǎn)過程中期望由計算機提供的各種輔助功能。一方面EDA技術可為系統(tǒng)級、電路級和物理實現(xiàn)級個層次上的輔助設計過程,另一方面EDA技術
    發(fā)表于 07-30 07:27

    CAE有限元仿真技術面臨的挑戰(zhàn)有哪些

    的問題,如流固耦合問題,這對于單純提供某個領域仿真技術的CAE廠商而言,是一個巨大挑戰(zhàn)。  8、研發(fā)組織架構如何支持仿真驅動設計  在制造企業(yè)傳統(tǒng)的產(chǎn)品研發(fā)流程當中,虛擬仿真技術還不在主流
    發(fā)表于 07-07 17:16

    基于EDA仿真技術的電子時鐘系統(tǒng)設計

    介紹EDA技術的特點以及設計流程,強調(diào)EDA仿真技術在現(xiàn)代電子系統(tǒng)的重要地位及作用。以modelsim和quartus 2為平臺,采用自頂向下分層次、模塊化的設計方法,設計了一個帶整點
    發(fā)表于 02-24 16:03 ?57次下載

    基于EDA仿真技術解決FPGA設計開發(fā)中故障的方法

    基于EDA仿真技術解決FPGA設計開發(fā)中故障的方法   FPGA近年來在越來越多的領域中應用,很多大通信系統(tǒng)(如通信基站等)都用其做核心數(shù)據(jù)的處理。
    發(fā)表于 03-24 18:07 ?1998次閱讀
    基于<b class='flag-5'>EDA</b><b class='flag-5'>仿真技術</b>解決FPGA設計開發(fā)中故障的方法

    模擬仿真技術是什么

    則是在人類認識自然界客觀規(guī)律的歷程中一直被有效地使用著。由于計算機技術發(fā)展,仿真技術逐步自成體系,成為繼數(shù)學推理、科學實驗之后人類認識自然界客觀規(guī)律的第類基本方法,而且正在
    發(fā)表于 05-19 17:13 ?1.7w次閱讀