chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

一文了解PCB中常見14大錯誤

lPCU_elecfans ? 來源:網(wǎng)絡(luò)整理 ? 作者:工程師陳翠 ? 2018-07-22 11:29 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

一、原理圖常見錯誤

(1)ERC報告管腳沒有接入信號

a. 創(chuàng)建封裝時給管腳定義了I/O屬性;

b.創(chuàng)建元件或放置元件時修改了不一致的grid屬性,管腳與線沒有連上;

c. 創(chuàng)建元件時pin方向反向,必須非pin name端連線。

d.而最常見的原因,是沒有建立工程文件,這是初學(xué)者最容易犯的錯誤。

2)元件跑到圖紙界外:沒有在元件庫圖表紙中心創(chuàng)建元件。

3)創(chuàng)建的工程文件網(wǎng)絡(luò)表只能部分調(diào)入pcb:生成netlist時沒有選擇為global。

4)當(dāng)使用自己創(chuàng)建的多部分組成的元件時,千萬不要使用annotate.

二、PCB中常見錯誤

(1)網(wǎng)絡(luò)載入時報告NODE沒有找到

a. 原理圖中的元件使用了pcb庫中沒有的封裝;

b. 原理圖中的元件使用了pcb庫中名稱不一致的封裝;

c. 原理圖中的元件使用了pcb庫中pin number不一致的封裝。

如三極管:sch中pin number 為e,b,c, 而pcb中為1,2,3。

(2)打印時總是不能打印到一頁紙上

a. 創(chuàng)建pcb庫時沒有在原點(diǎn);

b. 多次移動和旋轉(zhuǎn)了元件,pcb板界外有隱藏的字符。選擇顯示所有隱藏的字符,縮小pcb, 然后移動字符到邊界內(nèi)。

(3)DRC報告網(wǎng)絡(luò)被分成幾個部分:

表示這個網(wǎng)絡(luò)沒有連通,看報告文件,使用選擇CONNECTED COPPER查找。

如果作較復(fù)雜得設(shè)計,盡量不要使用自動布線。

三、PCB制造過程中常見錯誤

在經(jīng)過多年的實(shí)踐與探索中華強(qiáng)PCB是深圳華強(qiáng)聚豐集團(tuán)旗下中國頂尖樣板及小批量電路板生產(chǎn)商,多年來一直專注于多層精密電路板的生產(chǎn),技術(shù)總監(jiān)劉總跟我們分享了幾點(diǎn)PCB制造與設(shè)計完美融合的小經(jīng)驗(yàn)。

(1)焊盤重疊

a.造成重孔,在鉆孔時因?yàn)樵谝惶幎啻毋@孔導(dǎo)致斷鉆及孔的損傷。

b.多層板中,在同一位置既有連接盤,又有隔離盤,板子做出表現(xiàn)為 ? 隔離,連接錯誤。

(2)圖形層使用不規(guī)范

a.違反常規(guī)設(shè)計,如元件面設(shè)計在Bottom層,焊接面設(shè)計在TOP層, 使人造成誤解。

b.在各層上有很多設(shè)計垃圾,如斷線,無用的邊框,標(biāo)注等。

(3)字符不合理

a.字符覆蓋SMD焊片,給PCB通斷檢測及元件焊接帶來不便。

b.字符太小,造成絲網(wǎng)印刷困難,太大會使字符相互重疊,難以分辨,字體一般>40mil。

(4)單面焊盤設(shè)置孔徑

a.單面焊盤一般不鉆孔,其孔徑應(yīng)設(shè)計為零,否則在產(chǎn)生鉆孔數(shù)據(jù)時,此位置出現(xiàn)孔的坐標(biāo).如鉆孔應(yīng)特殊說明.

b.如單面焊盤須鉆孔,但未設(shè)計孔徑,在輸出電、地層數(shù)據(jù)時軟件將此焊盤做為 SMT焊盤處理,內(nèi)層將丟掉隔離盤。

(5)用填充塊畫焊盤

這樣雖然能通過DRC檢查,但在加工時不能直接生成阻焊數(shù)據(jù),該焊盤覆蓋阻焊劑不能焊接。

(6)電地層既設(shè)計散熱盤又有信號線,正像及負(fù)像圖形設(shè)計在一起,出現(xiàn)錯誤。

(7)大面積網(wǎng)格間距太小

網(wǎng)格線間距<0.3mm,PCB制造過程中,圖形轉(zhuǎn)移工序在顯影后產(chǎn)生碎膜造成斷線.提高加工難度。

(8)圖形距外框太近

應(yīng)至少保證0.2mm以上的間距(V-cut處0.35mm以上),否則外型加工時引起銅箔起翹及阻焊劑脫落.影響外觀質(zhì)量(包括多層板內(nèi)層銅皮)。

(9)外形邊框設(shè)計不明確

很多層都設(shè)計了邊框,并且不重合,造成PCB廠家很難判斷以哪一條線成型,標(biāo)準(zhǔn)邊框應(yīng)設(shè)計在機(jī)械層或BOARD層,內(nèi)部挖空部位要明確。

(10)圖形設(shè)計不均勻

造成圖形電鍍時,電流分布不勻,影響鍍層均勻,甚至造成翹曲。

(11)異型孔短

異型孔的長/寬應(yīng)>2:1,寬度>1.0mm,否則數(shù)控鉆床無法加工。

(12)未設(shè)計銑外形定位孔

如有可能在PCB板內(nèi)至少設(shè)計2個直徑>1.5mm的定位孔。

(13)孔徑標(biāo)注不清

a.孔徑標(biāo)注應(yīng)盡量以公制標(biāo)注,并且以0.05遞增。

b.對有可能合并的孔徑盡可能合并成一個庫區(qū)。

c.是否金屬化孔及特殊孔的公差(如壓接孔)標(biāo)注清楚。

(14)多層板內(nèi)層走線不合理

a.散熱焊盤放到隔離帶上,鉆孔后容易出現(xiàn)不能連接的情況。

b.隔離帶設(shè)計有缺口,容易誤解。

c.隔離帶設(shè)計太窄,不能準(zhǔn)確判斷網(wǎng)絡(luò)

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4365

    文章

    23481

    瀏覽量

    409249

原文標(biāo)題:99%的工程師都不了解的PCB中常見14大錯誤

文章出處:【微信號:elecfans,微信公眾號:電子發(fā)燒友網(wǎng)】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    FPGA設(shè)計中經(jīng)常犯的10個錯誤

    本文列出了FPGA設(shè)計中常見的十個錯誤。我們收集了 FPGA 工程師在其設(shè)計中犯的 10 個最常見錯誤,并提供了解決方案的建議和替代方案。本
    發(fā)表于 05-31 15:57 ?1415次閱讀
    FPGA設(shè)計中經(jīng)常犯的10個<b class='flag-5'>錯誤</b>

    深入探討在FPGA設(shè)計中要避免的10大錯誤

    本文列出了FPGA設(shè)計中常見的十個錯誤。我們收集了 FPGA 工程師在其設(shè)計中犯的 10 個最常見錯誤,并提供了解決方案的建議和替代方案。
    發(fā)表于 06-01 17:28 ?1594次閱讀
    深入探討在FPGA設(shè)計中要避免的10<b class='flag-5'>大錯誤</b>

    PCB設(shè)計的常見錯誤

    包含有 PCB 設(shè)計。由于設(shè)計過程錯綜復(fù)雜,很多常見錯誤會反復(fù)出現(xiàn)。下面羅列出在 PCB 設(shè)計中最常見到的五個設(shè)計問題以及相應(yīng)的對策。
    發(fā)表于 07-13 16:06 ?990次閱讀
    <b class='flag-5'>PCB</b>設(shè)計的<b class='flag-5'>常見</b><b class='flag-5'>錯誤</b>

    盤點(diǎn)PCB設(shè)計中的常見錯誤

    搞技術(shù),難免存在錯誤,只有經(jīng)歷過錯誤,才能更快地成長。PCB設(shè)計也樣,今天就來盤點(diǎn)PCB設(shè)
    的頭像 發(fā)表于 01-12 09:53 ?1797次閱讀
    盤點(diǎn)<b class='flag-5'>PCB</b>設(shè)計中的<b class='flag-5'>常見</b><b class='flag-5'>錯誤</b>

    【轉(zhuǎn)】淺析PCB設(shè)計中常見錯誤

    netlist時沒有選擇為global。(4)當(dāng)使用自己創(chuàng)建的多部分組成的元件時,千萬不要使用annotate.二、PCB中常見錯誤(1)網(wǎng)絡(luò)載入時報告NODE沒有找到a. 原理圖中的元件使用了
    發(fā)表于 07-22 21:08

    簡要分析PCB中常見錯誤

    原理圖常見錯誤1)ERC報告管腳沒有接入信號:a. 創(chuàng)建封裝時給管腳定義了I/O屬性;b.創(chuàng)建元件或放置元件
    的頭像 發(fā)表于 11-18 11:06 ?3999次閱讀

    PCB作業(yè)中常見14大錯誤

    原理圖常見錯誤
    的頭像 發(fā)表于 03-12 11:06 ?4358次閱讀

    電工常犯的15大錯誤

    電工常犯的15大錯誤(航空直流電源技術(shù)特點(diǎn))-電工常犯的15大錯誤? ? ? ? ? ? ? ? ? ??
    發(fā)表于 09-24 10:13 ?6次下載
    電工常犯的15<b class='flag-5'>大錯誤</b>

    PCB設(shè)計中常見錯誤與解決方法

    ,必須非pin name端連線。(2)元件跑到圖紙界外:沒有在元件庫圖表紙中心創(chuàng)建元件。(3)創(chuàng)建的工程文件網(wǎng)絡(luò)表只能部分調(diào)入pcb:生成netlist時沒有選擇為global。(4)當(dāng)使用自己創(chuàng)建的多部分組成的元件時,千萬不要使用annotate.2.PCB
    發(fā)表于 11-06 17:36 ?13次下載
    <b class='flag-5'>PCB</b>設(shè)計<b class='flag-5'>中常見</b>的<b class='flag-5'>錯誤</b>與解決方法

    PCB設(shè)計工作中常見錯誤有哪些?

    站式PCBA智造廠家今天為大家講講怎pcb設(shè)計過程中常見錯誤有哪些?PCB設(shè)計過程中常見
    的頭像 發(fā)表于 05-23 09:02 ?1760次閱讀
    <b class='flag-5'>PCB設(shè)計工作中常見</b>的<b class='flag-5'>錯誤</b>有哪些?

    干貨 | PCB中常見錯誤大全,你都犯過嗎?

    ?原理圖常見錯誤 (1)ERC報告管腳沒有接入信號: a、創(chuàng)建封裝時給管腳定義了I/O屬性; b、創(chuàng)建元件或放置元件時修改了不致的grid屬性,管腳與線沒有連上; c、創(chuàng)建元件時p
    的頭像 發(fā)表于 09-10 21:27 ?1083次閱讀

    了解 PCB 的有效導(dǎo)熱系數(shù)

    了解 PCB 的有效導(dǎo)熱系數(shù)
    的頭像 發(fā)表于 11-24 15:48 ?2879次閱讀
    <b class='flag-5'>一</b><b class='flag-5'>文</b><b class='flag-5'>了解</b> <b class='flag-5'>PCB</b> 的有效導(dǎo)熱系數(shù)

    電氣設(shè)計中常見的電磁技術(shù),你了解多少?

    電氣設(shè)計中常見的電磁技術(shù),你了解多少?
    的頭像 發(fā)表于 12-07 14:29 ?1849次閱讀
    電氣設(shè)計<b class='flag-5'>中常見</b>的電磁技術(shù),你<b class='flag-5'>了解</b>多少?

    PCB設(shè)計工作中常見錯誤有哪些?

    站式PCBA智造廠家今天為大家講講PCB設(shè)計工作中常見錯誤有哪些?PCB設(shè)計中最常見到的六個錯誤
    的頭像 發(fā)表于 02-21 09:32 ?890次閱讀
    <b class='flag-5'>PCB設(shè)計工作中常見</b>的<b class='flag-5'>錯誤</b>有哪些?

    PCB線路板制造中常見錯誤有哪些,如何避免?

    站式PCBA智造廠家今天為大家講講避免常見pcb設(shè)計錯誤的方法有哪些?避免常見PCB設(shè)計
    的頭像 發(fā)表于 06-07 09:15 ?835次閱讀