MAX11040K/MAX11060:24/16位、4通道、同時(shí)采樣、可級(jí)聯(lián)Sigma-Delta ADC深度解析
在電子設(shè)計(jì)領(lǐng)域,模擬到數(shù)字的轉(zhuǎn)換是至關(guān)重要的環(huán)節(jié)。今天我們要深入探討的MAX11040K/MAX11060,是兩款功能強(qiáng)大的24/16位、4通道、同時(shí)采樣、可級(jí)聯(lián)的Sigma-Delta ADC。它們?cè)诒姸鄳?yīng)用場(chǎng)景中都能發(fā)揮出色的性能,下面我們就來(lái)詳細(xì)了解一下。
文件下載:MAX11040K.pdf
一、產(chǎn)品概述
MAX11040K/MAX11060具備24/16位分辨率,擁有4個(gè)通道,能夠?qū)崿F(xiàn)同時(shí)采樣。其內(nèi)置的級(jí)聯(lián)功能非常強(qiáng)大,最多可同步8個(gè)設(shè)備,從而實(shí)現(xiàn)多達(dá)32個(gè)通道的同時(shí)采樣。通過(guò)一個(gè)命令就能從所有級(jí)聯(lián)設(shè)備中讀取數(shù)據(jù),這大大提高了數(shù)據(jù)采集的效率。
該設(shè)備采用單+3V電源供電,使用內(nèi)部參考時(shí),差分模擬輸入范圍為±2.2V,也可選擇外部參考。每個(gè)輸入都具備過(guò)壓保護(hù)功能,最高可承受±6V電壓而不損壞。時(shí)鐘方面,既可以使用內(nèi)部晶體振蕩器,也能采用外部時(shí)鐘源。
二、產(chǎn)品特性與優(yōu)勢(shì)
(一)適用于能量測(cè)量系統(tǒng)的特性
- 四通道同時(shí)采樣:四個(gè)完全差分的通道能夠同時(shí)采樣,為多通道數(shù)據(jù)采集提供了便利。
- 可級(jí)聯(lián)性:最多可級(jí)聯(lián)至32個(gè)通道進(jìn)行同時(shí)采樣,滿(mǎn)足大規(guī)模數(shù)據(jù)采集的需求。
- 可編程采樣相位:采樣相位可在0到333μs之間以1.33μs的步長(zhǎng)進(jìn)行調(diào)整,用于補(bǔ)償由于外部分壓器、變壓器或濾波器引起的相移。
- 可編程輸出數(shù)據(jù)速率:輸出數(shù)據(jù)速率具有0.065%的分辨率,能夠靈活適應(yīng)不同的應(yīng)用需求。
(二)高精度測(cè)量應(yīng)用的出色性能
- 高信噪比:在1ksps時(shí),MAX11040K的信噪比可達(dá)117dB;在16ksps時(shí),信噪比為106dB。
- 低誤差:在1000:1的動(dòng)態(tài)范圍內(nèi),誤差僅為0.25%。
- 寬輸入范圍:滿(mǎn)量程輸入范圍為±2.2V。
(三)單電源操作與保護(hù)輸入
- 電源范圍:模擬電源電壓為3.0V至3.6V,數(shù)字電源電壓為2.7V至VAVDD。
- 過(guò)壓保護(hù):輸入具備±6V的過(guò)壓保護(hù),工作溫度范圍為 -40°C至 +105°C,保證了設(shè)備在復(fù)雜環(huán)境下的穩(wěn)定性。
三、電氣特性
(一)直流精度
MAX11040K的分辨率為24位,MAX11060為16位。差分非線性(DNL)方面,24位(MAX11040K)和16位(MAX11060)均無(wú)漏碼,積分非線性(INL)在不同溫度下有不同表現(xiàn)。偏移誤差在 -1mV至 +1mV之間,增益誤差在 -1%FS至 +1%FS之間,偏移誤差漂移為0.5ppm/°C,增益誤差漂移為1ppm/°C。
(二)動(dòng)態(tài)特性
在62.5Hz正弦波輸入、2.17VP - P的條件下,MAX11040K的信噪比(SNR)可達(dá)106dB,總諧波失真(THD)在不同溫度下有所不同。信號(hào)與噪聲加失真比(SINAD)和無(wú)雜散動(dòng)態(tài)范圍(SFDR)也展現(xiàn)出了良好的性能。
(三)其他特性
包括輸入輸出電壓、電流、電容等參數(shù),以及電源要求、ESD保護(hù)和時(shí)序特性等,都在數(shù)據(jù)手冊(cè)中有詳細(xì)的規(guī)定。例如,SCLK時(shí)鐘周期為50ns,SCLK脈沖寬度(高和低)為20ns等。
四、引腳說(shuō)明
該設(shè)備采用38引腳TSSOP封裝,每個(gè)引腳都有特定的功能。例如,AIN0 - 、AIN0 + 為模擬輸入通道0的負(fù)、正輸入;REF0為ADC0的緩沖參考電壓;CS為片選輸入等。詳細(xì)了解每個(gè)引腳的功能對(duì)于正確使用設(shè)備至關(guān)重要。
五、工作原理
(一)ADC調(diào)制器
每個(gè)通道使用專(zhuān)用的開(kāi)關(guān)電容Sigma - Delta調(diào)制器對(duì)輸入進(jìn)行模數(shù)轉(zhuǎn)換。調(diào)制器將輸入信號(hào)轉(zhuǎn)換為低分辨率的數(shù)字?jǐn)?shù)據(jù),其平均值代表數(shù)字化的信號(hào)信息,然后將數(shù)據(jù)傳輸?shù)綌?shù)字濾波器進(jìn)行處理,以去除高頻噪聲,生成高分辨率的24/16位輸出數(shù)據(jù)流。
(二)數(shù)字濾波器
設(shè)備內(nèi)置數(shù)字低通濾波器,其頻率響應(yīng)由可編程輸出數(shù)據(jù)速率決定。在標(biāo)稱(chēng)16ksps輸出數(shù)據(jù)速率下,濾波器的 - 3dB帶寬為3.4kHz,通帶平坦度在0至1.74kHz范圍內(nèi)優(yōu)于±0.1dB。
(三)調(diào)制器時(shí)鐘
調(diào)制器時(shí)鐘由XIN輸入頻率除以8得到,XIN輸入可以由外部時(shí)鐘直接驅(qū)動(dòng),也可以由片上晶體振蕩器提供。
(四)晶體振蕩器
片上振蕩器需要一個(gè)24.576MHz的外部晶體或諧振器連接在XIN和XOUT之間。選擇合適的晶體對(duì)于保證振蕩器的穩(wěn)定性至關(guān)重要,同時(shí)要注意晶體的電容負(fù)載和ESR等參數(shù)。
(五)外部時(shí)鐘
若使用外部時(shí)鐘,需在配置寄存器中設(shè)置XTALEN = 0,并將外部時(shí)鐘源(20MHz至25MHz)連接到XIN,此時(shí)CLKOUT變?yōu)楦咦杩埂?/p>
(六)模擬輸入過(guò)壓和故障保護(hù)
設(shè)備的滿(mǎn)量程差分輸入范圍為±0.88VREF,具備特殊的過(guò)壓保護(hù)電路,可防止模擬輸入上高達(dá)±6V的電壓。過(guò)壓檢測(cè)和保護(hù)機(jī)制包括滿(mǎn)量程溢出和過(guò)壓故障兩種情況,不同情況下設(shè)備會(huì)有相應(yīng)的響應(yīng)。
六、寄存器功能
(一)采樣時(shí)刻控制寄存器
默認(rèn)情況下,設(shè)備同時(shí)采樣4個(gè)輸入通道。通過(guò)編程該寄存器中的相應(yīng)字節(jié),可以延遲一個(gè)或多個(gè)通道的采樣時(shí)刻,延遲范圍在32至819,121個(gè)XIN時(shí)鐘周期之間。
(二)配置寄存器
包含5個(gè)控制設(shè)備功能的位,默認(rèn)狀態(tài)為0x00??煽刂圃O(shè)備的關(guān)機(jī)、復(fù)位、分辨率、內(nèi)部振蕩器、過(guò)壓故障保護(hù)等功能。
(三)數(shù)據(jù)寄存器
包含ADC轉(zhuǎn)換的結(jié)果,結(jié)果以補(bǔ)碼形式表示。根據(jù)配置寄存器中EN24BIT的狀態(tài),寄存器包含不同的信息。
(四)數(shù)據(jù)速率控制寄存器
控制ADC的輸出數(shù)據(jù)周期,通過(guò)粗調(diào)和微調(diào)來(lái)實(shí)現(xiàn)。數(shù)據(jù)速率由XIN時(shí)鐘頻率除以一個(gè)分頻值得到,分頻值與FSAMPC[2:0]和FSAMPF[10:0]有關(guān)。
七、多設(shè)備連接與同步
(一)多設(shè)備數(shù)字接口
最多可將8個(gè)設(shè)備進(jìn)行級(jí)聯(lián),通過(guò)CASCIN和CASCOUT進(jìn)行SPI總線仲裁。將所有設(shè)備的開(kāi)漏OVRFLW和FAULT輸出連接在一起,可實(shí)現(xiàn)“線或非”功能。
(二)SYNC同步
SYNC輸入允許多個(gè)設(shè)備同時(shí)采樣。通過(guò)將最后一個(gè)設(shè)備的DRDYOUT連接到所有設(shè)備的SYNC輸入,可以實(shí)現(xiàn)多個(gè)設(shè)備的同步采樣。
八、應(yīng)用信息
(一)多設(shè)備同步
可使用共享XIN時(shí)鐘源、獨(dú)立XIN時(shí)鐘源或獨(dú)立時(shí)鐘源來(lái)同步多個(gè)設(shè)備。不同的同步方式適用于不同的應(yīng)用場(chǎng)景,需要根據(jù)實(shí)際情況進(jìn)行選擇。
(二)信號(hào)失真
SYNC下降沿會(huì)導(dǎo)致數(shù)字濾波器時(shí)序的中斷,可能會(huì)引起輸出數(shù)據(jù)的誤差。為了減少誤差,可使用單個(gè)時(shí)鐘源,并盡量減少DRDYOUT到SYNC的延遲。
(三)源阻抗和輸入采樣網(wǎng)絡(luò)
源阻抗會(huì)影響采樣周期,對(duì)于低阻抗源,需要滿(mǎn)足一定的電阻要求;對(duì)于高阻抗源,可在AIN + 和AIN - 之間放置0.1μF的旁路電容。
(四)模擬濾波
設(shè)備內(nèi)部的數(shù)字濾波器對(duì)高于輸出數(shù)據(jù)速率奈奎斯特頻率的信號(hào)有顯著的抑制作用,但在某些情況下,仍需要額外的模擬濾波來(lái)防止調(diào)制器飽和。
(五)補(bǔ)償數(shù)字濾波器的滾降
在典型的FFT分析中,可以通過(guò)特定的步驟來(lái)計(jì)算FIRGAIN(fAIN),并對(duì)FFT結(jié)果進(jìn)行補(bǔ)償。
(六)電源與布局
AVDD和DVDD分別為模擬和數(shù)字部分供電,需要進(jìn)行適當(dāng)?shù)呐月冯娙菖渲?。在布局方面,要使用單?dú)的模擬和數(shù)字接地平面,保持?jǐn)?shù)字和模擬信號(hào)線路分開(kāi),遵循晶體布局的基本準(zhǔn)則,以減少噪聲干擾。
MAX11040K/MAX11060以其豐富的功能和出色的性能,在電力保護(hù)繼電器設(shè)備、多相電力系統(tǒng)、工業(yè)數(shù)據(jù)采集系統(tǒng)、醫(yī)療儀器等眾多領(lǐng)域都有廣泛的應(yīng)用前景。作為電子工程師,深入了解這些特性和應(yīng)用,將有助于我們?cè)趯?shí)際設(shè)計(jì)中充分發(fā)揮其優(yōu)勢(shì),實(shí)現(xiàn)更高效、更精確的數(shù)據(jù)采集和處理。大家在使用過(guò)程中遇到過(guò)哪些問(wèn)題呢?歡迎在評(píng)論區(qū)分享交流。
-
數(shù)據(jù)采集
+關(guān)注
關(guān)注
42文章
8173瀏覽量
121121
發(fā)布評(píng)論請(qǐng)先 登錄
MAX11040K/MAX11060:24/16位、4通道、同時(shí)采樣、可級(jí)聯(lián)Sigma - Delta ADC深度解析
評(píng)論