chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

一個成熟的FPGA不僅是熟悉FPGA就好

lPCU_elecfans ? 來源:未知 ? 作者:李倩 ? 2018-10-08 16:18 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

我做FPGA開發(fā)9年多了,算是一個大齡工程師了。期間接觸過一些項目管理和技術支持之類的工作,不知道為什么,脫離研發(fā)做這些工作我總覺得不踏實,也許天生就適合死磕技術。

就是不知道繼續(xù)這么死磕下去會怎么樣,曾經也很迷茫,生怕隨著年齡的增長,精力比不上年輕人,加班熬夜啥的心有余而力不足,會被逐漸淘汰。迷茫啥的就不細談了,好在我也想了很多,逐漸想明白了很多,這篇文章,我一定要給做FPGA的兄弟姐妹打打氣。

我現(xiàn)在最慶幸是事情就是從進入職場到現(xiàn)在一直是FPGA開發(fā),我感覺,做FPGA開發(fā)這行經驗也是很重要的,入門簡單,想提升會越來越難。做FPGA開發(fā)不只是會寫寫verilog和VHDL代碼這么簡單,我記得剛學習verilog的時候,光是要搞明白哪些語句可以綜合,哪些語句不可以綜合,就花費了很長時間。

硬件開發(fā)語言是要映射成數(shù)字邏輯電路的,隨著做FPGA的時間長了,寫代碼的時候腦子里都是0/1的翻轉,會逐漸映射出一個個與非門、觸發(fā)器、存儲器,以及他們之間的連線,并且時時刻刻考慮怎樣設計才能保證面積最小或者延遲最低。

功能做對了還要考慮時序的優(yōu)化,就算你功能設計的再完美,代碼寫的再簡潔,設計的時候沒有考慮時序,一切都是花架子、空擺設。

一個成熟的FPGA不僅是熟悉FPGA就好,最基本的接口協(xié)議就能羅列一大堆,夠你啃很久了,不懂接口協(xié)議FPGA就是孤家寡人,沒有數(shù)據(jù)的交互,什么都干不了。

如果要用FPGA做算法,還需要學習更高級的語言做仿真和驗證,更重要的是要把算法映射到FPGA的硬件資源或者外設,并基于速度、面積和功能做平衡,做優(yōu)化。還是挺有挑戰(zhàn)呢?

FPGA是介于軟硬件之間的一朵奇葩。你用它做接口、做通信,它就偏向硬件;你用它做算法、做控制,它就偏向軟件。而且隨著人工智能、機器視覺的崛起,F(xiàn)PGA更加偏向軟件算法的異構,有和GPU一爭高下的潛力。想想都有些小激動呢?

所以,正在做和準備做FPGA的兄弟姐妹們,我們已經在路上了,也許你面前溝溝坎坎很難走,甚至有一堵墻遮光蔽日,請你相信前途是光明的,憑著死磕的精神繼續(xù)走下去,每天都會有收獲。

在這里,我也想通過博客分享自己的積累,讓自己的東西見見光,請請先行者們多指點,也給后來人鋪鋪路,最主要是希望能交到志同道合的朋友,技術的路上我們不孤單!

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1656

    文章

    22317

    瀏覽量

    631079
  • 數(shù)字邏輯電路

    關注

    0

    文章

    106

    瀏覽量

    16519

原文標題:一個大齡FPGA工程師的9年人生忠告,你不看看?

文章出處:【微信號:elecfans,微信公眾號:電子發(fā)燒友網】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    MarketsandMarkets FPGA行業(yè)報告,2026~2030 FPGA市場洞察

    , Share & Trends(Report Code:SE 3058)。中國第梯隊 FPGA 開發(fā)板和解決方案提供商 ALINX 整理內容如下。 ? FPGA 市場概況 現(xiàn)場可編程門陣列(
    的頭像 發(fā)表于 11-20 13:20 ?216次閱讀
    MarketsandMarkets <b class='flag-5'>FPGA</b>行業(yè)報告,2026~2030 <b class='flag-5'>FPGA</b>市場洞察

    FPGA+DSP/ARM架構開發(fā)與應用

    自中高端FPGA技術成熟以來,FPGA+DSP/ARM架構的硬件設計在眾多工業(yè)領域得到廣泛應用。例如無線通信、圖像處理、工業(yè)控制、儀器測量等。
    的頭像 發(fā)表于 10-15 10:39 ?3792次閱讀
    <b class='flag-5'>FPGA</b>+DSP/ARM架構開發(fā)與應用

    25年11月上海FPGA算法實現(xiàn)與應用技術高級研修分享

    設計仿真能力。   深入學習數(shù)據(jù)流,不僅是算法和FPGA&DSP設計者的需求,對于從事接口設計工作、軟件配置工作、系統(tǒng)測試工作,項目管理工作的同事,也同樣有非常重要的意義。在實際工作中,對于
    發(fā)表于 10-11 11:55

    文詳解xilinx 7系列FPGA配置技巧

    本文旨在通過講解不同模式的原理圖連接方式,進而配置用到引腳的含義(手冊上相關引腳含義有四、五頁,通過本文理解基本上能夠記住所有引腳含義以及使用場景),熟悉xilinx 7系列配置流程,以及設計原理圖時需要注意的些事項,比如flash與
    的頭像 發(fā)表于 08-30 14:35 ?9092次閱讀
    <b class='flag-5'>一</b>文詳解xilinx 7系列<b class='flag-5'>FPGA</b>配置技巧

    智多晶推出新代SA5T-200系列FPGA器件

    方案、性能大幅提升,為系統(tǒng)設計提供更具競爭力的國產替代解決方案。這不僅是款新產品,更是智多晶在國產高端 FPGA 市場的戰(zhàn)略級布局。
    的頭像 發(fā)表于 07-02 09:13 ?2190次閱讀

    怎么結合嵌入式,Linux,和FPGA方向達到均衡發(fā)展?

    在嵌入式領域,不少人都懷揣著讓嵌入式、Linux 和 FPGA方向實現(xiàn)均衡發(fā)展的夢想,然而實踐中卻面臨諸多挑戰(zhàn)。就像備受矚目的全棧工程師稚暉君,他從大學玩單片機起步,憑借將智能算法融入嵌入式而
    的頭像 發(fā)表于 06-25 10:08 ?675次閱讀
    怎么結合嵌入式,Linux,和<b class='flag-5'>FPGA</b>三<b class='flag-5'>個</b>方向達到<b class='flag-5'>一</b><b class='flag-5'>個</b>均衡發(fā)展?

    FPGA調試方式之VIO/ILA的使用

    在Vivado中,VIO(Virtual Input/Output)是種用于調試和測試FPGA設計的IP核,它允許設計者通過JTAG接口實時讀取和寫入FPGA內部的寄存器,從而檢查設計的運行狀態(tài)并修改其行為。VIO IP核提供
    的頭像 發(fā)表于 06-09 09:32 ?3224次閱讀
    <b class='flag-5'>FPGA</b>調試方式之VIO/ILA的使用

    雙巨頭又要“單飛”,FPGA四十年迎來新變局

    2025年,半導體行業(yè)低調而偉大的發(fā)明——FPGA(現(xiàn)場可編程門陣列)——迎來了它的四十周年。這不僅僅是一個時間的節(jié)點,更像是
    發(fā)表于 06-09 09:07 ?1665次閱讀
    雙巨頭又要“單飛”,<b class='flag-5'>FPGA</b>四十年迎來新變局

    智多晶FPGA設計工具HqFpga接入DeepSeek大模型

    在 AI 賦能工程設計的時代浪潮中,智多晶率先邁出關鍵步——智多晶正式宣布旗下 FPGA 設計工具 HqFpga 接入 DeepSeek 大模型,并推出 FPGA 設計專屬 AI 助
    的頭像 發(fā)表于 06-06 17:06 ?1177次閱讀

    擁抱開源!起來做FPGA開發(fā)板啦!

    !起來做FPGA開發(fā)板啦! 2、第二步:點擊前往報名>報名入口 3、第三步:加小助手微信進群,備注 開源FPGA 注:完成上面三步驟才算報名成功~ 開源規(guī)劃: 1、活動報
    發(fā)表于 06-06 14:05

    FPGA從0到1學習資料集錦

    種類更多,而不僅僅是原來的簡單邏輯單元(LE)。早期的 FPGA 相對比較簡單, 所有的功能單元僅僅由管腳、內部 buffer、LE、RAM 構建而成,LE 由 LUT(查找表)和 D 觸發(fā)器構成
    發(fā)表于 05-13 15:41

    Xilinx Ultrascale系列FPGA的時鐘資源與架構解析

    。Ultrascale+采用16ns,有3系列:Artix,Kintex,Virtex。不僅是工藝制程方面,在其他方面也存在較大改進,如時鐘資源與架構,本文將重點介紹Ultrascale的時鐘資源與架構,Ultrascale+和Ultrascale大體上相似。
    的頭像 發(fā)表于 04-24 11:29 ?2160次閱讀
    Xilinx Ultrascale系列<b class='flag-5'>FPGA</b>的時鐘資源與架構解析

    國產FPGA往事

    首先,這篇文章的后半部分,會有廣告:我去年和紫光同創(chuàng)原廠的技術專家寫了本書——《國產FPGA權威開發(fā)指南》,我想送些書給到
    的頭像 發(fā)表于 04-14 09:53 ?590次閱讀
    國產<b class='flag-5'>FPGA</b>往事

    數(shù)字集成電路 Verilog 熟悉vivado FPGA微電子、電子工程

    1、計算機、微電子、電子工程等相關專業(yè)碩士; 2、熟悉數(shù)字集成電路基本原理、設計技巧、設計流程及相關EDA工具; 3、精通Verilog語言,熟悉AMBA協(xié)議; 4、有FPGA開發(fā)或SOC設計經驗優(yōu)先; 5、具有較強的獨立工作能
    發(fā)表于 02-11 18:03

    大多數(shù)FPGA的程序存儲器(FLASH)為什么都放在外面呢?FPGA的主要應用

    FPGA的主要應用:? FPGA由于其較高的價格和成本,決定了FPGA不能像單片機那樣被廣泛的使用,FPGA的針對于高端處理市場(類如:手機處理器,平板,工業(yè)控制系統(tǒng))或許你會有些疑問
    的頭像 發(fā)表于 12-24 11:04 ?1896次閱讀
    大多數(shù)<b class='flag-5'>FPGA</b>的程序存儲器(FLASH)為什么都放在外面呢?<b class='flag-5'>FPGA</b>的主要應用