chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

DSP開發(fā)流程為何類似于軟件工程師使用的開發(fā)流程

中國半導(dǎo)體論壇 ? 來源:lq ? 2018-12-11 10:13 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

VSORA是一家法國巴黎的DSP設(shè)計工具公司,推出了一種高效5G寬帶新型設(shè)計架構(gòu),迅速從5G和AI的芯片開發(fā)中脫穎而出。近日,創(chuàng)始人兼首席執(zhí)行官KhaledMaalej和我談到了VSORA的多核數(shù)字信號處理(DSP)知識產(chǎn)權(quán)(IP)以及5G和AI應(yīng)用程序的開發(fā)流程。

Maalej和vsora的創(chuàng)始人都來自巴黎的Dibcom(2013年被Parrot收購),該公司為全球領(lǐng)先的低功耗移動電視和無線電接收芯片設(shè)計公司。在DiBcom期間,他們注意到高帶寬基帶系統(tǒng)的技術(shù)并沒有得到充分發(fā)展和提升。他們認為,由于非常不合理的開發(fā)流程上的缺陷,往往造成算法工程師和DSP開發(fā)人員之間形成一個耗時的反復(fù)推翻的因境,大大地拖延了研發(fā)周期。

Maalej解釋說算法工程師在MATLAB環(huán)境中設(shè)計一種算法。一旦他們相信他們的建模將提供了令人滿意的結(jié)果,他們就會固化算法,并將其交給DSP開發(fā)人員來實現(xiàn)。DSP小組將花費幾個月的時間對算法進行徹底的RTL設(shè)計驗證。

“在這個階段,就可能碰到麻煩”Maalej說。首先根據(jù)目標(biāo)規(guī)格對DSP設(shè)計的總體性能即速度、面積和功耗進行測試,然后DSP開發(fā)人員將其交給寬帶系統(tǒng)工程師和嵌入式軟件開發(fā)人員,以便在寬帶系統(tǒng)設(shè)計中進行部署。當(dāng)總體性能不符合規(guī)范時,研發(fā)流程則退回到算法工程師,由算法工程師必須對算法進行再次修正,重新與DSP硬件開發(fā)人員之間進行設(shè)計迭代。

其結(jié)果往往是推遲了寬帶設(shè)計的發(fā)布,增加了無法實現(xiàn)最優(yōu)化設(shè)計的風(fēng)險。

Maalej指出:“DSP已經(jīng)存在了幾十年,而這些缺陷還沒有在設(shè)計流程中得到有效解決?!蹦壳暗腄SP技術(shù)沒有提供足夠的處理能力去滿足現(xiàn)今高帶寬系統(tǒng)的需求,例如5G無線應(yīng)用程序。設(shè)計者不得不在可編程DSP周圍添加DSP協(xié)處理器,通過增加硬件方式系統(tǒng)去實現(xiàn)算法。如果設(shè)計人員沒有在產(chǎn)品規(guī)化時為應(yīng)用程序提供足夠的電力,或者功耗超過預(yù)計的設(shè)計值 ,則必須對其進行修改以滿足要求,通過迭代以增加處理能力和降低功耗。

VSORA通過基于多核信號處理器(MSP)的方法,改變DSP硬件設(shè)計方案來提供高效的處理能力并降低功耗,增加其可編程的靈活性。

Maalej確信“為了應(yīng)對大數(shù)據(jù)的復(fù)雜算法,比如應(yīng)對5G寬帶的設(shè)計要求,功耗的增加是肯定的” 。VSORA的MSP集成了一個信號管理器來處理硬件中的三維信號矩陣,使用高帶寬存儲器,以確保嵌入式算術(shù)邏輯單元(ALU)得到充分利用。此外,在單個時鐘周期中可執(zhí)行的大量指令加上對每個周期多條指令的支持,以此增加了MSP的處理能力和效率。

這個開發(fā)流程無需生成底層運算代碼,方法是將源代碼保持在由算法工程師創(chuàng)建的類似matlab語言的格式中。VSORA MSP開發(fā)流程自動將源代碼編譯為在MSP上運行的二進制格式。因此研發(fā)者可以輕松地評估算法的速度、面積和功耗。

因此,從算法工程師即可開始控制開發(fā)流程,充分展示最終產(chǎn)品的規(guī)格。系統(tǒng)成本優(yōu)化取決于所選擇的算法,在項目開始時即可進行評估。算法工程師可以分析不同算法帶來的成本,并根據(jù)需要重新調(diào)整或修改算法,從而簡化復(fù)雜系統(tǒng)的研發(fā)流程。

新的MSP開發(fā)流程可以將信號處理代碼和系統(tǒng)嵌入式軟件代碼混合到相同的文件中,供寬帶系統(tǒng)工程師和算法工程師交互討論,系統(tǒng)工程從算法設(shè)計開始即可介入項目,以此減少失誤和開發(fā)節(jié)點之間反復(fù)。

Maalej說:它類似于軟件開發(fā)流程。通過從開發(fā)流程中排除DSP硬件實現(xiàn),并讓算法工程師完全控制流程,該流程與軟件流程相當(dāng)相似,使其更快、更高效、更便宜。

“復(fù)雜的系統(tǒng)不能被集成到單一的核”他補充說。MSP允許算法工程師選擇每個任務(wù)的內(nèi)核數(shù)和每個處理器的大小,決定每個核心的ALU數(shù)以及計算精度。

VSORA的DSP開發(fā)流程類似于軟件工程師使用的開發(fā)流程。

在問及將5G和AI應(yīng)用程序集成到MSP的復(fù)雜系統(tǒng)有多困難時,Maalej說:“一般來說,算法工程師不熟悉技術(shù)最終應(yīng)用場景。這就是我們簡化了開發(fā)流程并將系統(tǒng)工程從開始即介入的原因,允許他們以一種簡單的方式執(zhí)行實現(xiàn)。他們不需要改變他們的系統(tǒng)模擬去嘗試不同的硬件配置,或者改變內(nèi)核的數(shù)量,例如,從三個到四個核。在VSORA設(shè)計流程中只需要用兩行簡單代碼中的一行即可進行硬件分配?!?/p>

新興的5G無線網(wǎng)絡(luò)具有大數(shù)據(jù)高速率、低延遲、低功耗、低成本、提高系統(tǒng)容量和大規(guī)模設(shè)備連接的特點。因此,一個更高效的流程來支持DSP開發(fā),以確保5G的成功是非常重要的。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • dsp
    dsp
    +關(guān)注

    關(guān)注

    556

    文章

    8157

    瀏覽量

    357492
  • 軟件工程師
    +關(guān)注

    關(guān)注

    8

    文章

    243

    瀏覽量

    21403

原文標(biāo)題:千人計劃專家張首晟去世,公司遭美報告點名

文章出處:【微信號:CSF211ic,微信公眾號:中國半導(dǎo)體論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    如何成為一名合格的KaihongOS北向應(yīng)用開發(fā)工程師

    如何成為一名合格的北向應(yīng)用開發(fā)工程師 在快速發(fā)展的軟件開發(fā)領(lǐng)域,北向應(yīng)用開發(fā)工程師是一個專注
    發(fā)表于 04-23 06:46

    硬件工程師手冊(全套)

    經(jīng)過總體組的評審,器件和廠家 的選擇要參照物料認證部的相關(guān)文件,開發(fā)過程完成相應(yīng)的規(guī)定文檔,另外,常 用的硬件電路(如 ID.WDT)要采用通用的標(biāo)準設(shè)計。 第二節(jié) 硬件工程師職責(zé)與基本技能
    發(fā)表于 04-22 15:05

    基于RV1126開發(fā)板的AI算法開發(fā)流程

    AI算法開發(fā)流程由需求分析到準備數(shù)據(jù),然后到選取模型,訓(xùn)練模型,接著模型轉(zhuǎn)換后進行模型部署
    的頭像 發(fā)表于 04-18 14:03 ?1442次閱讀
    基于RV1126<b class='flag-5'>開發(fā)</b>板的AI算法<b class='flag-5'>開發(fā)</b><b class='flag-5'>流程</b>

    基于RV1126開發(fā)板的AI算法開發(fā)流程

    AI算法開發(fā)流程由需求分析到準備數(shù)據(jù),然后到選取模型,訓(xùn)練模型,接著模型轉(zhuǎn)換后進行模型部署
    的頭像 發(fā)表于 04-18 10:47 ?279次閱讀
    基于RV1126<b class='flag-5'>開發(fā)</b>板的AI算法<b class='flag-5'>開發(fā)</b><b class='flag-5'>流程</b>

    如何成為一名嵌入式軟件工程師?

    如何成為一名嵌入式軟件工程師? 01明確崗位的角色與定位 嵌入式軟件工程師主要負責(zé)開發(fā)運行在特定硬件平臺上的軟件,這些軟件通常與硬件緊密集
    發(fā)表于 04-15 14:37

    推薦資料!硬件系統(tǒng)工程師寶典,工程師必備寶典

    硬件系統(tǒng)工程師寶典從實際電路設(shè)計入手,對硬件系統(tǒng)開發(fā)流程中的需求分析、概要設(shè)計、硬件開發(fā)平臺搭建、原理圖的詳細設(shè)計、PCB的詳細設(shè)計進行綜合論述;對電路設(shè)計中的信號完整性(SI)、電源
    發(fā)表于 03-05 11:15

    嵌入式軟件工程師就業(yè)好不好?

    嵌入式軟件工程師就業(yè)好不好?會不會越老越吃香?今天一起來看看。 首先看下市場需求。 隨著物聯(lián)網(wǎng)、人工智能、5G等前沿技術(shù)的快速發(fā)展,嵌入式系統(tǒng)的應(yīng)用領(lǐng)域不斷擴大,從智能家居、汽車電子到工業(yè)自動化
    發(fā)表于 02-20 10:19

    如何成為嵌入式開發(fā)工程師?

    如何成為嵌入式開發(fā)工程師? 成為嵌入式開發(fā)工程師通常需要掌握一系列技能和知識,并且在實踐中不斷積累經(jīng)驗。以下是一些基本步驟和建議: 1. 基礎(chǔ)教育:- 獲取電子
    發(fā)表于 02-19 10:39

    嵌入式工程師常用的開發(fā)工具有哪些?

    項目管理和調(diào)試。IAR Embedded Workbench 也是廣受歡迎的 IDE,具有出色的優(yōu)化能力和調(diào)試工具,能夠幫助工程師快速開發(fā)出高質(zhì)量的嵌入式軟件。 二、編譯器 編譯器將高級語言
    發(fā)表于 12-20 15:29

    電機控制方案開發(fā)流程

    電機控制應(yīng)用廣泛,電機控制軟件方案核心是MCU,功率器件、驅(qū)動器件;本文介紹電機控制方案開發(fā)流程與需要解決的問題。
    的頭像 發(fā)表于 10-12 16:36 ?1801次閱讀
    電機控制方案<b class='flag-5'>開發(fā)</b><b class='flag-5'>流程</b>

    9月12日云技術(shù)研討會 | ECU電控軟件開發(fā)及測試全流程解決方案

    本次研討會,經(jīng)緯恒潤將結(jié)合業(yè)務(wù)團隊多年來在軟件開發(fā)和測試領(lǐng)域的工程實踐經(jīng)驗,分享探討基于AutoSar架構(gòu)的應(yīng)用軟件開發(fā)、基于MBD開發(fā)軟件
    的頭像 發(fā)表于 09-26 14:18 ?1792次閱讀
    9月12日云技術(shù)研討會 | ECU電控<b class='flag-5'>軟件開發(fā)</b>及測試全<b class='flag-5'>流程</b>解決方案

    求LORA技術(shù)開發(fā)工程師合作

    求LORA技術(shù)開發(fā)工程師合作
    發(fā)表于 09-02 10:21

    嵌入式軟件開發(fā)招聘

    本帖最后由 jf_19082533 2024-7-26 13:56 編輯 尋求:嵌入式軟件工程師 要求:3年以上開發(fā)經(jīng)驗,音視頻領(lǐng)域應(yīng)用層開發(fā) 地址:北京市昌平區(qū) 郵箱:10
    發(fā)表于 07-26 13:44