輸出的“正確”終止取決于輸出類(lèi)型(LVPECL / LVDS / CMOS)及其使用環(huán)境。 AD951x數(shù)據(jù)手冊(cè)顯示了每種輸出類(lèi)型的推薦或示例終端。
CMOS輸出通常不會(huì)終止 - 也就是說(shuō),它們會(huì)驅(qū)動(dòng)高阻抗輸入。 CMOS通常是單端的,因此不使用差分傳輸線(xiàn)。即使是差分,通常也不使用受控阻抗傳輸線(xiàn)。
LVDS輸出本質(zhì)上是差分的。 LVDS通常驅(qū)動(dòng)受控阻抗差分傳輸線(xiàn),在傳輸線(xiàn)的特征阻抗(通常為100歐姆)中終止于接收器的引腳(或片上)。源的輸出不需要終止;僅在接收器的輸入端??梢允褂没虿皇褂?a target="_blank">AC耦合。
LVPECL輸出是差分輸出,但可以用作單端或差分輸出。 LVPECL輸出驅(qū)動(dòng)器是射極跟隨器,必須始終有電流流動(dòng),以保持低輸出阻抗。如果電流無(wú)法流動(dòng),則輸出為高阻抗。這意味著必須始終以電流流動(dòng)的方式終止LVPECL輸出。這可以通過(guò)以下三種方式之一完成:
負(fù)載電阻(通常為200Ω)設(shè)置射極跟隨器中的電流。交流耦合電容將輸出的共模與接收器的共模分開(kāi)。差分耦合傳輸線(xiàn)通常為100Ω。遠(yuǎn)端終端必須與傳輸線(xiàn)的特征阻抗(100Ω)匹配。如果接收器輸入是自偏置的,則不需要采取進(jìn)一步的步驟。但是,如果必須設(shè)置接收器輸入的共模電壓,可以通過(guò)分割遠(yuǎn)端終端電阻并將Vcm饋入中心點(diǎn)來(lái)完成。
-
輸出
+關(guān)注
關(guān)注
0文章
96瀏覽量
22250 -
位置
+關(guān)注
關(guān)注
0文章
9瀏覽量
9887
發(fā)布評(píng)論請(qǐng)先 登錄
導(dǎo)線(xiàn)放置時(shí)自動(dòng)終止
寫(xiě)的USB HID程序,程序終止在如圖所示位置,求教!
請(qǐng)問(wèn)TLE5012B_E1000 啟動(dòng)后為什么位置不能正確獲取
如何終止QDR SRAM的輸出?
雙重FOR循環(huán)終止,里面的終止了,外什么還在繼續(xù)循環(huán)
RS-485基礎(chǔ)知識(shí):何時(shí)需要終止,以及如何正確進(jìn)行終止
LabVIEW終止符
使用AD2S1210并行讀取角度和速度,位置讀取正確速度卻出現(xiàn)問(wèn)題的原因?
AD7720輸出數(shù)據(jù)如何正確接收?
位置控制輸出組件電路圖

激光切割焦點(diǎn)位置如何正確選擇

激光切割過(guò)程中如何正確選擇焦點(diǎn)的位置
絕對(duì)值編碼器:輸出信號(hào)與誤差分析

評(píng)論