chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

為何需要隔離低壓差分信號

Xi5T_hbrchinese ? 來源:YXQ ? 2019-05-15 15:38 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在惡劣的環(huán)境中,為了安全,功能或改善的抗噪能力,需要對外部接口進行電隔離。其中包括用于工業(yè)測量和控制的數(shù)據(jù)采集模塊中使用的模擬前端,以及處理節(jié)點之間的數(shù)字接口。

過去,高達幾Mb的帶寬足以用于轉(zhuǎn)換器接口或工業(yè)背板,從而允許使用光耦合器隔離諸如串行外圍接口(SPI)或RS-485之類的協(xié)議。數(shù)字隔離器改善了此類隔離接口的安全性,性能和可靠性,并提供了集成隔離和I / O。但是,諸如工業(yè)4.0和物聯(lián)網(wǎng)IoT)之類的趨勢要求更廣泛的測量和控制,以及更高的速度和精度,從而導(dǎo)致對增加帶寬的更大需求。

由于與物理域的數(shù)字交互越來越多,因此對電流隔離的需求也在激增,需要保護其免受電動機和電源系統(tǒng),人類操作員和靜電放電以及諸如雷擊引起的電涌等外部因素的影響。精密測量還可能需要與噪聲源隔離,例如局部和微型電源電路以及高速數(shù)字處理。

低壓差分信號(LVDS)是高性能轉(zhuǎn)換器和高帶寬FPGAASIC I / O的普遍存在的高速接口。差分信號由于反相和同相信號之間的相互耦合而具有較高的抗外部電磁干擾(EMI)的能力,這也相應(yīng)地使LVDS信號產(chǎn)生的任何EMI最小化。為LVDS接口增加隔離功能可提供透明解決方案,可將其插入現(xiàn)有信號鏈中,以進行高速和高精度測量以及控制應(yīng)用。

今天存在哪些選擇?

對于轉(zhuǎn)換器和處理器接口的電流隔離,標(biāo)準(zhǔn)的數(shù)字隔離器仍然比光耦合器具有更快,更強大,更可靠的解決方案。但是,支持高速或精密轉(zhuǎn)換器的典型LVDS數(shù)據(jù)速率為數(shù)百Mb,而最快的標(biāo)準(zhǔn)數(shù)字隔離器則支持高達150 Mbps。

為了支持更高帶寬的隔離,系統(tǒng)設(shè)計人員(到現(xiàn)在為止)已轉(zhuǎn)向定制設(shè)計密集型解決方案,例如使用變壓器或電容器的反序列化或離散解決方案。這些增加了成本和設(shè)計時間,反序列化甚至可能僅需要針對該功能的額外簡單FPGA。變壓器和電容器需要對LVDS信號進行仔細(xì)的信號調(diào)理,從而導(dǎo)致需要交流平衡編碼的特定于應(yīng)用和數(shù)據(jù)速率的解決方案。進一步的解決方案是使用光纖通信鏈路,但是由于成本和增加的復(fù)雜性,它更適合于千兆位的要求。高速隔離的選擇范圍如圖1所示,其價值主張(取決于設(shè)計的難易程度和成本)與實現(xiàn)的最大速度相對應(yīng)。

?
?
?
圖1

圖1.隔離器實現(xiàn)的價值主張與隔離器速度的關(guān)系

與此相反,如圖2,ADI公司引入了家庭投遞LVDS隔離器:ADN4650/ADN4651/ADN4652,使用耦合器?增強的技術(shù),最高可運行600 Mbps。除了符合TIA / EIA-644-A LVDS的I / O,完整的隔離器信號鏈也是完全差分的,從而實現(xiàn)了高抗擾度和低排放解決方案。提供了兩個隔離的LVDS通道,一個發(fā)送和一個接收(ADN4651,反之亦然,對于ADN4652)或兩個發(fā)送或接收(ADN4650)。內(nèi)部高速電路工作在2.5 V電壓下,在工業(yè)系統(tǒng)中可能不會作為電源軌使用,因此提供了內(nèi)部低壓降穩(wěn)壓器(LDO)(如圖3所示)以允許單個寬體SOIC解決方案,即使使用3.3 V電源供電也是如此。

?
?
?
圖2

圖2. ADN4651 600 Mbps LVDS隔離器框圖。

?
?
?
圖3

圖3. ADN4651的眼圖和直方圖。

這些新型LVDS隔離器是否是嵌入式解決方案?

為了確保可以將這些LVDS隔離器插入轉(zhuǎn)換器到處理器的接口,或者以高達600 Mbps的速度運行的處理器內(nèi)鏈路,ADN465x系列具有精確的時序和超低的抖動。這很重要,因為在600 Mbps時,單位間隔(UI,例如位時間)僅為1.6 ns,因此邊緣上的任何抖動都必須仍留有足夠的時間讓接收組件采樣該位。假設(shè)誤碼率為1×10-12,ADN465x的典型總抖動為70 ps,或者在600 Mbps時<5%UI?。

如何量化抖動

觀察抖動的最基本方法是使用差分探頭測量LVDS信號對,并在上升沿和下降沿均觸發(fā),并將示波器設(shè)置為無限余輝。這意味著高到低和低到高的過渡被疊加,從而可以測量交叉點。分頻器的寬度對應(yīng)于到目前為止測得的峰峰值抖動或時間間隔誤差(TIE)(比較圖3所示的眼圖和直方圖)。有些抖動是由隨機源引起的(例如熱噪聲),這種隨機抖動(RJ)意味著示波器上看到的峰峰值抖動受到運行時間的限制;直方圖的尾巴將隨著運行時間的增加而增加。

相比之下,確定性抖動(DJ)的源是有界的,例如由于脈沖偏斜引起的抖動,與數(shù)據(jù)速率有關(guān)的抖動(DDJ)和符號間干擾(ISI)。由于高到低和低到高傳播延遲之間的差異而產(chǎn)生脈沖偏斜。這可以通過偏移分頻來觀察,以便在0 V時,兩個邊緣分開(通過圖3的直方圖中的分離很容易看出)。DDJ是由整個工作頻率上的傳播延遲差異引起的,而ISI是由于先前的過渡頻率對當(dāng)前過渡的影響而引起的(邊沿時序通常在1 sec或0 sec序列與1010模式之后會有所不同)。

為了完全估計給定誤碼率(TJ @ BER)的總抖動,可以基于對測量的TIE分布的模型擬合來計算RJ和DJ。一種這樣的模型是對偶Dirac模型,該模型假設(shè)高斯隨機分布與對偶Dirac delta函數(shù)(兩個Dirac delta函數(shù)之間的間隔對應(yīng)于確定性抖動)卷積。對于具有明顯確定性抖動的TIE分布,分布將在視覺上近似該模型。一種復(fù)雜情況是,某些確定性抖動可能會影響高斯分量,這意味著雙重Dirac可能會低估確定性抖動,而會高估隨機抖動。但是,對于給定的誤碼率,兩者的結(jié)合仍將允許準(zhǔn)確估計總抖動。

RJ從建模的高斯分布中指定為一個1σrms值,這意味著可以推斷出更長的運行長度(低BER),人們只需選擇適當(dāng)?shù)亩鄠€σ即可沿著分布的尾部移動足夠遠(14σ對應(yīng)1×10-12位錯誤)。然后添加DJ以提供TJ @ BER估計。對于信號鏈中的多個元素,可以將RJ值進行幾何求和,而將DJ值進行代數(shù)求和,而不是添加多個TJ值(過高估計抖動),從而對整個信號鏈進行更合理的TJ @ BER估算。

RJ,DJ和TJ @ BER均分別為ADN4651指定,并基于對多個單元的統(tǒng)計分析為每個值提供最大值,以確保在電源,溫度和工藝范圍內(nèi)具有這些抖動值。

不同的LVDS接口如何依靠精確的數(shù)據(jù)轉(zhuǎn)換?

典型的接收器可以忍受10%或20%的UI抖動,因此,例如,將外部LVDS端口與ADN465x隔離,可以通過PLC和I / O模塊之間的電纜安全地擴展工業(yè)背板。最大電纜距離將取決于允許的數(shù)據(jù)速率,電纜結(jié)構(gòu)和連接器類型,但是在使用較低的數(shù)據(jù)速率(例如使用高速連接器和適當(dāng)?shù)钠帘坞p絞線電纜時為200 Mbps)時,可能會使用幾米長的電纜。

模數(shù)轉(zhuǎn)換器ADC)接口通常利用LVDS進行源同步數(shù)據(jù)傳輸。這意味著LVDS時鐘與其他LVDS通道上的一個或多個數(shù)據(jù)位流并行發(fā)送。ADN4650的通道間偏斜低,分別≤300ps和≤500ps,有助于實現(xiàn)這一點。這些偏斜值指定了跨多個通道的從高到低(或從低到高)傳播延遲之間的最大差異,從統(tǒng)計上保證了所有ADN4650器件在電源,溫度和過程中的傳播延遲。≤100ps的低脈沖偏斜允許在時鐘的上升沿和下降沿對數(shù)據(jù)進行時鐘同步以實現(xiàn)雙倍數(shù)據(jù)速率(DDR)時被時鐘同步,這是某些轉(zhuǎn)換器用來增加輸出帶寬的。

為了成功地完全隔離使用外部時鐘源的模擬前端,例如,一組時鐘同步的多個數(shù)據(jù)采集通道,可能需要隔離ADC采樣時鐘。這對任何隔離器都是一個挑戰(zhàn),因為時鐘上的任何抖動都會直接增加孔徑抖動,從而降低測量質(zhì)量。與時鐘源一樣,用于時鐘分配的LVDS信號鏈組件(如扇出緩沖器)通常會將這種抖動指定為加性相位抖動。這意味著將輸入時鐘的相位噪聲與輸出時鐘的相位噪聲進行比較,并且在相關(guān)的頻率范圍(通常為12 kHz到20 MHz)之間積分積分之差。ADN465x系列實質(zhì)上是具有集成隔離功能的LVDS緩沖器,因此,相同的觀點對于分析對ADC采樣的影響很有用。使用ADN465x時,通過確保典型的附加相位抖動僅為376 fs,即使添加電隔離,也可以保持原始測量質(zhì)量,尤其是添加隔離可以消除處理器側(cè)數(shù)字電路的噪聲時。

在參考電路CN-0388中使用18位,5 MSPS SAR ADC AD7960驗證了600 Mbps的無錯誤傳輸,同步到300 MHz時鐘以及隔離采樣時鐘時的完整ADC性能和分辨率。如圖4所示。現(xiàn)有的ADC評估平臺使用插入器透明隔離模擬前端,從而將ADC電路板與高速SDP-H1評估平臺隔離。該軟件未更改,使用精密模擬源評估數(shù)據(jù)手冊規(guī)格可確保與非隔離平臺具有相同的性能。

?
?
?

圖4. AD7960和SDP-H1的ADN4651隔離電路。

哪些其他應(yīng)用程序可以使用LVDS隔離?

隔離的模擬前端或隔離的工業(yè)背板是兩個有用的應(yīng)用示例,以說明隔離LVDS所提供的機會,但是該技術(shù)還有許多其他應(yīng)用。視頻信號,以平板顯示器通常使用LVDS信號,和HDMI?信令使用類似差分信號,共模邏輯(CML)。這些通常不需要隔離,但是對于某些應(yīng)用(例如醫(yī)學(xué)成像或工業(yè)PC中的外部顯示端口),電流隔離可以分別保護人員或設(shè)備。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • lvds
    +關(guān)注

    關(guān)注

    2

    文章

    1174

    瀏覽量

    68703
  • 信號隔離
    +關(guān)注

    關(guān)注

    1

    文章

    65

    瀏覽量

    17008

原文標(biāo)題:人才經(jīng)濟論壇·2019今日開幕!

文章出處:【微信號:hbrchinese,微信公眾號:哈佛商業(yè)評論】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    分信號轉(zhuǎn)換成單端信號需要哪些元件?

    分信號轉(zhuǎn)換為單端信號的核心目標(biāo)是提取分信號中的共模抑制特性,同時保留所需的模成分,最終輸
    發(fā)表于 08-14 09:10

    分信號與單端信號接線時要注意什么?

    本文介紹了輸出單端信號分信號的設(shè)備與采集設(shè)備之間應(yīng)該怎樣接線。
    的頭像 發(fā)表于 06-17 15:50 ?1049次閱讀
    <b class='flag-5'>差</b><b class='flag-5'>分信號</b>與單端<b class='flag-5'>信號</b>接線時要注意什么?

    小白必看!單端信號分信號的區(qū)別是什么?

    單端信號分信號的主要區(qū)別在于信號傳輸方式、抗干擾能力、適用場景等方面。 ?單端信號?:適用于短距離、低速、低成本的傳輸場景,如音頻、視
    的頭像 發(fā)表于 04-15 16:23 ?825次閱讀
    小白必看!單端<b class='flag-5'>信號</b>和<b class='flag-5'>差</b><b class='flag-5'>分信號</b>的區(qū)別是什么?

    在ADS5407的外圍電路設(shè)計中,其分信號輸入所需要的單端轉(zhuǎn)分信號有專用芯片嗎?

    在ADS5407的外圍電路設(shè)計中,其分信號輸入所需要的單端轉(zhuǎn)分信號有專用芯片嗎,還是根據(jù)自己的要求選擇任意芯片都可以?我設(shè)計的原理圖中
    發(fā)表于 01-17 08:08

    分信號與串行通信的關(guān)系 分信號接收器的工作原理

    分信號是一種信號傳輸方式,它通過比較兩個信號之間的差異來傳輸信息。在串行通信中,分信號被廣泛
    的頭像 發(fā)表于 12-26 09:22 ?1453次閱讀

    分信號與共模信號的比較

    在高速數(shù)字通信和信號處理領(lǐng)域,信號的傳輸方式對于系統(tǒng)的性能有著至關(guān)重要的影響。分信號和共模信號是兩種常見的
    的頭像 發(fā)表于 12-26 09:20 ?1599次閱讀

    分信號信號完整性的影響

    在現(xiàn)代電子系統(tǒng)中,信號完整性(SI)是一個至關(guān)重要的考量因素,尤其是在高速數(shù)據(jù)傳輸和復(fù)雜電路設(shè)計中。分信號作為一種有效的信號傳輸方式,對于維持信號
    的頭像 發(fā)表于 12-25 18:21 ?1494次閱讀

    分信號在嵌入式系統(tǒng)中的應(yīng)用

    分信號在嵌入式系統(tǒng)中的應(yīng)用十分廣泛,特別是在需要長距離傳輸、高抗干擾性以及多設(shè)備連接的場景中。以下是對分信號在嵌入式系統(tǒng)中應(yīng)用的介紹:
    的頭像 發(fā)表于 12-25 18:13 ?1265次閱讀

    分信號線的選擇與處理

    分信號線的選擇與處理對于確保高速通信系統(tǒng)的穩(wěn)定性和可靠性至關(guān)重要。以下是對分信號線選擇與處理的介紹: 一、
    的頭像 發(fā)表于 12-25 18:05 ?1916次閱讀

    分信號在高速通信中的作用

    分信號在高速通信中發(fā)揮著至關(guān)重要的作用。以下是對分信號在高速通信中作用的介紹: 一、分信號
    的頭像 發(fā)表于 12-25 17:25 ?1519次閱讀

    分信號的優(yōu)點和缺點

    分信號的優(yōu)點和缺點 在現(xiàn)代電子通信領(lǐng)域,信號的傳輸質(zhì)量和可靠性至關(guān)重要。分信號作為一種有效的信號
    的頭像 發(fā)表于 12-25 17:23 ?1807次閱讀

    分信號傳輸中的噪聲抑制

    在高速通信和電子系統(tǒng)中,信號的完整性對于系統(tǒng)性能至關(guān)重要。分信號傳輸作為一種有效的信號傳輸方式,因其出色的噪聲抑制能力而受到青睞。
    的頭像 發(fā)表于 12-25 17:21 ?1429次閱讀

    采用PGA281可編程運放對小信號進行放大,由于PGA281輸出的是分信號,如何對分信號進行有源濾波呢?

    、采集部分AD與FPGA之間的通信接口也是分信號,參考TI數(shù)據(jù)采集解決方案,準(zhǔn)備將AD與FPGA之間的分通信線也進行隔離,現(xiàn)在就是沒找到隔離
    發(fā)表于 12-25 07:46

    請問ADS1255可以測量隔離分信號嗎?

    ADS1255可以測量隔離分信號嗎?我的信號是另外一組隔離變壓器的輸出信號(直流),通過采
    發(fā)表于 12-24 06:50

    分信號的阻抗匹配

    :抗干擾能力強;能有效抑制EMI;時序定位精確,所以越來越多的系統(tǒng)采用分信號進行接收與傳輸。分信號的傳輸需要一對傳輸線來實現(xiàn),那么這對傳
    的頭像 發(fā)表于 10-31 08:06 ?2190次閱讀
    <b class='flag-5'>差</b><b class='flag-5'>分信號</b>的阻抗匹配