SDRAM之所以成為DRAM就是因?yàn)樗粩噙M(jìn)行刷新(Refresh)才能保留住數(shù)據(jù),因?yàn)樗⑿拢≧efresh)是DRAM最重要的操作。那么要隔多長(zhǎng)時(shí)間重復(fù)一次刷新,目前公認(rèn)的標(biāo)準(zhǔn)是,存儲(chǔ)體中電容的數(shù)據(jù)有效保存期上限是64ms(毫秒,1/1000秒).
-
FPGA
+關(guān)注
關(guān)注
1654文章
22271瀏覽量
629841 -
SDRAM
+關(guān)注
關(guān)注
7文章
449瀏覽量
57268 -
數(shù)據(jù)
+關(guān)注
關(guān)注
8文章
7314瀏覽量
93912
發(fā)布評(píng)論請(qǐng)先 登錄
FPGA讀寫SDRAM的實(shí)例和SDRAM的相關(guān)文章及一些SDRAM控制器設(shè)計(jì)論文
正點(diǎn)原子開拓者FPGA:SDRAM讀寫測(cè)試實(shí)驗(yàn)(3)
正點(diǎn)原子開拓者FPGA:SDRAM讀寫測(cè)試實(shí)驗(yàn)(2)
正點(diǎn)原子開拓者FPGA:SDRAM讀寫測(cè)試實(shí)驗(yàn)
基于FPGA的SDRAM串口實(shí)驗(yàn)
【正點(diǎn)原子FPGA連載】第二十五章HDMI方塊移動(dòng)實(shí)驗(yàn) -摘自【正點(diǎn)原子】新起點(diǎn)之FPGA開發(fā)指南_V2.1
【正點(diǎn)原子FPGA連載】第九章按鍵控制LED燈實(shí)驗(yàn) -摘自【正點(diǎn)原子】新起點(diǎn)之FPGA開發(fā)指南_V2.1
【正點(diǎn)原子FPGA連載】第三十七章雙路高速AD實(shí)驗(yàn) -摘自【正點(diǎn)原子】新起點(diǎn)之FPGA開發(fā)指南_V2.1
【正點(diǎn)原子FPGA連載】第三十五章高速AD/DA實(shí)驗(yàn) -摘自【正點(diǎn)原子】新起點(diǎn)之FPGA開發(fā)指南_V2.1
【正點(diǎn)原子FPGA連載】第十五章 窗口門狗(WWDG)實(shí)驗(yàn) -摘自【正點(diǎn)原子】新起點(diǎn)之FPGA開發(fā)指南_V2.1

正點(diǎn)原子FPGA之SDRAM:SDRAM讀寫測(cè)試實(shí)驗(yàn)(2)
評(píng)論